Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
и 982093 Союз СоветскихСоциалистическихРесттублик ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)М. Кл. С 11 С 17/00 Гевуаарстеаецй комитет СССР по делан нзабретеннй н открытийДата опубликования описания 18. 12 .82 А.И. Савельев, В.И. Косов, А.И. Иванов и Л,Ф Софощв,."асааМосковский ордена Трудоеого Красного Знамен да,текстильный институтаноар(71) Заявитель 5 ч) ЗАПОМИНАЖЕ УС 1 РОйС ВО 1Изобретение относится к вычислительной технике и предназначено для использования в ЦВИ с повышенными требованиями к информационной надежности.Известно запоминающее устройство, содержащее накопитель, формирователи адресных и разрядных токов, числовой регистр и усилители считывания со стробированием1 3. Однако в данном устройстве не предусмотрено плавающее стробирование, учитывающее изменение параметров импульсов считывания из-за изменений внешних условий, значение которых влияет на величину, форму и задержку сигналов чтения "Р, а также в нем не предусмотрено отслеживание уровня дискриминации, что определяется изменением вышеуказанных параметров сигналов чтения р 1";Наиболее близким к изобретению является запоминающее устройство,содержащее накопитель, соответствую- щие входы которого подключены к вы- ходам формирователей адресных и разрядных токов, выходы накопителя соединены с одними входами соответствующих предварительных усилителей, выходы которых подключены к одним входам усилителей считывания, выходы которых подключены к соответствуюто щим входам регистра числа, выходкоторого соединен с первым входом формирователя разрядных токов, и вход формирователя адресных токов подключен к кодовой шине, другие входы подключены соответственно к вцходам формирователя строба и формирователя уровня дискриминации2. Неаостатком этого устройства является то, что а нем не предусмотрено плавающее стробирование, учитывающее изменение токов опроса от различных условий,. и не учтено необхо,димое изменение уровня дискримина98209 ции при изменении параметров считанных сигналов,Цель изобретения - повышение надежности запоминающего устройства.Поставленная цель достигается тем, зчто в запоминающее устройство введены эмиттерный повторитель, дискриминаторы уровня, триггеры, элементы И,два элемента ИЛИ, ключи, балластныеэлементы, блок задержки и дифференцирующий элемент, причем вход дифференцирующего элемента соединен с выходом формирователя. адресных токов,выход дифференцирующего элемента подключен к входу змиттерного повторителя, выход которого соединен с входами дискриминаторов уровня, соответствующие выходы которых соединеныс первыми входами соответствующихтриггеров, вторые входы которых соединены с выходом первого элементаИЛИ, выходы триггеров подключены ксоответствующим входам элементовИ и ключей вторые входы элементовИ соединены с соответствующими выходами элемента задержки, выходы эле"ментов И подключены к входам второгоэлемента ИЛИ, выход которого подключен к входу Формирователя строба ипервому входу первого элемента ИЛИ, зовторой вход элемента ИЛИ и вход блока задержки подключены к кодовойшине, одни выходы ключей подключенык кодовой шине, другие - к входуформирователя уровня дискриминации.На чертеже изображена Функциональная схема запоминающего устройства.Устройство содержит накопитель 1,формирователи 2 и 3 адресных и разрядных токов, кодовую шину М, числовой регистр 5, усилители 6 считывания, предварительные усилители 7считывания, формирователь 8 строба,формирователь 9 уровня дискриминации,ключи 10,балластные элементы 11,триггеры 12,элементы 13 И,элементы 111 и 15ИЛИ,дифференцирующий элемент 16,змит"терный повторитель 17,дискриминаторы18 уровня, блок 19 задержки;Устройство работает следующим оь- Зфразом,В режиме считывания иэ кодовойшины 11 поступают управляющие сигналы на второй вход второго элементаИЛИ 15, на первый вход формировате- Ялей 2 адресных токов и на вход блока 19 задержки. По этим управляющимимпульсам происходит сброс триггеров 3 412 в положение "0", запуск Формирователей 2 адресных токов для выборки соответствующего числа из накопителя 1 и запуск блока 19 задержки, При этом сигналы чтения поступают на первые входы предварительных усилителей 7 считывания и могут иметь разные амплитуды, разную Форму и задержку в зависимости от Фронта, адресного тока и его амплитуды, которые могут изменяться от одного адреса к другому и от изменения внешних условий считывания. Для того, цтобы учесть зти изменения, т.е, учесть время стробирования и уровень дискриминации с второго выхода формирователей 2 адресных токов, адресные токи поступают на вход дифференцирующего элемента 16, импульс с выхода которого соответствующей амплитуды поступает на змиттерный повторитель 17 и далее на дискриминаторы 18 уровня, Причем в зависимости от амплитуды этого импульса устанавливаются в " 1" все или некоторые триггеры 12, потенциалы которых подаются на входы элементов 13 И и входы ключей 10, Количество триггеров 12, находящихся в положении " 1", определяет количество балластных элементов 11, подключенных через ключи к формирователю 9 уровня дискриминации, что позволяет устанавливать соответствующий уровень дискриминации сигнала чтения на усилителях б считывания, т.е. большой уровень дискриминации при коротком фронте адресного тока и наоборот. Кроме того, выходы с блока 19 задержки подключены так, что его выходы, на которых появляются сигналы раньше, подключены к вторым входам элементов 13 И, которые подключены к триггерам 12, соответственно подключенными к дискриминаторам 18 уровня с разным порогом срабатывания. За счет этого формирователь 8 строба через первый эле,мент 1 Ч ИЛИ "рабатывает: раньше при крутом фронте адресного тока и позднее - при его увеличении, что позволяет отслеживать необходимое время подачи импульса строба. При этом за счет того, что с выхода элемента 1 ч ИЛИ подается сигнал также на первый вход элемента 15 ИЛИ, происходит сброс триггеров 12 в положение "0",поэтому повторная подача импульса строба на предварительные5 982 усилители 7 считывания предотвращается.В режиме записи предлагаемое запоминающее устройство работает обычным образом. Запись числа происхо- з дит в соответствии с числом, принятым из кодовой шины Ь в числовой регистр 5.Таким образом, введение в запоминающее устройство дифференцирующего 6 элемента, эмиттерного повторителя, дискриминаторов уровня, триггеров, элементов И, двух элементов ИЛИ, ключей, балластных элементов и блока задержки повышает одни из основных 15 характеристик, т,е. помехозащищенность и информационную надежность. Формула изобретения Запоминающее устройство, содержащее накопитель, соответствующие входы которого подключены к выходам формирователей адресных и разрядных 23 токов, выходы накопителя соединены с одними входами соответствующих предварительных усилителей, вцходы которых подключены к одним входам усилителей считывания, выходы кото" ЗО рых подключены к соответствующим вхо" дам регистра числа, выход которого соединен с первым входом Формирователя разрядных токов, один из входов числового регистра, второй вход Фор- з мирователя разрядных токов и вход формирователя адресных токов подклю" чены к кодовой шине, другие входы предварительных усилителей и усилителей считывания подключены соответ- до ственно к выходам Формирователя стро" ба и формирователя уровня дискримина" 093 6ции, о т л и ч а ю щ е е с я тем,что, с целью повышения надежности,в него введены эмиттерный повторитель, дискриминаторы уровня, триггеры, элементы И, два элемента ИЛИ,ключи, балластные элементы, блокзадержки и дифференцирующий элемент,причем вход дифференцирующего эле"мента соединен с выходом формирователя адресных токов, выход дифференцирующего элемента подключен к входу эмиттерного повторителя, выходкоторого .соединен с входами дискриминаторов уровня, соответствующие выходы котороцх соединеныс первымивходами соответствующих триггеров,вторые входы которых соединены с выходом первого элемента ИЛИ, выходытриггеров подключены к соответствую 20 щим входам элементов И и ключей, вторые входы. элементов И соединены ссоответствующими выходами элемента. задержки, выходы элементов И подключены к. входам второго элементаИЛИ, выход которого подключен к входу Формирователя строба и первомувходу первого элемента ИЛИ, второйвход элемента ИЛИ и вход блока за;держки подключены к кодовой шине, одни выходы ключей подключены к кодовой шине, другие - к входу Формирователя уровня дискриминации,Источники информации,принятые во внимание при экспертизе1, Шигин А.Г Дерюгин А.А, Цифровые вычислительные машины, "Энергия", 1975 с. 72.2. Гальперин Е.И Гордонов А.9.Специальные элементы запоминающихустройств ЭВИ на полупроводниковыхприборах. И., "Советское радио",3971, с. 162 прототип),
СмотретьЗаявка
3275054, 11.05.1981
МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ТЕКСТИЛЬНЫЙ ИНСТИТУТ ИМ. А. Н. КОСЫГИНА
САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ, КОСОВ ВЛАДИСЛАВ ИВАНОВИЧ, ИВАНОВ АЛЕКСАНДР МИХАЙЛОВИЧ, СОКОЛОВ ЛЕОНИД ФЕДОРОВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее
Опубликовано: 15.12.1982
Код ссылки
<a href="https://patents.su/4-982093-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Программируемое логическое устройство
Следующий патент: Буферное запоминающее устройство
Случайный патент: 826188