Устройство цифровой задержки информации с контролем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
)5 0 1 9/00 г,йг. гг ИСАНИЕ ИЗОБРЕТЕНИ АВТОРСКО ВИДЕТЕЛ ЬСТВУ онструктор о политехни А. В.Дрозд,ССР85.ССР86, прототи ОСУДАРСТВЕНЧЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56) Авторское свидетельство СМ 1287127, кл. 6 06 Е 1/04, 19Авторское свидетельство СМ 1368922, кл. 6 11 С 29/00, 19(54) УСТРОЙСТВО ЦИФРОВОЙ ЗАДЕРЖКИ ИНФОРМАЦИИ С КОНТРОЛЕМ(57) Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации. Целью изобретения является упрощение устройства. Устройство, содержит элемент И 1, счетчик 2 по модулю(п+1), первый 3 и второй 8 блоки свертки, блок 4 выработки адреса, накопитель 5, регистр 6 контрольных разрядов, выходной регистр 7, блок 9 сравнения, О-триггер 10, регистр 11 адреса. Устройство осуществляет задержку цифровой информации на величину и, где и - количество ячеек накопителя, проверяя в каждом цикле задержки по одной ячейке накопителя. Таким образом, эа и циклов задержки производится проверка всех и ячеек накопителя. 2 ил,Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации.Целью изобретения является упрощение устройства, 5На фиг. 1 приведена структурная схема устройства; на фиг. 2 - временные диаграммы, поясняющие работу устройства для п=4, где и - величина задержки.Устройство содержит элемент И 1, счет чик 2 по модулю (и+1), первый блок 3 свертки, блок 4 выработки адреса, накопитель 5, регистр 6 контрольных разрядов, выходной регистр 7, второй блок 8 свертки, блок 9 сравнения, О-триггер 10, регистр 11 адреса; 15 на схеме обозначены вход 12 синхронизации устройства, информационный вход 13 устройства, вход 14 сброса, выход 15 адреса сбоя, информационный выход 16 устройства, выход 17 контроля устройства, 20Устройство работает следующим образом.В начальный момент времени происходит обнуление регистров б, 11, триггера 10 устройства, блока 4 выработки адреса и 25 счетчика 2 по модулю (и+1) по сигналу на входе 14 сброса.Далее на информационный вход устройства 13 начинают поступать слова задерживаемой последовательности, 30 сопровождаемые синхроимпульсами типа "меандр" на входе синхронизации устройства 12. Во время первой половины такта происходит чтение информации, записанной в данную ячейку никопителя 5 и тактов назад, 35 а во время второй половины такта - запись в эту же ячейку входной информации, которая, в свою очередь, будет считана через п тактов, Блок 4 выработки адреса при этом последовательно перебирает адреса ячеек 40 накопителя, обеспечивая запись очередного задерживаемого слова в следующую ячейку памяти. Величина задержки и (где и - количество ячеек) определяется коэффициентом пересчета блока 4 выработки адреса, 45 который является счетчиком по модулю и,Один цикл задержки составляет и тактов. В каждом цикле задержки осуществляется сравнение контрольных разрядов, вычисленных вторым блоком свертки 8 для 50 информации, считанной из 1-й ячейки накопителя, с контрольными разрядами, вычисленными первым блоком 3 свертки для этой же информации до записи ее в -ю ячейку накопителя в предыдущем цикле задержки. 55 Вычисленные первым блоком 3 свертки контрольные разряды хранятся в регистре б контрольных разрядов, В каждом последующем цикле происходит фиксация результата сравнения для 1-й ячейки и запись вычисленных разрядов для следующей (1+1)-й ячейки накопителя. Таким образом, за и циклов задержки будут проверены все п ячеек накопителя,Результат сравнения фиксируется в О- триггере 1 О на время одного цикла, Если контрольные разряды, вычисленные блоками свертки 3 и 8 как свертка по модулю гп, совпали, то проверяемая ячейка накопителя работает нормально и сигнал "0" с выхода блока 9 сравнения записывается в О-триггер 10, Если же сравнение не проиэошло - сбой проверяемой ячейки накопителя, то в О-триггер 10 записывается сигнал "1", который поступает на выход контроля устройства 17 и фиксирует адрес неисправной ячейки накопителя в регистре 11 адреса. Одновременно с этим сигнал "0" поступает с инверсного выхода О-триггера 1 О на второй вход элемента И 1, блокируя тем самым поступление импульсов синхронизации на счетчик 2, Таким образом работа системы контроля останавливается и на выходе регистра 11 удерживается адрес неисправной ячейки памяти накопителя 5.После устранения неисправности для поиска следующих неисправных ячеек необходимо вновь подать сигнал сброса на выходе 14 в начале очередного цикла задержки,Фиксация результатов сравнения и запись в регистр б контрольных разрядов для следующей проверяемой ячейки осуществляются по переднему и заднему фронтам сигнала с выхода заема счетчика 2 по модулю (и+1) соответственно.Формула изобретения Устройство цифровой задержки информации с контролем, содержащее блок выработки адреса, накопитель, первый и второй блоки свертки, выходной регистр, блок сравнения и элемент И, причем вход синхронизации блока выработки адреса соеди-. нен с управляющим входом накопителя и с входом синхронизации выходного регистра и является входом синхронизации устройства, информационный вход накопителя соединен с входом первого блока свертки и является информационным входом устройства, выход блока выработки адреса соединен с адресным входом накопителя, информационный выход которого соединен с входом выходного регистра, выход которого соединен с входом второго блока свертки и является информационным выходом устройства. выход второго блока свертки соединен с первым входом блока сравнения, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены счетчик по модулю (п+1), где и - величина задер1635225 1 цонл Вгед сенвронигоиии 1 Р Вигед доела днработлиадреса 4 Янрорнеционнив дгвд 1 б идеиед 1 д остройстде Ьиед еаена счетчило легефме/и ф 1/ lЙиед дяена сроднвния о Вывод нвнироле устройстбо 17 Фиг,г Составитель М. Лапушкин Редактор М. Циткина Техред М,Моргентал Корректор М, ШарошиЗаказ 759 Тираж 350 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва. Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101 жки, регистр контрольных разрядов, регистр адреса и О-триггер, прямой выход которого соединен с входом синхронизации регистра адреса и является выходом контроля устройства, инверсный выход О-триггера соединен с вторым входом элемента И, первый вход которого соединен с входом синхронизации устройства, выход элемента И соединен с входом синхронизации счетчика по модулю и+1, выход которого соединен с входами синхронизации регистра контрольных разрядов и О-триггера, выход первого блока свертки соединен с входом регистра контрольных разрядов, выход которого соединен с вторым входом блока сравнения, выход которого соединен с вхо дом О-триггера, выход блока выработки адреса подключен к информационному входу регистра адреса, вход сброса которого и входы сброса блока выработки адреса, счетчика по модулю (о+1), регистра конт рольных разрядов, выходного регистра,О-триггера объединены и являются входом сброса устройства.
СмотретьЗаявка
4450614, 25.05.1988
СПЕЦИАЛЬНОЕ ПРОЕКТНО-КОНСТРУКТОРСКОЕ БЮРО "ДИСКРЕТ" ОДЕССКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА
ЛАЦИН ВЛАДИМИР НИКОЛАЕВИЧ, ПОЛИН ЕВГЕНИЙ ЛЕОНИДОВИЧ, ДРОЗД АЛЕКСАНДР ВАЛЕНТИНОВИЧ, КРАВЦОВ ВИКТОР АЛЕКСЕЕВИЧ, ЖЕРДЕВ ЮРИЙ РОБЕРТОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: задержки, информации, контролем, цифровой
Опубликовано: 15.03.1991
Код ссылки
<a href="https://patents.su/3-1635225-ustrojjstvo-cifrovojj-zaderzhki-informacii-s-kontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство цифровой задержки информации с контролем</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Высокочастотный трансформатор
Случайный патент: Способ определения напряжений в конструкциях