Патенты с меткой «логической»
Кольцевой формирователь кодов с логической обратной связью
Номер патента: 169895
Опубликовано: 01.01.1965
Авторы: Батшевер, Иоффе, Союзный
МПК: G11C 19/06, H03M 7/00
Метки: кодов, кольцевой, логической, обратной, связью, формирователь
...схема содержит обмотки записи и неразрушающего считывания параллельного кода и выходные обмотки, а трансфлюксоры имеют еще два дополнительных малых отверстия, через которые проходят указанные обмотки.На фиг. 1 изображена логическая схема кольцевого формирователя кодов; на фиг, 2 - принципиальная схема формирователя. На трансфлюксорах 1, 2, 3 (см. фиг. 1) выполняется логическая операция ИЛИ С ИСКЛЮЧЕНИЕМ, а трансфлюксоры 4, 5, б, 7 и т. д. образуют регистр сдвига. Схема позволяет получать последовательный и параллельный коды без разрушения. В последнем случае сдвигающие импульсы в схему не подаются. трансфлюксоров производится постоянным током 1(шина 9). После каждого такта 1 г и 1 г (шины 10 и 11) код сдвигается вправо. С трансрлюксоров...
Способ логической обработки информации
Номер патента: 235092
Опубликовано: 01.01.1969
МПК: B61F 5/24, B61K 9/04, B61L 25/00 ...
Метки: информации, логической
...средней темпе ратуре определенного количества сравниваемых букс вагонов.Если амплитуда поданных на входы 1 ц 2 сигналов больше величины опорного напряжения источника 3, то при замыкании контак тов 4 и а импульсы этих сигналов поступают ца входы логарифмических усилителей 6 и 7, Логарифмический усилитель 6 имеет коэффициент усиления в а раз больше, чем усилитель 7, причем и)1. На устройстве о вычитация сигналы, поступившие с выходов усилителей 6 и 7, вычитаются, и на егвых- тс будетГ 1 ч импульс напряжения, пропорицональ ыйг в логарифмическом масштабе, Здесь С и /з - - цапряжеций, псту пившис на у ст ройство 8 с усцлцтелей 6 и 7. 11 мпульс цацря жецця с выхода устрйства 8 пдается а вхд порогового устройства 9, выдающа 1 сигнал тревоги...
Устройство для логической обработки ответных сигналов
Номер патента: 259132
Опубликовано: 01.01.1970
МПК: H03M 5/02
Метки: логической, ответных, сигналов
...такта регистра 1, стабилизированные по частоте кварцевым, резонатором,Переключение триггера б, а следовательно, и схемы И 7 совпадает во времени с импульсом считывающей, последовательности, задержанной относительно импульсов такта регистра 1 на время, равное половине периода следования. Таким образомподготовка счетчика 9 к работе происходит с некоторым предупреждением относительно импульсов, поступающих на него, что необходимо для устранения ошибки в счете из-за потери 1-го им- пульса.Ячейки 10 счетчика 9 соединяются соответствующими входами матричной схемы 11 и 12 так, что импульс на выходе матрицы появляется только после фиксации, счетчикам 14-го импульса тактовой, последовательности. Поскольку частота повторения импульсов тактовой...
Устройство для управления управляющей логической системой
Номер патента: 291204
Опубликовано: 01.01.1971
Авторы: Артюхов, Блиндер, Тарасов, Фишман
МПК: G06F 15/46
Метки: логической, системой, управляющей
...10 ЩПХ НСПОЛПНТСЛЬПЫХ МСХД низ МОБ, Ц(.пп сороса этих рпГГсров подклю 1 спы е БьхдаМ СООтвететВуЮцих СХЕМ ЛИ 9 и 10.Устройство работает следующим образом.КОГдд дятсцеи-С 11 пслпзаторы парс 1:1 етро 3 псменяют состояния, дифференцирующие цс ш5 - 8 и одновибрдторы 11 и 12 сигилов нс выдают. Следовательно, 13 управляющие Входыклапанов 18 - 20 разрешающие сигналы нс поДЯЮТСЯ, И ЕЛЯПЯ 1 Ь Зсп(РЫТЫ. Р Э 0)1 ТЯЕЖЕпе под 2 етс 51 пианне пд уппВсрсялнЙ лОГПсский блок 21. Зд 0 нцоЦе трипсры 22 и 28 55СОХПЯНЯ 10 Т СОСТОЯПС, КОТОРОС Они ПРПОР;ЛИранее.При изменении сОстОЯИНЯ любОГО датчикдсигнализатора параметра определенной группы па Вы;ОДС соответствуОщсй Диффс)СПЦИрующей цсгш б - 8 появляется импульс, который через схему ИЛИ...
Устройство для управления управляющей логической системой
Номер патента: 344441
Опубликовано: 01.01.1972
Авторы: Артюхов, Блиндер, Лубанов, Тарасов, Фишман
МПК: G06F 9/00
Метки: логической, системой, управляющей
...И 31 подключена на сбрасьгвающий вход О общего запоминающего триггера 34, ца запускающий вход 1 которого подключен выход к схемы совпадения 26, подключенного также ца другой вход схемы И 33. Выход р схемы совпадений 26 соединен с другим входом групповых логических схем И 27, 28,На выходах а и 3 схемы совпадения 26 реализуются симметричсские функции У, и У соответственно (по терминологии С. Колдуэлла в книге Логический синтез релейных устК К ройств стр. 251), Причем У=К ХгХ,ггт. е. Уесть симметрическая функция два и более из К, и именно на выходе а есть сигнал при наличии сигнала на двух и более входах,К У - ЬХг (/Х 1),г=г 1:г 1-.гг т. е. У есть симметрическая функция толькоодин из К, а именно сигнал на выходе344441 есть при наличии...
Устройство для управления управляющей логической систшой
Номер патента: 433489
Опубликовано: 25.06.1974
МПК: G05B 15/02
Метки: логической, систшой, управляющей
...подачи логических переменных 20 или 23, групповых клапанов взаимного соедин нения логических схем Л или 24, групповых клапанов подачи питанйя 9 или 22 и групповых клапанов выдачи результатов 28 или 29. Этим сигналом обеспечивается подключение всех сигнализаторов (соответствующей группы) 4, г или 3, 4 чеез групповые клапаны передачи инормации 13 или 14 и входные линеиные схемы "ИЛИ" 15, 16 на линейные реле 17, 18. Лйнейные реле 17, ХЯ повторяют состояние датчиков=сигнализаторов 1,2 или 3,4 и подают сигналы, соответствие состояниям датчиков=сигнализаторов 1,2 или 3,4, через групповые клапаны подачи логических переменных 20 и 23 на входы универсального логического блока 25, который с помощью групповых клапанов взаимного соединения...
Параллельный процессор для логической обработки информации
Номер патента: 482749
Опубликовано: 30.08.1975
Автор: Иванов
МПК: G06F 15/00, G06F 17/16
Метки: информации, логической, параллельный, процессор
...найти элементы, равные о, в подмассивах, отмеченных крайними слева и справа единицами в векторе у, и если число единиц в у больше двух, то 55 остальные подмассивы, отмеченные подмасси 482749О 60 65 вами, целиком состоят из элементов, равных 6.На фиг. 1 приведен параллельный процессор для логической обработки информации, состоящий из запоминающего устройства 1 хранения исходной информации, блока 2 сравнения, блока 3 сумматоров, коммутирующей матрицы 4, запоминающего устройства 5 хранения результирующей информации, регистра- индикатора 6, преобразователя 7 и регистра- указателя 8.Устройства 1 и 5 содержат по и запоминающих ячеек 9 для хранения чисел (признаков), блок 2 сравнения - и (и - 1)/2 схем 10 сравнения двоичных чисел, блок 3...
Устройство для логической обработки и вычитания двоичных чисел
Номер патента: 855655
Опубликовано: 15.08.1981
Авторы: Аспидов, Козюминский, Мищенко, Семашко
МПК: G06F 7/38
Метки: вычитания, двоичных, логической, чисел
...входы 7 и 8 устройства поступают двоичные переменные А и В, а на вход 9 - входной сигнал заема ЗВ . С выхода 18 уст ройства снимается сигнал Р результата логической или арифметической операции, а с выхода 19 - выходнойсигнал заема ЗВЫ На управляющие входы 10-17 устройства подаются сиг налы настройки И-И 8 с помощью кото- рых коммутаторы 1 и 2 настраиваются на реализацию логических функций переменных А и В таким образом, что логическая функция, реализуемая коммутатором 1, соответствует,промежуточному результату требуемой математической операции без учета входного сигнала Зщ, а логическая Функция, реализуемая коммутатором 2, функции выходного сигнала заема 3 беэ учета входного сигнала заема. Получение окончательного результата...
Устройство для арифметической и логической обработки двоичных и двоично-десятичных -разрядных чисел
Номер патента: 962922
Опубликовано: 30.09.1982
Авторы: Гурьянов, Козюминский, Мищенко, Семашко
МПК: G06F 7/38
Метки: арифметической, двоично-десятичных, двоичных, логической, разрядных, чисел
...О 1 - Ое иО 9 - О 16 . подаваемых на группы управляющих входов 47 и 48 мультиплексоров 29 и 30 соответственно.Рассмотрим работу устройства на ф .примере выполнения операции 5(АчВ) + (А В) + К, таблица истинности для которой приведена в962922 1 О О 0 О О О О О О О О О а О О О О 0 О Для выполнения .устройством данной математической. операции мультиплексор 29 настраивается на реализа. цию в нем логической функции Р, иэ таблицы истинности при значениях входных сигналов переноса, Р.РО, а мультиплексор 30 - на реализацию логической функции сиг.- нала таблицы истинности при этих же Продолжение табл. 1г значениях входных сигналов переноса Ри РКак следует из схемы мультиплек- Ж сора (фиг.41, для его настройки насоответствуваую логическую...
Устройство для логической обработки цифровых данных
Номер патента: 978141
Опубликовано: 30.11.1982
Авторы: Дралин, Князев, Михайлов, Сурков
МПК: G06F 7/00
Метки: данных, логической, цифровых
...прямых, инверс,ных выходов триггеров 3 и входных шин 4 устройства в зависимости от сигналов на шинах 5-9 настройки устройства,В качестве сигналов на шинах 5-9 настройки устройства могут быть как сигналы постоянного значения (разрешающие - единицы, запрещающие - нули),так и сигналы переменного значения (двоичные последовательности), Сигналами на входных шинах 4 устройства могут быть сигналы постоянного или переменного значения как независимые (внешние ио отношению к данному устройству), так и зависимые (с выходов триггеров 3). Каждый следующий сигнал на шине 10 синхронизации устройства может быть подан после завершения переходного процесса в устройстве от предыдущего сигнала на этой шине, те. минимальный такт должен бытьбольше времени...
Устройство для арифметической и логической обработки двоичных чисел
Номер патента: 983705
Опубликовано: 23.12.1982
Авторы: Аспидов, Витер, Гурьянов, Козюминский, Мищенко, Терешко
МПК: G06F 7/38
Метки: арифметической, двоичных, логической, чисел
...одноименные разряды операндов А, ВЭ и С . На входы 13 и 14 переноса подаются сигналы переноса Е;и В. из предыдущего разряда. На группы уравляющих входов 11 и 12 подаются сигналы настройки соответственно И 1 - И 8 и И 9 - И 16. С выходов 16 и 17 снимаются сигналыпереноса в следующий разряд Е и Д, а с выхода 15-сигнал результата операцйи В;,5 983705С помощью сигналов И 1 - И 16 устройство может быть настроено на выполнение любой операции типа й = Г 1(А, В, С) + + Р 2(А, В, С) + РЗ(А, В, С). Для этого мультиплексор 1 должен быть настроен с помощью сигналов И 1-И 8 на выполнение логической функции Я я Г 1(А, В, С) + +Р 2 (А, В, С) + ГЗ(А, В, С), а мульти- . плексор 2 с помощью сигналов И 9-И 16 должен бьгть настроен на выполнение логической...
Многофункциональный элемент для логической матрицы
Номер патента: 1037344
Опубликовано: 23.08.1983
Авторы: Горин, Митин, Соломатин, Шанин
МПК: G11C 15/00
Метки: логической, матрицы, многофункциональный, элемент
...сигналопроса, Гсигнал результата операции,.Р - сигнал переноса,При построении логяческой матрицы 15осуществляются слепующие соепиненияпо строкам; вхопы 16 и 17 всех разряпов соответственно обьепинены и поцключены к устройству управления матрицей (не показано), выхоцы 30 и 29 цанного разряпа соепинены соответственно свходами 19 и 21 слецующего и с вхоаами 20 и 22 прецыпущего разряцов,и сдепующие соецинения по столбцам:вхопы 25-28 соответственно обьепинены 25и попключены к устройству управленияматрицей, а выход 31 разряпа ааннойстроки соединен с вхоцом 23 слепующейстроки. На вхоп 23 нижней строки поступают входные цанные,. а с выхопа 31 з 0снимаются результаты операций нац чисдами.На свободные входы 19.-22 крайних.элементов поданы...
Многофункциональный запоминающий элемент для логической матрицы
Номер патента: 1104584
Опубликовано: 23.07.1984
Авторы: Горин, Курбатова, Соломатин
МПК: G11C 15/00
Метки: запоминающий, логической, матрицы, многофункциональный, элемент
...и четвертого элементов ИЛИ.На чертеже приведена функциональная схема предложенного многофункционального запоминающего элемента.Предложенный многофункциональныйзапоминающий элемент содержит триггер 1, мультиплексоры 2-5 с первогопо четвертый, элемент И-ИЛИ-НЕ 6,элемент И-ИЛИ 7, элемент НЕ 8, элементы И 9-12 с первого по четвертый,элементы ИЛИ 13-1 б с первого по четвертый, элемент НЕРАВНОЗНАЧНОСТЬ 17.На чертеже показаны входы 18управления записью, управляющие вхо.ды 19-21, информационные входы 2224, входы 25-27 переноса, управляющие входы 28, вход 29 считывания,операционные входы 30, управляющийвход 31, информационный 32 и выход33 переноса,При пОстроении логической матрицы осуществляются следующие соедине.ния: входы 19 и 29 всех...
Устройство логической обработки
Номер патента: 1124317
Опубликовано: 15.11.1984
Автор: Лукьянов
МПК: G06F 15/00
Метки: логической
...проверяется путем подсчета входящих в него переменных, имеющих в текущий момент значение логической единицы, и сравнения результатаподсчета с контрольной константой; истинность булевого уравнения проверяется путем подсчета входящих в него конъюнктивных термов, имеющих в текущий момент значение логической единицы, и сравнения результата подсчета с контроль" ной константой.Возьмем в качестве примера уравнениегде Г - булева функция;Ч"Л Ч- булевы переменные;Ч(" ЧлЧэ1 лля 4я,л Ч - конъюнктивные термы,Контрольной константой для первого и второго .конъюнктивных термовбудет число 3, а для третьего - 2.Контрольной константой для проверки"ложности" функции будет число О.Каждому конъюнктивному терму икаждой функции соответствует виртуальный...
Многофункциональное устройство для логической обработки бинарных изображений
Номер патента: 1136179
Опубликовано: 23.01.1985
МПК: G06T 1/60
Метки: бинарных, изображений, логической, многофункциональное
...го и второго триггеров соответствен-но, вход данных первого триггераобъединен с первым входом второгоэлемента И и подключен к информационному входу блока, вход управленияпервого триггера подключен к первомууправляющему входу блока, второйвход второго элемента И подключенк второму управляющему входу блока,выход второго элемента И подключенк первому входу первого элемента ИЛИпервой группы элементов ИЛИ, второйвход которого подключен к входу запуска блока, а третий вход первогоэлемента ИЛИ первой группы объединенс первым входом первого элемента ИЛИвторой группы и подключен к выходупервого формирователя сигналов, выход которого подключен также к счетному выходу блока, второй вход первого элемента .ИЛИ второй группы объединен с первым входом...
Входной каскад транзисторно-транзисторной логической схемы
Номер патента: 1012764
Опубликовано: 23.01.1985
Авторы: Демин, Кружанов, Однолько, Сафронов
МПК: H03K 19/00
Метки: входной, каскад, логической, схемы, транзисторно-транзисторной
...сопротивления сверху, с другой стороны это сопротивление не может быть слишком малым, так как необходимо обеспечить запирание второго транзистора при низком напряжении хотя бы на одном из входов схемы. Указанные условия не соблюдаются в широком диапазоне температур и напряжений питания.Целью изобретения является .обеспечение высокого входного сопротивления ТТЛ схемы на транзисторах с высоким инверсным коэффициентом усиления по току в широком диапазоне температур и напряжений питания.Поставленная цель достигается тем, что в входном каскаде схемы, выполненном на многоэмиттерных транзисторах с высоким инверсным коэффициентом усиления по току, в котором база первого транзистора подключена через резистор к шине источника питания, эмиттеры -...
Способ изготовления объемной логической головоломки
Номер патента: 1171043
Опубликовано: 07.08.1985
Автор: Сергеев
МПК: A63F 9/08
Метки: головоломки, логической, объемной
...а каждый дуговой элемент выполняют с желобом на его вогнутой поверхности, при последовательном соединении игровых элементов сначала складывают внутренние части игровых элементов в шар, а затем жестко соединяют наружные части с внутренними.11Изобретение относится к занимательным играм-головоломкам.Цель изобретения - упрощение процесса изготовления головоломки.На фиг. 1 изображена схема реализации способа изготовления объемной логической головоломки; на фиг. 2 - дуговые и упорные элементы головоломки; на фиг.3 - объемная логическая головоломка, в сборе.Способ изготовления объемной логической головоломки состоит,в том, что изготавливают игровые элементы из двух частей - наружной 1 с направляющими пазами 2 и внутренней 3 с направляющими...
Устройство логической защиты от дребезга контактов
Номер патента: 1239847
Опубликовано: 23.06.1986
Авторы: Платонов, Сокирко, Сорокин, Тарасов
МПК: H03K 5/01
Метки: дребезга, защиты, контактов, логической
...и высокий уровень с его выходаустановится на втором входе КБ-триггера 5. В результате, устройство логической защиты от дребезга контактов установится в исходное состояниеи будет готово к работе,При включении однополюсного выключателя 1 его контакты замыкаются,и как только в самом начале дребезга контактов при замыкании потенциал на первых входах КЯ-триггера.5и элемента И-НЕ 8 станет равныйнулю, то КБ-триггер 5 установитсяв единичное состояние и высокийуровень с ервой выходной сигнальнойшины 6 поступит на второй вход элемента И-НЕ 8. Так как в результатедребезга контактов при замыкании напервых входах КЯ-триггера 5 и элемента И-НЕ 8 появится хаотическичередующийся то высокий; то низкийуровень входного сигнала, то в моменты совпадения...
Устройство для логической обработки информации
Номер патента: 1262519
Опубликовано: 07.10.1986
Авторы: Аникин, Артеменко, Дергачев, Куйдин, Лысенко
МПК: G06F 17/10
Метки: информации, логической
...выхода через элемент И 3 импульсы поступают на счечный вход даоичного счетчика 3, меняя его состояние, Значение 1-го разряда двоичного счетчика 3 соответствует значению х , Если х = 1, то открывается 1-ая группа элементов И,4; и на вход операционного устройства 5 поступает двоичное слово А , если х, = О, то А;= О. Операционное устройство 5 вычисляет выражениейутем поразрядного сложения по модулю 2 соответствующих разрядов, поступающих на его входы двоичных чисел.Блок 6 сравнения производит поразрядное сравнение числа С и В, При .В = С на выходе блока 6 сравнения формируется сигнал "1", сбрасывающий триггер 7 в нулевое состояние, При этом закрывается элемент И 13 и импульсы не проходят на счетный вход двоичного счетчика 3 и не меняют...
Гидравлический распределитель с логической функцией или
Номер патента: 1302067
Опубликовано: 07.04.1987
Авторы: Беккер, Гешиктор, Полторацков, Сосинский
МПК: F16K 11/02
Метки: гидравлический, логической, распределитель, функцией
...5Цель изобретения - повышение надежности реверсирования потока рабочей среды путем уменьшения гидравлического сопротивления проходного канала.10На чертеже представлен предлагаемый гидравлический распределитель,общий вид в разрезе.Гидравлический распределитель слогической функцией ИЛИ содержит корпус 1, со стороны торцов снабженныйканалами 2 и 3 подвода рабочей среды,)а со стороны боковой поверхности -каналом 4 отвода рабочей среды. В полости 5 размещены опирающаяся на внутреннюю поверхность корпуса 1 подвижная гильза 6, на внутренней поверхностикоторой выполнена кольцевая проточка 7, и запорные органы 8 и 9,установленные по оси гильзы 6 напротив ее торцов по обе стороны канала4 отвода рабочей среды. Запорные органы 8 и 9...
Устройство для сопряжения информационных каналов программно коммутируемой логической сети
Номер патента: 1322293
Опубликовано: 07.07.1987
Авторы: Денисенко, Заславский, Серебряков, Фельдман
МПК: G06F 13/00
Метки: информационных, каналов, коммутируемой, логической, программно, сети, сопряжения
...сигнала , с второго выхода блока 3 памяти.При этом на выходе элемента 6 появляется сигнал прямой или инверсный поотношению к сигналу на его первомвходе в зависимости от значения аравного 1 или О соответственно. Этотсигнал поступает на второй вход элемента И 10 и активизирует на его выходе эквивалентный сигнал при наличиина первом входе сигнала, равногопоступающего с выхода элемента 11,Последнее имеет место в случае, есликод, образуемый всеми сигналами навходе элемента 11, используемого вфункции контроля на четность, не содержит информации об отказе блокапамяти (содержит четное число единиц). В противном случае на выходеэлемента И 10 появляется сигнал, равный нулю, независимо от значения сигнала на его втором входе. Сигнал свыхода...
Устройство управления логической игрой
Номер патента: 1400628
Опубликовано: 07.06.1988
Авторы: Алимов, Фромберг, Ямпольский
МПК: A63F 9/24
Метки: игрой, логической
...э 1. 01, Р 2, 02, РЗ, 03 - пазомкнутым )цключа тенямСуть игры зак (кчд тся в лелуюц,ем.Три рыцаря, кзжд.в со р н жлении оду;кеносцд, съ;хали н, берег реки н)х р;1 и гр ч гк г н В г ц чг,л л д, и л г 3 г31 н5 тнгнц ч чнх ус(ь и Гц.3 г, В)п;Всдж ццн вчин лолл с и1 1 х)5 ирпр;13 а .ВО)л . ОЛИ О Г )и 1;3)хОи чжО ,31ТВВ.Вть тг 711,ло1 Р и 13:3, 11 1 и и 1 и и 3;3 ж: 11 3) д1 Л ВКВН ИВВ Хтйт Ирд ГНт д т.,Н,1 унн(ич об)д Ох5 мочГИВ 11311 а 1,11вк,ВнВе 1 иявцллю Вдтсли 1(, Р 1) Л 2 .Л 7)Вдчкнхты,;1 вцклнч;г л 1, .О (кд Л 1)н;3 Олцт я н Вцлжи, ък;В.ВИВх нд схе. 35 чдх, ч нГ)и ГсВНТн,хжленцн лолки наЛСНОМ бЕИ (у 11Н,ВЛ . г И ВП г КЛН 1;ВГГ.ля ) 1)1) ОГНХГВЛ . чистр 4 1 К(1)21. 1) и 16 (12, ), и,нлинднтся иелиничное сгнтни 11 рц Вом нд бд 20...
Устройство с размытой логической самоорганизацией для автоматического управления объектом, например ректификационной колонной
Номер патента: 1434402
Опубликовано: 30.10.1988
Авторы: Алиев, Бабаев, Джафаров
МПК: G05B 13/00
Метки: колонной, логической, например, объектом, размытой, ректификационной, самоорганизацией
...13,=М или Ю =С.лНа первом и втором выходах квантатора 29 формируются лингвистическиетермы чувствительности первого управ 8ляющего канала у (Т); У,",=НО, или У,==МН, а на первом го третий выходахквантатора 30 - термы чувствительности второго управляющего канала у (г.): 571,=ВН или 1 =НО, или У =МН. Аналогич, лно, на выходах квантатора 31 формируются термы Б: Б =УС или Б =НУС,С второго выхода квантатора 28 сигнал 10 Р ъ=13 поступает на входы первого35 элемента ИЛИ и второго 49 элемента И, на второй вход которого постулпает сигнал Р, , =У, (1 или О) с первого выхода квантатора 29. Выходной 15 дискретный сигнал элемента 49 Р 4поступает на первые входы элементов42 и 43, на вторье входы которых послтупают сигналы с первого Р Б,и второго Р...
Устройство для обработки логической информации
Номер патента: 1446616
Опубликовано: 23.12.1988
Автор: Айдемиров
МПК: G06F 7/00
Метки: информации, логической
...количеством истинных и ложных зиаЧений; 164А - (0001111);(0111111)Поразрядная дизъюнкция этих векторов совпадает с вектором В, имеющим большее количество истинных значений. Поразрядная конъюнкция совпадает с вектором А:(0001111) л (0111111) = (0001111). А4,Поразрядная инверсия вектора Адает (0001111) = (1110000), В этомвекторе нарушено первоначальное упорядочение истинных и ложных значений, однако количество единиц равнотем. Чтобы результирующий вектор могбыть подвергнут дальнейшей обработке, а также для правильного его декодирования, он должен быть зановоупорядочен(1110000) (0000111).Упорядочение сводится к транспортированию полученной информации.На фиг. 1 представлена функциональная схема устройства для обработки...
Оптоэлектронное устройство для логической обработки информации
Номер патента: 1476503
Опубликовано: 30.04.1989
Авторы: Волков, Дубчак, Красиленко, Протопопов
МПК: G06K 9/00, H03K 23/78
Метки: информации, логической, оптоэлектронное
...Поэтому 5левое плечо 0-триггера 25, состоящееиз фототиристора 28, резистора 29 исветодиода 30, находится в непрово"дящем состоянии, правое плечо, сос тояшее из Фототиристора 31, резистора 32 и светодиода 33, может находиться как в проводящем, так и в непроводящем состоянии.При подаче тактового импульса синхронизации на вход 5 устройства происходит переключение прерывателей тока на основе усилителей 3 и 9, Еслина оптическом входе 26 Р-триггераприсутствовал единичный оптическийсигнал и фототиристор 28 был им подготовлен к выключению, то при подачетактового импульса синхронизации навремя его действия включается левоеплечо 0-триггера 25. При этом фото тиристор 28 переходит в проводящеесостояние и начинает излучать светодиод 30. Правое плечо...
Устройство для логической обработки изображений объектов
Номер патента: 1515182
Опубликовано: 15.10.1989
Авторы: Денисов, Матвеев, Очин
Метки: изображений, логической, объектов
...триггер 6.С выхода каждого элемента И 3 результат логической операции поступает как на информационный вход соответствующего триггера 6, так и на его вход синхронизации через элемент ИЛИ 5.Таким образом, промежуточные результаты вычислений будут формироваться,в триггерах 6 в первом такте работы устройства.Во втором такте по синхросигналу с входа 14 производится перепись содер жимого триггеров 6 в соответствующие триггеры 7, а также сдвиг бинарных коэффициентов в регистрах 1 на один отсчетКроме того, предусмотрена адаптив ная смена бинарных коэффициентов, которая реализуется путем подключения выхода последнего регистра 1 через мультиплексор 2 к входу первого регистра 1. 30 Формула изобретенияУстройство для логической обработки...
Оптоэлектронное устройство для логической обработки информации
Номер патента: 1553995
Опубликовано: 30.03.1990
Авторы: Дубчак, Красиленко, Кутаев, Протопопов
Метки: информации, логической, оптоэлектронное
...частей изображения 2 производится при помощи управляющих изображений 2-2, результирующее изображение приведено 2,; прохождение светящейся точки (изображение 2, ) по намеченной траектории 2, производитсяс помощью управляющих изображений 4526 -2 ЦУстройство работает следующим об-разом,При подаче питания оптические управляемые транспаранты 11 -116 и мат" 5 Орица 4 0-триггеров (фиг. 1) приведенык началу работы.Обрабатываемое изображение или егочасть вводится через первый оптический вход оптоэлектронного затвора 1455выставлением соответ.ствующего управляющего изображения на оптическомвходе 13 устройства. Чтобы ввести всеиэображение, нужно выставить все "1" по апертуре изображения 13, При снятии управляющего изображения с входа 13 поданное...
Устройство считывания для программируемой логической матрицы
Номер патента: 1566410
Опубликовано: 23.05.1990
Авторы: Груданов, Невзоров, Савицкий, Сидоренко
МПК: G11C 11/40
Метки: логической, матрицы, программируемой, считывания
...19 и 20 объединены и подключены к выходу 6 триггера 4. Стоки транзисторов 19 и 20 объединены и представляют выход 21 устройства считывания архитектурного бита программируемой логической матрицы, Транзисторы 8 и 9 обнуляют вход и выход триггера 4, Затворы этих транзисторов объединены и соединены с входом формирователя напряжения питания.-Устройство работаег следующим образом.В зависимосги от уровня сигнала на входе 2 устройство считывания находится в двух режимах, Если сигнал равен уровню логического нуля, то устанавливается режим считывания, В этом режиме транзисторы 8 и 9 закрыты (снимается блокировка триггера) и напряжение питания тригера 4 на выходе 3 открывает транзистор 23, Если ячейка 24 памяти находится в непроводящем...
Оптическое устройство для логической обработки изображений
Номер патента: 1603334
Опубликовано: 30.10.1990
Авторы: Заболотная, Красиленко, Одиноков
Метки: изображений, логической, оптическое
...входных сигналов картинныхоперандов, подаваемых на параллельныеоптические входы 3 и 5 устройства, а именно1 К = О.Пример работы устройства в режимеИЯ-триггера приведен на фиг, 3. На первойстроке (фиг, 3) указан пример выполненияфункции установки устройства в единичноесостояние, что осуществляется при подачесоответствующего операнда А картинноготипа, представленного в виде совокупностиединичных оптических сигналов, на вход 3устройства в первый такт работы после исходного обнуленного состояния устройства.На второй строке (фиг. 3) показан сброссостояния устройства на соответствующемтакте работы путем подачи на вход 3 устройства картинного операнда А, представленного совокупностью нулевых оптическихсигналов, а на вход 5 - картинного...
Многофункциональный запоминающий модуль для логической матрицы
Номер патента: 1642525
Опубликовано: 15.04.1991
МПК: G11C 15/00, G11C 15/04
Метки: запоминающий, логической, матрицы, многофункциональный, модуль
...кроме входов 16, 17, на которые нужно подать код "01" или "10" в зависимости от того, слева или справа ведется запись информации в матрицу,Считывание происходит следующим образом.Информация с триггеров 1 данной строки матрицы проходит через все расположенные выше запоминающие элементы нэ выходы 22 верхней строки матрицы, Управляющие коды: входы 16, 17 - "11", входы 8, 9, 10, 18 - "0", входы 20 - "0000". На вход 19 считываемой строки подается код "1", на входы 19 остальных строк - код "0". Если нужно считать всю информацию, записанную в матрице, то ее можно считывать пословно с выходов22 верхней строки матрицы, каждый раз сдвигая информацию на одно слово вверх,Многофункциональный элемент выполняет операции над переменными А, В и С,...