Постоянное запоминающее устройство с коррекцией информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1640741
Автор: Пашковский
Текст
1)5 С 11 С 29/00 ОПИС Е И БРЕТ ССР 198 77.УСТРОЙ вычис- автома роще" ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И (ЛКРЫТИПРИ ЮНТ СССР(57) Изобретение относится клительной технике и цифровойтике, а именно к запоминающимройствам. Цель изобретенияЯЦ 1640741.2ние устройства.Поставленная цель достигается тем, что устройство содержит элемент И, элемент ИЛИ 6, элемент 4 НЕРАВЙОЗНАЧНОСТЬ с соответствующими связями, При появлении на адресных входах информационного блок 1 памяти адреса неисправной ячейки в обоих блоках 3 памяти адреса на выходах появляется одинаковый адрес. В результате сигналом с выхода элемента 4 через элемент 6 и инвертор 7 производится выборка корректирую" щего блока 2 памяти, в котором по адресу, хранящемуся в блоках 3, находится исправная информация. 1 ил.Изобретение относится к вычислительной технике и циАровой автоматике, а именно - к запоминающим уст-ройствам.5Цель изобретения - упрощение устройства.На чертеже представлена функщюональная схема запоминающего устройства. 10Устройство содержит информационный блок 1 памяти, корректирующий блок 2 памяти, два блока 3 памяти адреса, элемент 4 "Неравнозначность", элемент И 5, элемент ИЛИ 6, инвертор 7.Блок 1 предназначен для хранения информации (микрокоманд, справочных данных и т.д.).Блок 2 предназначен для хранения корректирующей инорАмации, т.е, ин Формации, которая по тем или иным причинам должна заменить информацию блока 1. Этими причинами могут быть дефекты изготовления блока 1, изме- некие информации за счет технологи ческих дефектов в процессе эксплуатации устройства, а также необходимость замены микрокоманды и т.д. Целесообразно, чтобы блок 2 был доступным дополнительному программированию во время эксплуатации.Блоки 3 предназначены для выдачи адреса корректируемого числа в блок 2 при определенном адресном коде на их входе. Целесообразно, чтобы управляющие блоки 3, аналогично блоку 2, были доступны дополнительному программированию во время экс" плуатации.Элемент 4 предназначен для вы деления случаев несовпадения информации на выходах первого и второго блоков 3, адресных кодов, один из которых поступает на адресный вход блока 2. Поэтому число разрядов выхо-. 45 дов блоков 3 и элемента 4 равно числу адресных входов блока 2.Устройство работает следующим образом.Наличие определенного адресного кода на входах устройства приводит к появлению на выходах блоков 3 информации, которая определяет необходимость или отсутствие необходимости корректировки. 55При неравноэначности информациина выходах первого и второго блоков3 на выходе элемента 4 появляется сигнал включения блока 1. Этот сигнал проходит через элемент ИЛИ 6 М включает блок 1. Благодаря наличию инвертора 7 блок 2 отключается ПрИ равнозначности информации на выходах первого и второго блоков 3 на выходе элемента 4 сигнал включения блока 1 отсутствует. Если при этом сигнала включения блока 1 на выходе элемента И 5 также нет, блок 1 отключается, а блок 2 включается, и на выходыустройства выдается откорректированная инАормация,На выходе элемента И 5 сигнал включения блока 1 имеет место при на,хождении всех выходов первого блока3 в исходном состоянии.Таким образом, блок 1 включается как при неравноэначности информации на выходах блоков 3, так ипри наличии исходного состояния навыходах первого Юлока 3, т,е. приналичии на входах блока 2 исходнойинформации блоков 3 он отключаетсячто приводит к исключению из .объемаемкости блока 2 одного числа.Информация иа выходах второгоблока 3 определяет адрес блока 2, покоторому выдается корректируемоеслово,Возможна ситуация, когда несколь-,ко корректируемых слов имеют одну иту же комбинацию уровней на входаходного из блоков 3. Для правильногоисправления необходимо, чтобы этимкорректируемым словам соответствовали разные состояния уровней на выходах блоков 3. и адресных входах бло"ка 2. Для разрешения этой ситуациицелесообразно, чтобы блоки 3 имелирезервный разряд. Тогда присоединением этого резервного входа блока 3к той адресной шине другой группыадресных входов, которая разделяетэти корректируемые слова, можно по"лучить на выходах блоков.3 разные адреса блока 2.Формула изобретенияГ1Постоянное запоминающее устройство с коррекцией информации, содержащееинформационный блок памяти, две группы адресных входов и выходы которого являются адресными входами и выходами устройства соответственно, два блока памяти адреса, входы которых соединены с адресными входами первой и второй групп информационного блокаСоставитель С.Королев Техред Л,олийнык Редактор Б.Федотовв Корректор С.Вевкун Заказ 1266 Тиран 350 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва Ж, Ра 9 щская наб., д, 4/5 Производственно-издательский комбинат "Патент", г.уагород, ул. Гагарина, 101 51640741Ьпамяти соответственно, корректирующий и второго блоков памяти адреса соот" блок памяти, выходы которого соедине- ветственно, -с. входами элемента И и ны с выходами информационного блока адресными входами корректирующего памяти, инвертор, выход которого сое- блока памяти соответственно, выходы динен с входом выборки корректирующе- элемента И и элемента"Неравнозначго блока памяти, о т л и ч а ю щ е - ностьф соединены с первым и вторым е с.я. тем, что, с целью упрощения, входами элемента ИЛИ соответственно, оно содержит элемент И, элемент ИЛИ, выход которого соединен с входом выэлемент НВРАВНОЗНАЧНОСТЬ, входы ко р борки информационного блока памяти и торого соединены с выходами первого входом инвертора.
СмотретьЗаявка
4453390, 11.07.1988
ПРЕДПРИЯТИЕ ПЯ М-5339
ПАШКОВСКИЙ ФЕЛИКС ИОСИФОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией, постоянное
Опубликовано: 07.04.1991
Код ссылки
<a href="https://patents.su/3-1640741-postoyannoe-zapominayushhee-ustrojjstvo-s-korrekciejj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство с коррекцией информации</a>
Предыдущий патент: Устройство для контроля блоков постоянной памяти
Следующий патент: Групповой цифровой приемник многочастотного кода с адаптивной дельта-модуляцией
Случайный патент: Фрикционное сцепление