H03M 13/00 — Кодирование, декодирование или преобразование кода для обнаружения ошибок или их исправления; основные предположения теории кодирования; границы кодирования; способы оценки вероятности ошибки; модели каналов связи; моделирование или проверка кодов
Счетно-декодирующее устройство
Номер патента: 134488
Опубликовано: 01.01.1960
Автор: Меньшиков
МПК: H03M 13/00
Метки: счетно-декодирующее
...посылаются не потенциальные, а токовые сигналы, Для преобразования на выходах дешифратора тока в потенциал применены транзисторные, усилители.1-1 а чертеже показана схема получения функции хх,хз (считаем, что состоянию л - -1 соответствует положение, когда левый триод к-го триггера открыт). Эта схема, выдает нулевой потенциал при наличии комбинации х=.т,=хз=1 и отрицательный ( - Е) в остальных случаях,Диоды 1, 2, 3 образуют схему ИЛИ, описываемую выражением х,+ъ+х Транзистор 4 выполняет функцию отрицания, переводя х+хе+ха в х+х 2хз= АзхзЛ 34488редмет изобретения Счетно-декодирующее устройство, состоящее из двоичного счетчи ка на электронных лампах и диодного дешифратора, выходы которого подключены к усилителям на полупроводниковых...
Счетно-декодирующее устройство
Номер патента: 145802
Опубликовано: 01.01.1962
Автор: Меньшиков
МПК: H03M 13/00
Метки: счетно-декодирующее
...к усилителям на транзисторах, включенных по схеме с общей базой, коллекторы которых служат входами диодного дешифратора.На чертеже показана принципиальная схема предлагаемого устройства.В описываемом устройстве токовые сигналы с катодов ламп 1 счетчика посылаются на транзисторы 2, включенные по схеме с общей базой и преобразующие сигналы в потенциальную форму. Входы диод- ного дешифратора подключены к коллекторам транзисторов 2. Выходные сигналы дешифратора имеют потенциальную форму, Выдача единичных сигналов с выходов 3 дешифратора производится отрицательным уровнем напряжения. Число транзисторов в устройстве благодаря описанному выполнению схемы сокращается до 2 п, где п - число разрядов счетчика.145802Описываемое устройство...
Способ повышения точности кодирующих устройств
Номер патента: 147106
Опубликовано: 01.01.1962
Автор: Персий
МПК: H03M 13/00
Метки: кодирующих, повышения, точности, устройств
...б из блока памяти 5 и интерполирующего устройства 9 вводится значение кода, полученного в первом цикле кодирования. В результате этого в вычитаюшем устройстве б получаем скорректированный код, который вводится в устройство 10 выдачи кода. Управление системой кодирования осуществляется блоком управления 11.Предлагаемый способ благодаря значительному уменьшению ошибки кодирования найдет широкое применение в различных устройствах. изготовляемых на предприятиях радиоэлектронной промышленности.Предмет изобретенияСпособ повышения точности кодирующих устройств, о т л и ч а ющ и й с я тем, что, с целью устранения ошибок кодирования, производят коррекцию результата кодирования на величину, определяемую линейной интерполяцией результатов...
Дешифратор параллельного биполярного двоичного кода для систем телемеханики
Номер патента: 186769
Опубликовано: 01.01.1966
Авторы: Гуглин, Евтушенко, Привалов, Толкачев
МПК: H03M 13/00
Метки: биполярного, двоичного, дешифратор, кода, параллельного, систем, телемеханики
...Тр, узел 1 контроля приема кода и цепей записи, узел 2 считывания дешифратора.Пары транзисторов Ть Тв - Та. - т, Тъ, служащих для приема одного разряда кода, образуют последовательную цепь и соединены с первичной обмоткой контрольного трансформатора Тр,. Эта цепь подсоединена к источнику питания постоянного тока. Вторичная обмотка контрольного трансформатора тока Тр, подсоединена к входу узла 1 контроля приема кода и цепей записи дешифратора, а обмотка считывания дешифратора - к узлу 2 считывания.При приеме кода открываются транзисторные ключи каждого разряда и создают последовательную цепь. В результате этого одновременно с записью в соответствующие феррито вые элементы памяти дешифратора проходитток через первичную обмотку...
Устройство для фазовой коррекции илпульсных сигналов с дискретным управлением
Номер патента: 198387
Опубликовано: 01.01.1967
Авторы: Ленинградский, Файнберг
МПК: H03M 13/00
Метки: дискретным, илпульсных, коррекции, сигналов, управлением, фазовой
...осуществляющии накопление ошибки определенного знака. 5 Устройстпульсныхнием, содерлов, опорньтор и дели0 что, с цель Известные устройства для фазовой коррекции с дискретным управлением осуществляют подстройку фазы путем добавления и вычитания импульсов, поступающих на делитель частоты. Время фазирования в таких устройствах зависит от величины рассогласования и значительно увеличивается при больших ошибках, вызванных скачками фазы, например, при перестройке приемного устройства.В предлагаемом устройстве выход схемы формирования сигналов подключен к входам блоков фазирования и логического управления, а через схему И - к входу фазового детектора. Другой вход блока логического управления подсоединен к выходу делителя частоты, а...
Устройство для контроля дешифратора
Номер патента: 206639
Опубликовано: 01.01.1968
Авторы: Власова, Центральный
МПК: H03M 13/00
Метки: дешифратора
...выполняющие логические функции И; схемы 10 и 11, выполняющие логические функции ИЛИ, и счетчик 12.Сигнал контроля дешифратора заносит 1 в распределитель 1. Импульсы стабилизированной частоты от генератора 2 сдвигают ранее занесенную 1 по разрядам распределителя, при этом все его шины возбуждаются последовательно.Каждая шина распределителя соединена сосхемами совпадения, соответствующими шинам дешифратора 3, Выходы всех схем совпадения объединены. Сигналы с выхода схем 4 - б, выполняющих логические функции И - .ИЛИ, поступают на схемы И 7 - 9 и на5 схему ИЛИ 10. С ее выхода сигнал поступает на схему фиксации ошибок, представляющую двухразрядный счетчик 12. В случае, если в группе с одним контрольным кодом выбралось больше одной шины, в...
Устройство для кодирования и воспроизведения карт потенциальных полей
Номер патента: 208345
Опубликовано: 01.01.1968
Авторы: Будн, Капшук, Киевский, Петренко, Сигорский
МПК: H03M 13/00
Метки: воспроизведения, карт, кодирования, полей, потенциальных
...определение знаков ЛХ дешифратором 19 и выдача их в регистр печати 20 для отобракения соответствующего знака на перфоленте перфоратором 21, а также для переноса значения координаты считываемой точки из счетчика 5 координат в регистр печати. Значения координаты пер форируются в течение нескольких тактов, количество и очередность которых определяется счетчиком 22 тактов, также запускаемым импульсом знака ЛХ. Для повышения разрешающей способности устрой 5 10 15 20 25 30 35 40 ства предусматривается остановка барабана 1 путем прекращения подачи импульсов с датчика б на шаговый двигатель 2 с помощью ключа 23, который закрывается триггером 24 при поступлении импульса знака ЛЛ на его нулевой вход, Движение барабана возобновляется после...
Устройство контроля дешифратора
Номер патента: 269597
Опубликовано: 01.01.1970
Авторы: Варламов, Тентно, Чист
МПК: H03M 13/00
Метки: дешифратора
...схему На чертеже изображена схема го устройства. Устройство содержит диодн цепочки 1, число которых равно дов контролируемого дешифрат тельный резистор 2, амплитуднь выходы дешифратора 4, шину 5 тания. Устройство расотает сле щ Если дешифратор исправ о мент времени единичный с лПредмет изобрете устроиства.описываемоУстроиство контроля дешифратора, содержащее диодно-резисторные цепочки, амплитудный селектор и дополнительный резистор, отличающееся тем, что, с целью упрощения схемы, входы дисдно-резисторных цепочек соединены с выходами дешифратор а, а выходы этих цепочек соединены со входом амплитудного селектора и с дополнительным резистором, соединенным также с шиной источника питания,о-резисторные 1числу выхоора, дополний селектор 3,...
326727
Номер патента: 326727
Опубликовано: 01.01.1972
Авторы: Пензенский, Шлыков
МПК: H03M 13/00
Метки: 326727
...входам счетчика импульсов.30 На чертеже представлена функциональная блок-схема устройства,Устройство содержит генератор импульсов 1, делитель частоты 2, линию задержки 3, узел совпадений (клапаны) 4, регистр начального уровня 5, ключи б и счетчик импульсов 7. Выход генератора импульсов подключен к счетному входу счетчика импульсов и ко входу делителя частоты. Выход последнего соединен со входом сброс счетчика импульсов и через линию задержки 3 - с управляющими входами клапанов 4, другие входы которых . подключены к регистру начального уровня 5, а выходы - к единичным входам счетчика импульсов 7,Контролируемую декодирующую сетку 8 подключают к выходам ключей б, количество которых равно числу разрядов сетки и состояние определяется...
332572
Номер патента: 332572
Опубликовано: 01.01.1972
Авторы: Бахтин, Блоштейн, Нечаев, Шоломицкий
МПК: H03M 13/00, H03M 7/22
Метки: 332572
...схемы, 20 то и помехоустойчивость ее выше. Дешифратор, со дах, триггеры упр рьт, отличающийся ния и уменьшения 0 вые выходы тригг трицу на дио рные резистоелью упрощепомехи, нулеия с ложным ержащии м вления и оп тем, что, с напряжения ров управле Изобретение относится к вычислительной технике и предназначено для использования в устройствах коммутации, распределительных устройствах и т. п.Известен дешифратор, содержащий матрицу на диодах, триггеры управления и опорные резисторы.Целью изобретения является упроп;ение дешифратора и уменьшение напряжения помехи.Поставленная цель достигается тем, что в предложенном дешифраторе нулевые выходы триггеров управления с ложным кодом для данного коммутируюш,его блока через диоды соединены...
399156
Номер патента: 399156
Опубликовано: 01.01.1973
Авторы: Бертиль, Иностранць, Рольф
МПК: H03M 13/00
Метки: 399156
...25 Зо 35 40 3рез сопротивление гЗ, контакт реле СР, контакт реле ЯЯ 2, элемент 212, диод ДС 12, контакт реле 1%1, контакт реле СЯ и О.Если, однако, диод неисправен, например диод ДС 11 имеет слишком высокий обратный ток, то произойдет следующее. При включении реле КИ ток проходит от Е 1 через резистор 1, контакт реле КИ, диод ДС 11, включенный в обратном направлеяии, элемент 211, резистор РИ, диод Д 1, резистор т 4, подключенный параллельно к базе-эмиттеру транзистора Т 1, к Е 2. Транзистор Т 1 открывается и шунтирует транзистор Т 2.Входное напряжение на логическом элементе пнверторе Л 1 возрастает, а напряжение на выходе падает. 1 хогда транзистор Т 4 заперг, входные напряжения на входах логического элементы инвертора НЕ И Л 2 будут...
Всесоюзна л i
Номер патента: 362460
Опубликовано: 01.01.1973
Автор: Авторы
МПК: H03M 13/00
Метки: всесоюзна
...ступеней (четыре 10 уровня). Начало участка соотвестсвует числу2 - 2, а конец - числу 2+1, Процесс счета до четырех повторяется до перехода к контролю следующего разряда.В предлагаемом устройстве резисторы конт ролируемой сетки подключаются к различнымполюсам источника 7 опорного напряжения при контроле г-го разряда (1 - плюс); О - минус, земля).20362460 Л = - =10 лв,Е 10 О 2" 1024 где и=10 Составитель В. КлюкинТекред Т, Курилко Корректоры: Л. Царьковаи Е Тазалаева Редактор Т. Морозова Заказ 316/13 Изд Мо 130 Тираж 404 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раугпская наб., д. 4/5 Типография, пр. Сапунова, 2 На выходе контролируемой сетки появляется периодический сигнал,...
Импульсный дешифратор
Номер патента: 365044
Опубликовано: 01.01.1973
МПК: H03M 13/00
Метки: дешифратор, импульсный
...считывания подключена к обмоткам считывания всех магнит пых сердечников, включая и дополнительный. Составитель А. Тулико Техред Л. Богдано орректорьн Е. Сапунова и Л. Бадыламальдма дакт Заказ 319/18 Изд. М 96ЦНИИПИ Комитета по делам изобретенийМосква, )К, Рауш ипографии, пр. Сапунова, 2 во всех выходных шинах 3, кроме избранной шины, наводится э,д.с направленная встречно полупроводниковым диодам 8. При перемагничивании тактового рабочего сердечника 5 в выходной обмотке 4 наводится э.д.с., направленная противоположно наводимым э,д.с. в выходных шинах 3, управляемых сердечниками б. Импульс, наводимый в выходной обмотке 4 тактового рабочего сердечника 5, проходит через ключ 7 по избранной шине, соответствующей выходному коду через...
Всесоюзная
Номер патента: 373874
Опубликовано: 01.01.1973
Автор: Ликиардопуло
МПК: H03M 13/00
Метки: всесоюзная
...3 поступает на дополнительный триггер б, который изменяет свое положение столько раз, сколько содержится положительных полупериодов в отрезке синусоиды (Ус на графике д - порот срабатывания триггера 5), а также на инвертор б, который изменяет полярность синусоидального напряжения (график е).В качестве инвертора может быть использован обычный усилительный каскад,Инвертированное синусоидальное напряжение подается на первый триггер 7 счетчика 8, который также, как и триггер 5, срабатывает от положительных полупериодов (Ус на графике е - порог срабатывания триггера 7).Импульсы с выхода триггеров 5 (график ) и 7 (график Ь) подаются на схему несовпаде. ния 9. В зависимости от положений триггеров 5 и 7 образуются импульсы на выходе схемы...
Декодирующее устройство
Номер патента: 377781
Опубликовано: 01.01.1973
Авторы: Скворцов, Филиппов, Хлобыстов
МПК: G06F 11/08, H03M 13/00
Метки: декодирующее
...Если в принятой кодовой комбинации проверка на четность не выполняется и одновременно зафиксирован только один неуверенно принятый двоичный знак, то он инвертируется на противоположное значение. Если в принятой кодовой комбинации проверка на четность не выполняется и одновременно зафиксировано нечетное число, неуверенно принятых двоичных наков, то эти знаки инвертируются на противоположное значение. Во всех других случаях инвертирование двоичных знаков не происходит.Таким образом происходит исправление или части одиночных или части нечетных наиболее вероятных ошибок.На чертеже приведена блок-схема предлагаемого устройства. На блок-схеме приняты следующие обозначения:1 - выход дискретного канала связи;2 - приемник двоичных сигналов;3...
Устройство для контроля дешифратора
Номер патента: 432503
Опубликовано: 15.06.1974
Автор: Каль
МПК: H03M 13/00
Метки: дешифратора
...с разделительными диодами 3; прц этом дешифратор 1 ц диоды 3 образуют одно плечо 5 :остовой схемы, в остальные плечи которойвключены три резистора 4, 5, 6, Выходные электроды разделцтельцых диодов 3 обьединены и соединены с измерительной дца;оцалью моста, включающей мостовую выпрями тельную схему 7 ц усилитель 8, с выхода которого снимается сигнал 9, В другую дцагональ моста включен источник питания дешифратора 10.Устройство работает следующим образом.15 Если дешифратор 1 исправен, то в любоймо:ент времени на одном из его выходов присутствует сигнал 1, разбаланс четырехплечего моста отсутствует и сигнал 9 на выходе усилителя 8 равен О.20 Прц одновременном возбуждении двух выходных шцн дешцфратора 1 наступает разбаланс моста. По его...
Устройство для контроля дешифраторов
Номер патента: 450175
Опубликовано: 15.11.1974
Авторы: Кожевников, Летуновский
МПК: G06F 11/30, H03M 13/00
Метки: дешифраторов
...следующим образом.При правильной работе дешифратора 1 ввозбужденном состоянии находится только 15 один выход, при этом транзистор 4 и тиристор8 соответствующей ячейки открыты и на ее выходе существует истинный сигнал.Согласно принципу работы дешифраторапри возбуждении следующего выхода сигнал 20 с прерыдущего, ранее возбужденного, выходаснимается и транзисторы соответствующих ячеек принимают состояния согласно выходам дешифратора. В момент выключения транзистора предыдущей ячейки на обмотках 6 и 7 25 появляются импульсы, один из которых вклю.чает тиристор 8 следующей ячейки и на ее выход подается истинный сигнал, а другой импульс поступает на ячейку 3 и при совпадении его с синхроимпульсом на выходной об450175 Вид Составитель С....
Устройство контроля декодирующих сеток
Номер патента: 468372
Опубликовано: 25.04.1975
Авторы: Кастеров, Шлыков, Шляндин
МПК: H03M 13/00
Метки: декодирующих, сеток
...с од ним входом измерительнвход которого соединенрующей сетки, причем вхного напряжения соединетретьей клеммами черекНа чертеже приведена Устроиство для контроля декодируюших сеток содержит источник опорного напряже ния 1, коммутирующий блок 2, дополнител 1 ный источник опорного напряжения 3, пере ключатель 4 и измерительный блок 5,Источник 1 вырабатывает постоянное стабилизированное напряжение, используемое для питания элементарного делителя, состоящего из двух плеч, образуемого путем соответствующих переключений в коммутирующем блоке 2. Дополнительный источник опорного напряжения 3 вырабатывает напряжение, равное половине напряжения, питающего элементарный делитель. Это напряжение через переключатель 4 используется для задания уровня,...
Устройство для имитации случайных искажений двоичных сигналов
Номер патента: 492040
Опубликовано: 15.11.1975
Авторы: Булдыгин, Гладилин, Копяткевич, Кувшиновский, Марченко
МПК: H03M 13/00, H04L 12/26
Метки: двоичных, имитации, искажений, сигналов, случайных
...смещение временного положения фронтов по заданному вероятностному закону, причем 20 шаг дискретизации величины искажений цаего выходе определяется частотой следования импульсов, поступающих от делителя 3. С выхода формирователя сигнал поступает ца входы схем И 7, вызывая срабатывание 25 только одной из них, поскольку в регистресдвига 6 циркулирует только одна единица.Прц этом в соответствующий разряд регистра задержки 8 записывается единица, которая после продвижения по регистру задержки оп рокцдывает выходной триггер 9 и формирует,1(.35, 1 а а)сиа 5 наб. Поди,:с)н и ни с тр онд. 1)о Тинографня, пр анунона, 2 фронт двоичного сигнала на выходе устфойства. Поскольку циркуляция единицы в фегистфе сдвига осуществляется под действием...
Устройство для контроля числа ошибок в каналах передачи дискретной информации
Номер патента: 507948
Опубликовано: 25.03.1976
МПК: H03M 13/00, H04L 1/12
Метки: дискретной, информации, каналах, ошибок, передачи, числа
...И 16, ыход схемыИ 17. Ге- же действием переходной помехи от соседсоединен с входом первой схемыо иодклю- ф них каналов, имеющей аддитивный характер,нератор 18 квантуюших импульсов иодклюИ, Вы- Поэтому импульсы с цепей измерения объедичен к входам первой и второй схем, ывыхо а кото ойходы схем И подключены раздельно кз ельно к узлам няются схемой ИЛИ 15, с выхода которосилителя 10 сУммаРный импУльсный сигнал постУпает наиндикации 19 и 20. Выход усилителякой регулиров- схему И 17. На второй вход схемы поступодключен к узлу автоматическо регулирпает от генератора 18 импульсная последо 21 содержащему "инеиныи де е ьность типа меандртектор 22, фильтР чизкой рой аналогична скорости полезного сигнала.низкой частоты 23 иузел управления 24,...
Устройство для контроля двоичных кодов по модулю три
Номер патента: 541175
Опубликовано: 30.12.1976
Авторы: Белякова, Камынин, Матвиенко, Савинов
МПК: H03M 13/00
Метки: двоичных, кодов, модулю, три
...на элементах ИЛИ 5, триггерах б, элементе И 7 и элементе 8 задержки.Работает устройство следующим образом.0 Значения соседних четного н нечетногоразрядов контролируемого кода подаются по шинам 1. Единичные значения нечетного разряда (при нулевом значении соседнего четного разряда), соответствующие остатку 5 01, и единичные значения четного разряда(при нулевом значении соседнего нечетного разряда), соответствующие остатку 10, проходят на входы счетчика 4 через открытые элементы И 3, поскольку на выходе эле- О мента И - НЕ 2 в указанных случаях присутствует единичный сигнал.Появление единичных сигналов одновременно на обеих шинах 1 соответствует остатку 00, при этом на выходе элемента И - НЕ 5 2 оказывается нулевой сигнал,...
Устройство защиты от ошибок
Номер патента: 543175
Опубликовано: 15.01.1977
Авторы: Гулевский, Махорин, Потапченко
МПК: H03M 13/00, H04L 1/16
...кодирования 3 через дискретный канал 23 и второе устройство защиты от ошибок 24 соединен с блоком декодирования 6.Устройство работает следующим образом.После фазирования устройства сигналы с двух выходов блока управления 1 устанавливают в формирователе 8 и анализаторе 9 номера, соответствующие первым номерам передаваемых и принимаемых комбинаций, а по сигналам с третьего выхода блока управления 1 передаваемые данные через блок ввода 2 поступают на входы накопителя 4 и блока кодирования 3, на которые поступают также номера комбинаций с выхода формирователя 8, Затем производится передача сигнала запроса, также поступающий с выхода счетчика 10 через элемент И 12 и элемент ИЛИ 11 на вход блока кодирования 3. С выхода последнего сигналы...
Дешифратор
Номер патента: 587625
Опубликовано: 05.01.1978
Автор: Белов
МПК: H03M 13/00, H03M 7/22
Метки: дешифратор
...схема предложенного устройства. Дешифратор содержит три магнитных сердечника 1, на которые намотаны аодные обмотки 2 и выходныеобмотки, образУющие шины 3, диоды 4, стробирующиетрансформаторы 5, усилители 6 и элементы ИЛИ 7.Рабочая точка диодов 4 смещена источником опорного напряжения.Выходные шины 3 разбиты на две группы. В первую группу входят шины, соответствующие кодам 000, 011; 101, 110, Во вторую группу входят шины соответствующие кодам 001, .010, 100,111. Минимальное кодовое расстояние между кодами одной группы равно двум.В некотором состоянии на входах дешифратора имульсы отсутствуют При поступлении импульсов на входные обмотки 2 от формирователей прямого и инверсного сигналов в момент совпадения на одном иэ выходов...
Кодирующее устройство
Номер патента: 629638
Опубликовано: 25.10.1978
МПК: H03M 13/00
Метки: кодирующее
...информацииветствующим функционвыходы запоминающегиены с коллекторамиприбора.На чертеже схематически изображено устройство.Первый выход генератора развертки 1 подключен к вертикально отклоняющей пластине 2 электронно-лучевого прибора 3 типа Политрон. Второй выход генератора 1 подключен к горизонтально отклоняющей пластине 4. Выходы источника информации 5 соединены с функциональными пластинами 6, а входы запоминающего устройства 7 соединены с коллекторами 8 электронно-лучевого прибора.С первого выхода генератора развертки 1 импульсы развертки подаются на вертикально отклоняющие пластины 2, со второго выхода - на горизонтально отклоняющие плас. тины 4 прибора 3 типа Политрон. Электронный луч, сформированный прожектором,...
Устройство кодирования
Номер патента: 632083
Опубликовано: 05.11.1978
Авторы: Аввакумова, Кушнир, Трухин
МПК: H03M 13/00
Метки: кодирования
...с синхронизирующим входом устройства, первый вход первого элемента И и второй вход второго элемента И соединены с выходом инвертора, инверсный выход первого триггера соединен с первым входом третьего элемента И, выход которого соединен со вторым входом элемента ИЛИ.На чертеже приведена структурная электрическая схема устройства.На второй вход элемента И 1 подается входной сигнал, на первый вход элемента И 1 и второй вход элемента И 2 через инвертор 3 - синхронизирующий сигнал, выход элемента И 1 соединен со счетным входом триг632083 Формула изобретения Составитель Ю,Богданова Редактор Б.Федотов Техред М,Борисова КорректоР Л.ВасилинаЗаказ 6366/57 Тираж 1044 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам...
Устройство контроля аналого-цифрового преобразователя сигналов изображения
Номер патента: 748902
Опубликовано: 15.07.1980
Авторы: Корсунский, Страшинская
МПК: H03M 13/00, H04N 17/00
Метки: аналого-цифрового, изображения, преобразователя, сигналов
...управляющего регистром 9 сдвига путем снижения частоты строчных синхроимпульсов, посту.пающих с выхода генератора 5 строчныхсинхроимпуЛьсов.Для более наглядного сравнениярезльной и номинальной характеристикквантования, а также для точного и 45оперативного измерения параметровпогрешности проверяемого аналого-цифрового преобразователя на экране видеоконтрольного блока 17 формируетсяпоследовательность вертикально расположенных меток, положение которыхсоответствует моментам переключенияразрядов преббразователя для номинальной характеристики квантования.Вертикальные метки формируются генератором 18 эталонных меток, запусккоторого осуществляется от генератора5 строчных синхроимпульсов, Ширинаметок определяется длительностью импульсов на...
Многоканальный декодер
Номер патента: 799156
Опубликовано: 23.01.1981
МПК: H03M 13/00
Метки: декодер, многоканальный
...ОЗУ 8. Число каналов, которое может обработать декодирующий блок 5 за вермя между двумя импуль" сами записи, составляетт г,п.1 где Р - емкость канального ОЗУ,Г - тактовая частота при декодировании,Дешифратор 6 настроен так, чтоимпульс записи Формируется в моментпоступления со счетчика 2 нулевогоадреса. Таким образом, запись производится в ячейку канальных ОЗУ 8,имеющую адрес, определяемый коммутатором 9 адресов записи. По заднемуФронту импульса записи производитсяпереключение коммутатора 9. При де-кодировании адреса ячеек канальныхОЗУ 8 определяются как сумма адресовкоммутатора 9 и счетчика 2. В течение цикла декодирования адрес коммутатора 9 не меняется, он определяет ячейку ОЗУ, с которой начинается считывание, что необходимо...
Устройство для приема дискретной информации, закодированной корректирующим кодом
Номер патента: 1172022
Опубликовано: 07.08.1985
Авторы: Белов, Карпов, Пылькин
МПК: H03M 13/00
Метки: дискретной, закодированной, информации, кодом, корректирующим, приема
...комбинаций К, числа смежных искаженных кодовых 50 55 Если кодовая комбинация принятаправильно или с исправляемой ошибкой хотя бы один раз из трех,то она переписывается в .выходной накопитель 4 непосредственно с сумматора 9 по модулю два или с блока 6памяти,25В случае приема с ошибкой и невозможности исправления все трираза блок 3 управления формируетсигналы, в соответствии с которымидекодирующий блок 2 и селектор 8 приводятся в исходное состояние, а элементы этой комбинации с выходовблоков 5 и 6 памяти и сумматора 9по модулю два поступают в блок 7мажоритарного сложения. Последнийпутем поэлементного мажоритарногосложения формирует новые элементы комбинации, которые повторно выдаются через элемент ИЛИ 10 в накопитель 1 и декодирующий блок...
Устройство контроля дешифраторов
Номер патента: 1213546
Опубликовано: 23.02.1986
Автор: Чистяков
МПК: H03M 13/00
Метки: дешифраторов
...первые выводы которых объединены, авторые соединены с катодами соот ветствующих Н диодов, аноды которыхявляются входами устройстваи дополнительный резистор, о т л и ч а ю -щ е е с я тем, что, с целью повышения надежности в работе, ь неговведены Н дополнительных диодов,Формирователь импульсов и трехобмоточный трансформатор, первый выводпервой входной обмотки которого соединен с первыми выводами резисторов, 35а второй вывод объединен с первымвыводом второй входной обмотки трансформатора и соединен с отрицательной шиной источника питания, второй вывод второй входной обмотки 40трансформатора через дополнительный резистор соединен с выходомформирователя импульсов, аноды дополнительных диодов соединены ссоответствующими входами...
Устройство для синхронного накопления кодовых комбинаций двоичных сигналов
Номер патента: 1256211
Опубликовано: 07.09.1986
Автор: Каминский
МПК: H03M 13/00
Метки: двоичных, кодовых, комбинаций, накопления, сигналов, синхронного
...тех пор, пока вновь не по ступит сигнал "Ошибка"; указывающий ,на начало новой пачки ошибок.При поступлении повторной передачи первый триггер 7 устанавливается в единичное состояние, в результате чего входной клапан 2 закрывается, а выходной клапан 5 открывается. В результате накопительная матрица устанавливается в режим регенерации информации. Режим регенерации существу 40 ет до тех пор, пока не появится сигнал "Ошибка" на первом выходе накопительной матрицы 3, который производит запрет перезаписи информации на выходном клапане 5 и разрешение записи через входной клапан 2 (путем запрета единиц на первом клапане 6). Кроме того, произВодится запуск в единичное состояние второго триггера 9, устанавливая режим записи из канала до тех пор,...