G11C 7/20 — схемы запуска ячейки памяти, например при увеличении или уменьшении подводимой мощности, очистке памяти, латентном изображении памяти
Запоминающее устройство
Номер патента: 490177
Опубликовано: 30.10.1975
Авторы: Зайцева, Каминский, Кушелев, Симонов
МПК: G11C 7/20
Метки: запоминающее
...ток Ун. Послеокончания импульса Ь, в числовой цепи накопителя продолжал бы протекать ток, вызываемый рассасываннем неоновых носителей в базе. Но в момент окончания импульса 1l 10 на вход координатного ключа 7 поступаст импульс У из блока 9 управления этими ключамн и открывает его, В результате открывания координатного ключа 7 к базам формирователей адресных токов оказывается при ложенным напряжение отрицательной обратной связи, это напряжение создается прн прохождении тока Учерез числовую шину накопителя 5 и формирователь 3 адресного тока, под действием которого происходит 20 быстрое рассасыванне накопленного заряда вбазе и, следовательно, быстрос включение формирователя 4.Для ускорения выключения формирователя3 адресного тока на...
Запоминающее устройство
Номер патента: 621022
Опубликовано: 25.08.1978
Авторы: Иванов, Косов, Монахов, Савельев
МПК: G11C 11/00, G11C 7/00, G11C 7/02 ...
Метки: запоминающее
...входами третьего,пятого и четвертого элементов И, вторыевходы которых через элементы ИЛИ, атретьи - непосредственно соединены с выходами блока задержки, выход пятого алемента И соединен с одним из входов формирователя, выхоц которого соединен через дополнительные согласующие элементы с входами накопителя,На чертеже дана структурная схемаописываемого устройства.10Устройство содержит ключи 1 записисчитывания, согласующие элементы 2, управляющие ключи 3, накопитель 4, триэлемента ИЛИ 5-7, бпок 8 задержки, трнггеры 9, 10, пять элементов И 11-15,дополнительные согласующие элементы16, формирователь 17.В режиме записи с триггера 9 и блока 8 задержки поступает такой сигнвп уп равлення на алементы И 15 и ИЛИ 7,что элементы 16 оказываются...
Устройство для стабилизации тока выборки магнитных накопителей
Номер патента: 894790
Опубликовано: 30.12.1981
Авторы: Арасланов, Безобразов, Цимерман
МПК: G11C 7/20
Метки: выборки, магнитных, накопителей, стабилизации
...и ключа 2соединены с управляющим входом устройства 8. 2 оВторой вход источника 1 тока подключенк шине питания устройства. Вход ключа 3 соединен с выходом источника 4 тока и черезнакопительный элемент 5 - со вторым входомключа 2. Выход ключа 3 соединен с шиной 25нулевого потенциала, а управляющий вход -с выходом элемента НЕ 4, вход которогоподключен к управляющему входу устройства 8. Второй вход ключа 2 через лоследовательно соединенные разделительный 7 и токо- зозадающий 6 элементы пожлючен к шине питания.Устройство работает следующим образом,В исходном состоянии источник 1 токаи первый ключ 2 закрыты, а ключ 3 открыт,тогда накопительный элемент 5 заряжен черезтокоэадающий 6 и разделительный 7 элементы ивторой ключ 3 до напряжения...
Устройство для считывания информации из матричного накопителя
Номер патента: 938315
Опубликовано: 23.06.1982
Авторы: Глушков, Жемейцев, Милошевский
МПК: G11C 7/20
Метки: информации, матричного, накопителя, считывания
...цо О, а потенциал стоковзаряжающих транзисторов повышаютсядо +Е,Анализ работы устройства показывает,что время выборки информации ( от мо 3 9383 15ние к ЗУ, что приводит к опрецеленнымпогерям мощности, затрачиваемой на переэаряд емкостей строк в каждом циклеобращения. Кроме того, по окончаниисчитывания информации перед тем, какосуществить новое обращение к ЗУ, ненеобходимо повысить потенциал стоковвсех информационных транзисторов, чтоосуществляется через открываемые цляэтого информационные транзисторы. Мак йсимальное время, необходимое для подэаряда стоков информационных транзисторов, имеет место в случае, когда в столбце находится лишь один транзистор, Размеры информационных транзисторов ограничены по известным причинам. Поэтомудля...
Адресный формирователь
Номер патента: 955192
Опубликовано: 30.08.1982
МПК: G11C 7/20
Метки: адресный, формирователь
...транзисторов объединены и образуют первый управлякщий вход адресного формирователя ф 1. Элемент разряда содержит транзисторы заряда 9, разряда 10, включения 11 и сброса 12, у которых затвор тран: зистора разряда соединен с истоком транзистора включения и стоком транзистора сброса. Сток. транзистора разряда соединен с истоком транзистора заряда и а истоками переключающих и управляющих транзисторов переключающего элемента, Стоки транзисторов включения и заряда соединены с источником питания. Истоки транзисторов разряда и сброса соединены с общей шиной. Затвор транзистора включения соединен с первым управляющим входо адресного формиро,вателя. Затворы транзисторов заряда и сброса соединены с входом элемента предзаряда и образуют второй...
Устройство для стирания информации в блоках памяти на мноп транзисторах
Номер патента: 955194
Опубликовано: 30.08.1982
Авторы: Ваняшев, Мякиньков, Тищенко
МПК: G11C 7/20
Метки: блоках, информации, мноп, памяти, стирания, транзисторах
...объединенын являютсявходом25 запуска устройства,а выход дополнительного адресногоформирователя подключен кдругим выводам резисторов и черезключ - к шине нулевого потенциала.На чертеже представлена структур- .30, ная схема предлагаемого устройства.В его состав входят адресные формирователи 1 импульсов стирания, на- копитель 2, дешифратор 3 адреса, дополнительный адресный формирователь 4 нагрузочные элементы на резисторах 5 и ключ б, 5Устройство работает следующим образом.В режиме выборочного стирания ключ б открыт и нагрузочные резисторы 5 подключены к нулевой шине. В режиме 10 общего стирания информации внешний сигнал запуска поступает на шину 7, .объединяющий входы дополнительного ацресного формирователя 4 и ключа б, который при...
Устройство импульсного питания для блока постоянной памяти
Номер патента: 1437912
Опубликовано: 15.11.1988
Авторы: Антонин, Бабкин, Натензон, Станислав, Ярослав
МПК: G11C 7/20
Метки: блока, импульсного, памяти, питания, постоянной
...содержит эмиттерные повторители на транзисторах 23 и 24, диоды25 и 26, конденсатор 27 и резисторы28 и 29.На фиг.1-3 приняты следующие обозначения для сигналов: И, - напряже 45ние на конденсаторе 2;ИМОУ - сигнало готовности питания для блока 5;СЕк - сигнал запроса от процессора,напряжение питания дпя блока 5.Устройство работает следующимобразом.Напряжение с источника постоянногопитания подается через ограничитель551 тока на разряженный конденсатор 2.Цепь между блоками 3 и 5 при этомразомкнута, т.е. ключ 4, управляющий замыканием цепи между блоками 3 и 5, разомкнут, В результате происходит заряд конденсатора 2 до напряжения И(см.фиг,4), при котором срабатывает ключ 4, замыкающий цепь между блоками 3 и 5. Тем самым подается питание...
Устройство формирования импульсного питания
Номер патента: 1594598
Опубликовано: 23.09.1990
Автор: Романов
МПК: G11C 7/20
Метки: импульсного, питания, формирования
...этомвторичная обмотка трансформатора 5является источником дополнительногонапряжения, включаемого последовательно" с.источником.З.-Остоянного-няпр 5 Р35кения, причем дополнительная энергия,поступает в нагрузку от того же истосника 3 через дополнительный ключ 4 и1первичную обмотку трансформатора 5(оэффициент трансформации трансформа;.тора 5 подбирается таким образом,чтобы источник дополнительного напряжения компенсировал падение напряжения на ключах 1. Транзистор 10, подключенный между нагрузкой 2 и источником 3, ограничивает увеличение импульса напряжения на нагрузке 2 приуменьшении тока нагрузки. Это увелиачение происходит за счет уменьшенияпадения напряжения на ключе 1 напряжения. Транзистор 10 включается черезрезистор 11 одновременно с...