Запоминающее устройство с резервированием
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХ 1437917 А 1 ЕСПУБЛИ С 11/0051) 4 ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕПЬСТВУ ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПОДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Авторское свидетельство СССР У 951406, кл. С 11 С 29/00, 1980.Авторское свидетельство СССР У 1188784, кл. С 11 С 11/00, 1985. (54) ЗАПОМИНАКЩЕЕ УСТРОЙСТВО С РЕЗЕРВИРОВАНИЕМ(5) Изобретение относится к запоми нающим устройствам, в которых для повышения надежности используется мажоритарное резервирование на уровне микросхем памяти. Целью изобретения является увеличение инфбрмационной емкости устройства. Устройство содержит накопитель, адресные входы которого соединены с выходами счетчика-регистра, информационные входы которого подключены к выходам умножителя на три, входы которого являютсяадресными входами устройства, контрольный регистр, формирователь сигнала ошибки, элементы задержки ИЛИ,И. Достижение цели изобретения обеспечивается умножением на три адресаобращения к накопителю с последующимчтением идентичной информации из каждой трети накопителя путем инкрементирования счетчика-регистра. Еслив результате чтения из двух частейнакопителя получены одинаковые данные, то они передаются на выход устройства, в противном случае осуществляется чтение из третьей части нако- Япителя и истинные данные определяютсямажоритарным методом. Накопитель вустройстве используется полностью вотличие от устройства-прототипа, использующего только 3/4 полярной емкости, 1 ил, Изобретение относи;ся к запоминающим устройствам, в которых дггя повышения надежности используется мажоритарное резервирование на уровне микросхем памяти.Целью изобретения является уве учение информационной е;:кости устрсй ства,На чертеже изображена структурнаясхема предлага мсгс в,псминаюш"-.гсустройства,Запоминающее стрсйс".зс с резе:,-.вировфнием ссдегс,.-, Иа.сгп,ель 1 синформационной екпс-,ст.ьв .с т.:: разапревьш 1 яющей требуе:ю для реьге:клзадач системы. счетчик"-регистр 2контрольный регистр 3, Формирова" е.;ь=4 сигнала ошибки сумматор 5 первььй6 и второй 7 элем ,.ть 1 Ц. "- - ;,ен гИ 8, первый 9, второйЭре:ийЧЕТВЕрТЫй 12, Пя гьгй 1 ЭС;ЕЬтЬ 1 За.держки, умножительус;с; й.твсимеет адресные вхсдь 1 5 ипфсрмацис.ные выхсдь 18, вход,7 сбррг: -явыход 18 сигнала Р-"г. ше.-:; .=ния, выход 19 сигнала "Оыб,:., вь:ходы 20 сигналов Зеи;п,ввнь.з раз"ряды",Формирсв".тель сигнала сшибки содержит группу инверторов 21, первый22 элемент И, элемент И."И 2., инвертор 24, второй 25 эгемен,. И, шестой26 элемент задержки,. Триггер 27 сэдьмой 28 элемент задержи Блски 5 1.представляют собой учножи.егць 2 с натри. Устройство работает слер-гтщим образом.В накопитель 1,. состоящий из БИС оперативной или постоянной памяти,.количество адресов в ксторс:,: в ри рЯЗЯ ПрЕВЬЬШЯЕТ НЕСбксднОЕ дпя. рабогвычислительногс устройс-ва,. .юбым способом записана информация, причем в каждых трех соседних адресах начь"- ная с адреса, кратного трем ьпформа- ЦИЯ ОДИНЯКОВЯ га;л .",ЕСВЫЕ ВХСЫ устройства поступает а,трес сбг-"щеня КОТОРЫЙ УВегИЧИВЯЕГ ВДОЗС . П=:В СВза, например, ,гутем дз".гаодин разряд:з сторону ст-.ршегс вазр.-; пает на зторсй вход су.гматор 5: Таким образом, на выходе сулиатора 5получается адрес, в тр. раза превышающий адрес обрсщгпения, Зтот -.д,.:;:,.сохраняется до записи его . - счеч:.:-;г реистр 2. Запрос, поданный на вход17 устройства, стробирует блоки 2,3, 4 и через пятый элемент 13 эадержки подается на вход установки регистра счетчика-регистра 2, разрешая ему прием адреса, и через второй 7 элемент ИПИ и третий 11 элемент задержки поступает на вход выборки накопителя " Прои"водится считывание ранее записаннгй информации по адресу, соответствующему поданному на адресныз входы накопителя 1 коду адреса ст счегчнка-регистра 2. Считаннаяинформация записывается в контрольный регистр 3, каждый разряд которого представляет собой, например, двухразрядный счетчик, В зависимости от содержания считанной информации младший разряд каждого двухраэрядного счетчика переключается или не пере ч 1Т 1 яПосле завершения первого цикла считывания из накопителя 1 происходит псзтсрнсе обращение к нему через интервал времени, задаваемый первымлементсм зад ржки. При этом задержанный сигнал запроса с выхода пятого 13 элемента задержки поступает через первый вход первого б элемента 1 ЛИ на вхсд счета счетчика-регистра 2 увеличивая его содержимое на единицу Это обеспечивает переход к адресам второй трети накопителя 1. С выхода первого б элемента ИЛИ сигнал поступает на второй вход второго 7 элемента ИПИ с выхода которого через третий 11 элемент задержки он подается на управляющий вход выборки накопителяПри этом происходит считывание информации из адреса другой трети накопителя 1, в котором ранее была записана та же информация, что и в вы - данном в предыдущем такте адреса. Считанная информация поступает на входы контрольного регистра 3. Далее возможны два варианта Функционирования,1, Информация при первом и втором обращении совпадает. В этом случае г:осле второго обращения на каждом из ь.гадших разрядов двухразрядных счетчиков контрольного регистра 3 устав.,вливается сигнал логическогс "0". Зтот сигнал от всех разрядов контрсл.ного регистра 3 поступает на перв:.ье входы Формирователя 4 сигналаиб.:;.1 даг.:ее через группу инверторов 2, . входы элемента И 22. По исте 1437917чении времени, превышающего время выборки информации из накопителя, навторой вход формирователя 4 сигналаошибки поступает сигнал от второго510 элемента задержки, который вызывает срабатывание элемента И 22. Сигналсовпадения через элемент ИЛИ 23 выдает на выход 18 сигнал "Разрешениесчитывания информации, которая уста Онавливается после второго обращенияна старших разрядах двухразрядныхсчетчиков контрольного регистра 3,соединенных с информационными вь:ходами 16. Поскольку эта информация, проверенная сравнением гри считываниииз двух третей накопителя 1, признается истинной, она может быть использована процессором,11. Информация при первом и втором 20обращении не совпадает в одном илинескольких информационных разрядах,что является признаком неисправностинакопителя 1. При этом после втсрогообращения на выходах младших разрядов соответствующих двухразрядныхсчетчиков контрольного регистра 3 устанавливается логическая "1". Послеподачи сигнала от второго 1 О элемента задержки элемент И 22 не срабаты- Зсвает, а на выходе 18 не появитсясигнал "Разрешение считывания". Напервый вход элемента И 25 через инвертор 24 подается сигнал логическои"1". После подачи на второй вход эле- З 5мента И 25 задержанного на элементе26 задержки сигнала от второго 10 эле 1мента задержки элемент И 25 срабатывает и вызывает переключение триггера 27. В результате этого на выходе 4019 устанавливается сигнал "Ошибка".Этот сигнал подается на первый входэлемента И 8 и разрешает третье об -ращение к накопителю, так как на второй вход элемента И 8 будет подансигнал запроса от входа 17 управления через пятый 13, первый 9 и четвертый 12 элементы задержки. Черезэлемент И 8, первый 6, второй 7 элементы ИЛИ, третий 11 элемент задержки этот сигнал подается на вход выборки накопителя 1. Этот же сигналс выхода первого 6 элемента ИЛИ поступает на третий управляющий входсчетчика-регистра 2, увеличивая егосодержимое на единицу. При этом Формируется адрес ячейки, соответствующий обращению к последней трети накопителя 1. Считанная при третьем обращении информация поступает на входы всех разрядов контрольного регистра 3 и вызывает срабатывание соответствующих двухразрядных счетчиков, в результате чего на их старших разрядах и информационных выходах 16 устройства устанавливается информация, соответствующая истинной по мажо. ритарному принципу, После задержки на время считывания при третьем обращении, определяемой элементом 28 задержки формирователя 4 сигнала ошибки, через элемент ИЛИ 23 на выходе 18 появляется сигнал "Разрешение считывания, По этому сигналу установившаяся на информационных выходах 16 информация может быть использована процессором. Наличие на выходе 19 сигнала Ошибка" после второго обращения обеспечивает оператору информацию о наличии неисправности в одной из третей накопителя 1, а состояние информации на выходах 20 после второго обращения позволяет локализовать ошибку с точностью доразряда,Таким образом, в предлагаемом устройстве в отличие от устройствапроотипа накопитель 1 используется в полной мере.формула изобретенияЗапоминающее устройство с резервированием, содержащее накопитель, выходы которого соединены со счетными входами контрольного регистра, выходЫ первой группы которого являются инФормационными выходами устройства, а вьгходы второй группы - выходами неисправных разрядов устройства и подключены к информационным входам Формирователя сигнала ошибки, первый и второй выходы которого являются соответственно выходами разрешения считывания и ошибки устройства, первый и второй синхровходы формирователя сигнала ошибки соединены соответственно с выходами второго элемента задержки и элемента И, первый и второй входы которого подключены соответственно к второму выходу формирователя сигнала ошибки и к выходу четвертого элемента задержки, вход которого соединен с выходом первого элемента задержки и с первым входом первого .элемента ИЛИ, второй вход и выход которого подключены соответственно1437917 Составитель 0 Техред М.Хода рректор М,Редактор М,Ба Заказ 5900/52 ич ев Тираж 590арственногозобретенийЖ, Ра Подписное ВНИИПИ Госуд комитета СССРпо делам и и открытий3035, Москва ущская наб., д. 4/ Произво Проектна венно-полиграфическое предприятие, г. Ужгоро к выходу элемента И и первому входувторого элемента ИЛИ, второй вход которого соединен с входом первогоэлемента задержки и выходом пятогоэлемента задержки, вход которого подключен к входу сброса контрольногорегистра и формирователя сигнала ошибки и является входом обращения устройства, выход второго элемента ИЛИ 10соединен с входом третьего элементазадержки, выход которого подключен квходу выборки накопителя, о т л ич а ю щ е е с я тем, что, с целью увеличения информационной емкостиустройства, в него введены умножительна три и счетчик-регистр, причем входы умножителя на три являются адресными входами устройства, а выходыумножителя на три соединены с информационными входами счетчика-регистра,выходы которого подключены к адреснымвходам накопителя, а входы сбросаустановки и счета соединены соответственно с входом обращения устройства, выходом пятого элемента задержкии выходом первого эцемента ИЛИ.
СмотретьЗаявка
4233082, 20.04.1987
ПУШКИНСКОЕ ВЫСШЕЕ УЧИЛИЩЕ РАДИОЭЛЕКТРОНИКИ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ
КОРОЛЕВ МИХАИЛ ИВАНОВИЧ, НИКОЛАЕВ ВИКТОР ИВАНОВИЧ, ГОРШКОВ ВИКТОР НИКОЛАЕВИЧ, ТЕРЕХОВ ВЛАДИМИР ГЕОРГИЕВИЧ, ЗАЯЦ АНАТОЛИЙ МОИСЕЕВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее, резервированием
Опубликовано: 15.11.1988
Код ссылки
<a href="https://patents.su/4-1437917-zapominayushhee-ustrojjstvo-s-rezervirovaniem.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с резервированием</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Способ перепрограммирования ячейки памяти на мноп транзисторе
Случайный патент: Устройство для считывания информации с профильного металлического носителя