G11C 14/00 — Цифровые запоминающие устройства, отличающиеся использованием энергозависимых и энергонезависимых ячеек для резервирования в случае отключения электропитания
Устройство для защиты информации в блоке памяти
Номер патента: 526024
Опубликовано: 25.08.1976
Авторы: Кизик, Самойлович, Шек-Иовсепянц
МПК: G11C 14/00
Метки: блоке, защиты, информации, памяти
...(или стабилизированное напряжение питания постоянного тока) и трехфазное напряжение сети питания переменного тока, Стабилизатор напряжения 5 запитывает устройство и дает опорное напряжение на балансный усилитель 3. Триггер 8 автоматически устанавливается в нулевое состояние, соответствующее напряжению запрета на выходе данного устройства, блоком 6 управления. Трехфазное сетевое напряжение преобразуется датчиком 1 сетевого напряжения в напряжение постоянного тока, пропорциональное напряжению се. ти, и поступает на вход балансного усилителя 3 через элемент задержки 2. С установлением до. пустимого напряжения сети напряжение на входе балансного усилителя 3 достигает величины опорного напряжения лишь после окончания всех переходных...
Запоминающее устройство с сохранениеминформации при отключении питания
Номер патента: 807388
Опубликовано: 23.02.1981
Авторы: Алдабаев, Диденко, Загарий, Конарев, Литкевич, Ручинский
МПК: G11C 14/00
Метки: запоминающее, отключении, питания, сохранениеминформации
...интегральных полупроводниковых запоминающих элементах, например КР 188 РУ 2, КМПП-структур, а блок 4 ионисторов может быть составлен из элементов, например, КИ 11 и КИ 1-2.Вход блока 4 подключен через диод б к выходу стабилнзатора тока и через диод 7 - ко входу питания накопителя 1. Один из вых.дов блока 2 соединен со входом стабилиза. тора 3 тока, другие выходы через элементы 8 гальванической развязки подключены ко вхо. дам накопителя 1, которые через резисторы 9 соединены со входом пигания накопителя 1. Устройство работает следующим образом.В штатном режиме напряжение с основного источника питания подается с входа 11 устройства на стабилизатор 3 тока, на блок 2 сопряжения, через первый диод 5 на накопи. тель 1 непосредственно и на...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1275543
Опубликовано: 07.12.1986
Авторы: Курочкин, Николаев, Шабанов
МПК: G11C 11/34, G11C 14/00
Метки: запоминающее, информации, отключении, питания, сохранением
...выходу стабилизатора 3 тока и через третий разделительный элемент 7 и регулятор 15 тока разряда - к входу питания накопите 40 ля 1, который через первый разделительный элемент 5 соединен с шиной 11 питания устройства. Один иэ выходов блока 2 сопряжения соединен с входом стабилизатора 3 тока, другие вы" ходы через элементы 8 гальванической развязки подключены к входам накопи-ф теля 1, которые через нагрузочные элементы 9 соединены с входом питания накопителя 1. Устройство работает следующим образом.В нормальном режиме напряжение с основного источника питания подается по шине 11 на стабилизатор 3 тока, на И блок 2 сопряжения, через первый разделительный элемент 5 - на накопитель 1 и на элементы 8 гальванической 543 гразвязки - через...
Энергонезависимое запоминающее устройство с резервным источником питания
Номер патента: 1381596
Опубликовано: 15.03.1988
Автор: Ашман
МПК: G11C 11/34, G11C 14/00
Метки: запоминающее, источником, питания, резервным, энергонезависимое
...6 до напряжения, близкого к Чг При использовании, например, в качестве микросхем 1 памяти КМОП ОЗУ напряжения источника 2 питания должно быть равным Ч= +5 В+ 1 Оо; минимальное значение этого напряжения равно Ччнн= = 4,5 В. Источник 6 питания должен иметь напряжение Чг, существенно превышающее Ч, в бортовых устройствах в качестве источника 6 может быть использована борт- сеть с напряжением Чг= +27 В.При включенном источнике 2 литания на. пряжение на истоке транзистора 8 устанавливается равным Ч) Ч.р., а на затвореК=Ч + - , Ч. Ъ) Чр чинТак как напряжение между затвором иистоком(3) то транзистор 8 оказывается закрытым, В -этом случае питание микросхем 1 памяти осуществляется от источника 2 питания, а источник 6 служит только для...
Многоканальное буферное запоминающее устройство
Номер патента: 1721631
Опубликовано: 23.03.1992
Авторы: Друз, Рукоданов, Сметанин
МПК: G11C 14/00
Метки: буферное, запоминающее, многоканальное
...от логического значения бита сигналом запроса, поступающим одновременно по входу 28-.При опросе триггера 1-1 на выходе мультиплексора б формируется сигнал, который че рез элемент Н Е 8 запрещает счет импульсовв счетчике 4 и снимает сигнал сброса с нулевого входа распределителя 11, На выходах счетчика 4 устанавливается адрес 1-го передающего канала. Выход триггера 3-1 че рез мультиплексор 7 подключается к информационному входу блока 10 регистров накопления байтов. После снятия сигнала сброса распределитель 11 включается и формирует один цикл распределенных уп равляющих сигналов. Первый импульс распределителя 11 поступает на демультиплексор 13, группа выходов которого, соответствующая зоне адресов передающих каналов, подключена...