Патенты с меткой «исправлением»
Устройство для приема и передачи кодов с исправлением случайных ошибок
Номер патента: 202584
Опубликовано: 01.01.1967
Автор: Виноградов
МПК: G06F 11/08, H03M 13/51
Метки: исправлением, кодов, ошибок, передачи, приема, случайных
...месте приема завершится, потенциал обратной связи падает и через ячейку 12 отрицательного дифференцирования запускается сдвиг информации в устройстве управления перфорацией передающей машины. Низкий уровень обратной связи через инвертор 9 вновь разрешает выдачу информации в линию связи. Так продолжается до тех пор, пока при приеме не будет вновь обнаружена передача с ошибкой.Все переключатели на схеме в режиме передачи должны находиться в положении 2. Число переключателей 13 на два положения равно пятнадцати. При переключении контактов переключателей в режим прием, что соответствует на схеме положению 1, разры. ваются все цепи передачи, и это же устройство работает в режиме приема с возможностью исправления случайных одиночных...
Реверсивный двоичный счетчик с исправлением ошибок
Номер патента: 251273
Опубликовано: 01.01.1969
Автор: Жук
МПК: H03K 21/40
Метки: двоичный, исправлением, ошибок, реверсивный, счетчик
...и кончая:нечетным разрядом данной группы, и объединенные по схеме ИЛИ инверсные при сложении (прямые при вычитании) выходы разрядов, не,принадлежащих к данной группе и расположенных подряд, начиная с соседнего старшего после нечетного разряда данной группы. Указанные связи дешифраторов 1 б и 17 с триггерами 1 могут быть осуществлены путем прямых соединений или при посредстве цепей переноса (займа) счетчика. В каждом кодирующем устройстве б количество дешифраторов 1 б равно количеству всех нечетных разрядов данной группы, а количество дешифраторов 17 равно количеству таких нечетных разрядов данной группы, для которых соседний старший разряд не принадлежит к данной группе.Счетчик работает следующим образом.В режиме сложения (вычитания)...
Устройство для выделения рекуррентного синхросигнала с исправлением ошибок
Номер патента: 262942
Опубликовано: 01.01.1970
Автор: Хомич
МПК: H04L 7/10
Метки: выделения, исправлением, ошибок, рекуррентного, синхросигнала
...7 по модулю, а узел исправления ошибок 2 выполнен в виде регистра сдвига 8 с логической схемой И 9 и схемой сложения 7 по модулю. Реверсивный счетчик б выполнен на регистре сдвига (О с двумя рядами схем запрета нет 11, на которые подаются управляю.щие сигналы через усилители 12.В зависимости от удовлетворения или неудовлетворения закона образования рекуррентного кода (проверка на нечетность), записанная в регистр единица смещается в прямом или обратном направлении до тех пор, пока не достигнет порога срабатывания. При поступлении на вход узла анализа 1 реккурентной последовательности случайных знаков информации единица в,реверсивном счетчике 5 будет блуждать около исходного состояния. С целью уменьшения вероятности ложного...
Декодирующее устройство с исправлением одиночных и обнаружением многократныхошибок
Номер патента: 273516
Опубликовано: 01.01.1970
Автор: Смирнов
МПК: H03M 13/05
Метки: декодирующее, исправлением, многократныхошибок, обнаружением, одиночных
...схемы И С, д входами и одним выходом служат для выявления комбинационных ошибок. Сигналы с их выходов поступа,"от в К-разрядов информационного регистра. б -- логические схемы И с двумя входами и одним выходом. Через схемы 7 первые К-проверочных цифр считываются в информационный регистр.Считывание проверочных цифр в г-разряд. ный двоичный счетчик может осуществляться так же, как, например в схеме предлагаемого декодирующего устройства,Схема работает следующим образом.Двоичная последовательность (кодовая комбинация), содержащая или не содержащая искаженные двоичные знаки, подается в устройство 1 записи и приема последовательно во времени. Первые К-цифр записываются в информационный регистр, а в проверочный регистр Я записываются...
Дешифратор циклического кода с исправлением ошибок и стираиии
Номер патента: 323778
Опубликовано: 01.01.1972
МПК: G06F 11/08
Метки: дешифратор, исправлением, кода, ошибок, стираиии, циклического
...и нули на стертых позициях. На вход 17 на все время ввода информации подается запрещающий ситнал, разрывающий цепи обратной связи регистров, благодаря чему они очищаются от старой информации. Комбинации Ьо образуются путем цикли 1ческих сдвигов в регистре 1, а комбинации 1Ьпутем циклических сдвигов в регистре 11.Комбинации ЬошЯ с образуется с помощьюlсхем НЕ 18 - 21, расположение которых соответствует расположению единиц в опорной комбинации, благодаря чему на первые входы первых схем И 22 - 28 подаются символы комбинации (Ьошс), а на вторые входы первых схем И подаются символы Ь так1 что на выходах схем И образуется комбинация (Ь рщ Я с ( Д Ьсу, число единиц В кОтОрой равно искомому кодовому расстоянию(1( между Ь 1 и с, исключая...
Устройство для цикловой синхронизации с исправлением одиночных ошибок в рекуррентной последовательности
Номер патента: 454705
Опубликовано: 25.12.1974
Авторы: Захаров, Нестеренко
МПК: H04L 7/08
Метки: исправлением, одиночных, ошибок, последовательности, рекуррентной, синхронизации, цикловой
...с выхода регистра 3 с трансформированным символом.Восстановленная рекуррентная последовательность с выхода сумматора 5 поступает на 25 вход регистра с управляемой обратной связью6 через ключ 7 и заполняет регистр, а также на вход сумматора 8, на второй вход которого поступает последовательность. Выход сумматора 8 соединен с входом счетчика длины ЗО зачетного отрезка 9 и при заполнении его нулями он формирует управляющий сигнал на ключи 7 и 10, а также на управляющий вход двшифратора,конца рекурренты 11.Устройство работает следующим образом.В отсутствии помех в канале связи 2 генерируемая последовательность является нулевой для регистра 3, а при возникновении помехи в канале 2, вызывающей трансформацию символа в рекуррентной...
Декодер с обнаружением и исправлением ошибок
Номер патента: 478446
Опубликовано: 25.07.1975
Автор: Миневич
МПК: H03M 13/51, H04L 17/30
Метки: декодер, исправлением, обнаружением, ошибок
...в регистре 2. Этот моментфиксирует счетчик сдвигов 10, который замыкает ключевой элемент 9.В течение следующих й тактов сдвигапроисходит исправление всех И символовпринятой последовательности. При этом потенциалы с соответствующих каскадов регистра 2 поступают на сумматоры 7 и свыходов последних - на мажоритарный элемент 8, При появлении ошибки в проверяемомразряде (который расположен в первом справа каскаде регистра 2) мажоритарный элемент 8 вырабатывает сигнал исправления,который через ключевой элемент 9 поступает в этот каскад регистра 2 и изменяет его состояние на обратное. По цепи обратной связи исправленные символы с вы,хода регистра 2 поступают через элементИЛИ 1 вновь на вход региетра 2. Одновременно сигналы исправления с...
Устройство выделения рекуррентного синхросигнала с исправлением ошибок
Номер патента: 512591
Опубликовано: 30.04.1976
Автор: Хомич
МПК: H04L 7/04
Метки: выделения, исправлением, ошибок, рекуррентного, синхросигнала
...блока 4 обработки сигналов, элемента НЕТ 5 и счетчика 6 совпадений. Между выходом приемного блока 1 ц другим выходом формирователя 2 включена схема сравнения 7, а между выходом схемы сравнения 7 ц другим входом блока 3 включецы последовательно соедцненныг решающий блок 8, переключатель 9, управляющий вход которого соединен с выходом блока 4, а выход - с выходами сброса решающего блока 8 и элемента НЕТ 5. Объединенные входы блоков 1 ц 4 и выход блока 3 являются соответственно входом и выходом устройства.Устройство работает следующим образом.Принимаемые сигналы поступают одновременно на вход приемного блока 1 и на вход блока 4 обработки сигналов. С выхода приемного блока двоичные знаки следуют на фор512591 Формула изобретения...
Устройство для выделения рекуррентного синхросигнала с исправлением ошибок
Номер патента: 568189
Опубликовано: 05.08.1977
Автор: Хомич
МПК: H04L 7/08
Метки: выделения, исправлением, ошибок, рекуррентного, синхросигнала
...два, выход которого через счетчик 3 подключен к входу дешиф ратора 4 и к одному иэ входов переключателя 5, к двум другим входам которого под ключены соответственно выход блока исс прввления ошибок 6 и выход дополнительного сумматора 7 по модуао два, к входам И которого подклочен выход переключателя 5 через выходной регистр 8 сдвиГа, выходы разрядов которого подключены к соответствующим входам дешифраторв 4, кодопреобре. зователь 9 и блок 10 мажоритарной обрв 20 ботки, при этом выходы разрядов накопите ля 1 через последовательно соединенные кодопреобраэоввтель 9 и блок 10 мажори тарной обработки подключены к одному из входов блока 6 исправления ошибок, другой25 вход которого соединен с входомнвкопителя 1.Устройство работает следующим...
Устройство выделения рекуррентного синхросигнала с исправлением ошибок
Номер патента: 582578
Опубликовано: 30.11.1977
Автор: Хомич
МПК: H04L 7/04
Метки: выделения, исправлением, ошибок, рекуррентного, синхросигнала
...сформированным в формирователе 2 в соответствии с рекуррентным законом, и результат сравнения поступает в блок 4 исправления ошибок. Одновременно в блоке 5 обработки сигналов вырабатываются импульсы, определяющие качество регистрации каждого знака (1 - прием в нулевой зоне; О - прием вне нулевой зоны). Эти импульсы поступают в дополнительный формирователь 6 рекуррентного сигнала обработки, выход которого соединен с дополнительным блоком 7 сравнения. Декодер 8 принимает решение о величине сигнала надежной (вне нулевой зоны) или ненадежной (в нулевой зоне) регистрации каждого анализируемого знака. В декодере 8 количество выходов регистра 9 сдвига определяется количеством уравнений проверок. Выходы регистра 9 сдвига соединены с входами...
Запоминающее устройство с исправлением ошибок при считывании информации
Номер патента: 607281
Опубликовано: 15.05.1978
Автор: Култыгин
МПК: G11C 29/00
Метки: запоминающее, информации, исправлением, ошибок, считывании
...подлеяагцая записи в накопитель 9, поступает в обычном двоичном коде на регистр числа 1, разделенный на группы, например, по два разряла в каждой. Двухразрялный код с выходов соответствующих разрядов 2 и 2 регистра числа 1 определяет номер вьс,"равной выходной шины дешиф ритора 3. Импульс с этой цины подается на соответствующую шину входного комбинатор- ного переключателя 4, имеющего четыре входа и выхода, Для опрелеленности рассматривается линейный трансформаторный комбинаторный переключатель, схема которого приведена на фиг. 2. В данном случае импульс с выбранной шины дешифратора 3 полается на одну из вьхолных обмоток 17 переключаптеля. В сил обратимости переключателя при подаче импульс на одну из выходных обмоток на входных обмотках...
Устройство для выделения рекуррентоного синхросигнала с исправлением ошибок
Номер патента: 618859
Опубликовано: 05.08.1978
Автор: Хомич
МПК: H04L 7/08
Метки: выделения, исправлением, ошибок, рекуррентоного, синхросигнала
...блок 10, решающий блок 11, другой выход которого через блок 12 установки порога соответственно подключен ко входу блока 4 исправления ошибок, к вторым входам порогового блока 6 и дополнительного порогового блока 10. При этом выход порогового блока 6 подключен к другому входу решающего блока 11, выход суммирующего блока 8 подключен соответственно к дополнительным входам блока 7 сравнения и блока 4 исправления ошибок, а выходы счетчика 5 и дополнительного счетчика 9 под 5 10 15 20 25 30 35 40 45 50 55 60 ключены к соответствуюгцим входам блока 12 установки порога.Устройство для выделения рекуррентного синхросигнала с исправлением ошибок работает следующим образом.Принимаемые знаки через переключатель 1 поступают в регистр сдвига...
Оперативное запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 623238
Опубликовано: 05.09.1978
Авторы: Дроздов, Назаров, Тафинцев
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, оперативное, ошибок
...НЕ 5. В результате их полярность становится той же, что и у сигналов, обза разуюшихся при считывании 1. При поступлении на вход элемента НЕ 5 сигнала, соответствующего козл О, с его выхода сигнал не снимается. Сигналы с выхолов элементов НЕ 5силпва ются усглителями считывания 6 и поступают на счетные входы регистра 8. Сигналы, поступающие на другие входы усилителей считывания 6 непосредственно с информационных шин, усилители считывания 6 не усиливают, так как их полярность противоположна по40 лярностп сигналов, возникающих при считывании. Сигналы, усиленные усилителями считывания 6, поступают на счетные входы регистра 8, в котором до этого хранилось записываемое число. В результате поразряд ного сложения по модулю два, которое...
Устройство для кодирования с исправлением пакетных ошибок
Номер патента: 624376
Опубликовано: 15.09.1978
Автор: Жегалов
МПК: G06F 11/08, H03M 13/51
Метки: исправлением, кодирования, ошибок, пакетных
...со входами блоков регистров сдвига.Недостатком этого устройства являет" ся ограниченность области его примененияЦелью изобретения является расширение области примененияустройства за счет устранения жесткой связи между параметрами.Это достигается тем, что в предлага емое устройство введены третий блок, регистров сдвига, третий блок сумматоров по модулю два, блок умножения и три блока переключений, причем входы устройст ва соединены с первыми группами входов блока умножения и первого блэка сумматоров по модулю два и являются первой группой выходов устройства, выходы третьего блока регистров сдвига соединены624376 5во введены третий блок регистров сдвига, третий блэк сумматоров по модулю два, блок умножения и три блока пере...
Устройство выделения рекуррентного синхросигнала с исправлением ошибок
Номер патента: 646455
Опубликовано: 05.02.1979
Автор: Хомич
МПК: H04L 7/04
Метки: выделения, исправлением, ошибок, рекуррентного, синхросигнала
...модулю два 3 дляего исправления. Исправленные знакйПбстуйают на селектор 5, На блок 6управления поступают сигналы рекуррентной проверки, регистрации и исправления знаков, подсчет которыхна определенном объеме выборки позволяет определить моменты включенияи выключения селектора 5. Формула изобретения 30 ния ошибок подключен к входу порогового блока, причем к дополнительнымвходам блока управления подкЛючены соответственно выход блока сравнения ивыход блОКа обработкй сигналов.На чертеже приведена структурнаяэлектрическая схема предложенногоустройства,устройство выжйения рекуррентногоСИНХросйГйала С ИСПраВЛЕНИЕМ ОШИбОКсодержит приемник 1, первый формирователь 2 рекуррейтного сигнала, сумматор 3 по модулю два, пороговыйблок 4, селектор 5,...
Устройство для кодирования и декодирования с исправлением ошибок
Номер патента: 684547
Опубликовано: 05.09.1979
Авторы: Городний, Карый, Корнейчук, Марковский, Севериновский
МПК: G06F 11/08, H03M 13/51
Метки: декодирования, исправлением, кодирования, ошибок
...в контрольный регистр8, начиная со второго разряда, а в первый разряд записывается "О".Во втором случае инвертируется всеслово, кроме неискаженного отказомразряда, номер последнего записываетсяв регистр 8, начиная со второго раэряда, а в первый разряд записывается "1",,В третьем случае инвертируется всеслово, кроме одного из разрядов, не вхо-дящего в число искажаемых, номер егозаписывается в регистр 8, начиная совторого разряда, а в первый разряд записывается "1".В четвертом случае инвертируетсяодин разряд, не входящий в число разрядов с неискажакицими отказами, номер последнего записывается в контрольный регистр 8, начиная со второго разряда, а в первыйразряд записывается"0",Двухкратные и одиночные отказы могут быть сведены к...
Адаптивное декодирующее устройство с исправлением ошибок и стираний
Номер патента: 684753
Опубликовано: 05.09.1979
Авторы: Зимин, Келлер, Кузнецов, Теплых
МПК: G06F 11/08, H03M 13/51, H04L 17/30 ...
Метки: адаптивное, декодирующее, исправлением, ошибок, стираний
...опорная кодовая комбинация, ноторую настроен пороговый элемент,При сдвиге по кольцевым регистрам сдвига, 2 записанной информации на определенном ная энек Изобретение относится к радио Известно адаптивное декодирую во с исправлением ошибок и стир щее два кольцевых регистра сдвиг элемент и элемент И 11.Однако у этого устройства нед мехоустойчив ость.Цель изобретения - повышение н стирания в оба рединицы. В процессе адапода на место отброшен. лов в регистры также684753 мационные символы за К дополнительных тзк. тов выводятся из регистрз сдвнгз 7. Составитель Г. СероваТехред М.КелемешКорректор О, Билак Редактор Б. Федотов Закзз 530654 Тираж 775 Подписное ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий...
Запоминающее устройство с исправлением ошибок
Номер патента: 686085
Опубликовано: 15.09.1979
Авторы: Вариес, Власова, Гласко, Култыгин
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...5.в неисправном разряде. ЗОПосле коррекции информации в регистречисла с первого выхода блока контроля4 на управляющий вход регистра числа 5поступает сигнал, разрешающий выдачу .скорректированного числа,Предлагаемое запоминающее ус гройс т 55во с исправлением ошибок,. вызванных, дефектами накопителя, выгодно отличаемся от проглотила тем, что имеет эначительно более простую структуру, так как неимеет резерва запоминающих элементовдля замены дефектных запоминающих элементов, а также за счет того, что схемыкоррекции организованы не поразрядно, адля всего полноразрядного блока немци.45Оно имеет значительно меньшую глубинусхем коррекции, что повышает быстродействие устройства. 686085 Запоминающее устройство с исправлением ошибок, содержащее...
Микропрограммное устройство управления с исправлением ошибок
Номер патента: 741267
Опубликовано: 15.06.1980
Авторы: Бабкин, Денисова, Колосков, Типикин
МПК: G06F 11/07
Метки: исправлением, микропрограммное, ошибок
...И 12, пятый элемент И 13 и шестой элемент И 14.Исходные микропрограммы, хранимые в блоке 1 памяти микропрограмм,предварительно разбиваются на участки, каждый из которых можно повторитьпри обнаружении ошибки. Величинаповторяемых участков может изменятьсяот нескольких микрокоманд до целоймикропрограммы.Адрес последней микрокоманды каждого повторяемого участка являетсяпризнаком, по которому выбираетсяинформация из ассоциативной памяти 9,Выбранная по признаку информациясоответствует максимально допустимому времени обработки следующего повторяемого участка.Блок 11 контроля осуществлять 5контроль правильности работы блока 1памяти микропрограммы и ассоциативной памяти 9. При этом на выходахблока 11 контроля вырабатываются сигналы отсутствия и...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 763975
Опубликовано: 15.09.1980
Авторы: Городний, Корнейчук, Сергеев, Ткаченко
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...четности. Значения четности цля каждой из групп разрядов записываются через элементы ИЛИ 11 в соответствующие разряды 19 регистра слова 12. Одновременно значения-х разрядов каждой группы поступают на соответствующий-й сумматор 14. Значение бита четности цля каждой 1 -й ветви подается через элементы ИЛИ 11 в-й разряд 20 веточной четности. По сигналу с блока управления 5 осуществляется запись закодированного слова (коцового слова) через блок 10 в ячейку накопителя 1, номер которой задан кодом ацреса на выходе блока 3.При считывании информации образование всех контрольных разрядов групповой четности и неточной четности происходит так же,как и при записи, только блок управления 5 блокирует запись этих разрядов с сумматоров 13 и 14...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 788180
Опубликовано: 15.12.1980
Авторы: Аль-Укейли, Городний, Корнейчук, Рычагов, Сергеев, Юрчишин
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...слова - контрольный разрядУстройство работает следующим образом. б 5 При записи на блок 5 поступает адрес ячейки памяти, в которую нужно записать информацию, поступающую на регистр б, информаци-. с регистров б поступает на формирователь 5, в котором формируются контрольные разряды по описаннному алгоритму. С выхода формирователя 5 информация поступает на регистр 4 и на элементы ИЛИ 3 и записывается в накопитель 1 по данному адресу.При чтении на блок 2 поступает адрес искомой ячейки памяти, Считанная по данному адресу информация поступает на регистр 4, По сигналу блока 12 управления это слово инверсируется и записывается в накопитель 1 по такому же адресу, Данное слово знака считывается и поступает на регистр 7.Значения кодов с регистров...
Способ кодирования и декодированияс исправлением многократныхнезависимых и пакетных ошибок информа-ционных сигналов
Номер патента: 809635
Опубликовано: 28.02.1981
Авторы: Зюзин, Калашников, Мазепа, Рощин
МПК: H03M 13/51
Метки: декодированияс, информа-ционных, исправлением, кодирования, многократныхнезависимых, ошибок, пакетных, сигналов
...кодирования, Посколькуколичество входных потоков второйступени кодирования(3=3) и количество символов н группе также равнотрем (п=З),то на второй ступени достаточно сформировать одну группу и ограничиться двумя ступенями кодирования.Длительность кодовых слов на второй ступени равна 9 длительностисимвола выходных потокон первой ступени, т,е, длительности символа кодовых слов ансамбля блокового кода,к к кБ Б, Бз - закодированные сигналы ЯЕ, ЯЕЯЕ З Я 88 - выходнойинформационный поток, полученныйв результате мажоритарной обработкисоответствующих символов.С целью упрощения иллюстрациипреобразований информационного потока предлагаемым способом предполагается, что выходной информационныйпоток кодера Бвьв является входнымдля декодера (не...
Оперативное запоминающее устройство типа 2д с обнаружением и исправлением ошибок
Номер патента: 894798
Опубликовано: 30.12.1981
Авторы: Брянцев, Гайдуков, Тафинцев, Титов
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, оперативное, ошибок, типа
...через рабочие 19 и стабилизирующие 20 магнитные сер дечники числовых.линеек накопителя 1, соеди. иены последовательно и подключены соответственно к выходам 4 и 5 накопителя 1.Блок 10 контроля может быть построенлюбым из известных методов например, приконтроле по модулю два блок 10 контролябудет фиксировать факт ошибки в нечетномчисле разрядов.Устройство работает следующим образом.Неисправность, возникшая в одном илинескольких разрядах накопителя 1 обиаружи.вается при считывании информации, причемфакт ее возникновения регистрируется блоком10 контроля, а место - элементами ЭКВИВАЛЕНТНОСТИ группы 11. При наличии управ.ляющего сигнала на выходе блока контроляпроизводится исправление всех ошибок путем 35инвертирования тех...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 898509
Опубликовано: 15.01.1982
Авторы: Аль-Укейли, Дичка, Дробязко, Кениг, Киян, Корнейчук, Орлова
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...АдА .После кодирования число записывается в ячейку накопителя 3, адрес 20которой указан в регистре адреса 1.При чтении слова производитсяопределение значений контрольныхразрядов А-А по которым производится обнаружение и исправление Иошибок.Характерной особенностью предла-фгаемого кода являетея независимостьчисла контрольных разрядов от количества исправляемых ошибок.ЗОПо адресу, указанному в регистреадреса 1, число считывается из накопителя 3 и поступает на регистр прямого кода 4, с прямого выхода которого по сигналу блока управления 16информация поступает на первый блокдекодирования 2, где вычисляютсязначения контрольных Разрядов А-Ащ,которые анализируются элементамиИЛИ группы 14. Если в результате щанализа оказывается, что ошибки...
Система передачи штриховых изображений с обнаружением и исправлением ошибок
Номер патента: 907867
Опубликовано: 23.02.1982
МПК: H04N 1/40
Метки: изображений, исправлением, обнаружением, ошибок, передачи, штриховых
...выход блока адресной памяти, к первому входу которого подключен третий выход двунаправленного приемо- передающего блока, к третьему входу которого подключен выход блока сравнения, прн этом к второму входу блока адресной памяти подключен третий выход декодера.На фиг. 1 представлена структурная электрическая схема предлагаемой системы; на Фиг. 2 - временные диаграммы, поясняющие его работу.Система передачи штриховых изображений с обнаружением и исправлением ошибок содержит на передающей стороне считывающий блок 1, кодер 2, двунаправленный приемо-передающий блок 3, счетчик 4 числа измене" ний уровня видеосигнала, запоминающий блок 5, счетчик б тактовых импульсов и блок 7 сравнения, а на приемной стороне - двунаправленный приемо-...
Устройство для приема дискретной информации с исправлением ошибок
Номер патента: 919119
Опубликовано: 07.04.1982
Автор: Осмоловский
МПК: H03M 13/51, H04L 17/16
Метки: дискретной, информации, исправлением, ошибок, приема
...из блока 12 памяти.Устройство не связано с конкретным (п,К) = кодом. Параметрами стохастического кода является величины На чертеже представлена структурная электрическая схема устройства.Устройство содержит формирователь 1 входного сигнала, блок 2 деления полиномов, датчик 3 квазислучайной последовательности, регистр 4 деко дируемой комбинации,основной коммутатор 5, первый сумматор б, блок 7 анализа, ключ 8, накопитель 9 локализованных символов, блок 10 выбора символов, блок 11 выбора соотношений 10 символов, блок 12 памяти, блок 13 управления, дополнительный коммутатор 14, второй сумматор 15, выходной накопитель 16.Устройство работает следующим.образом.Принятая информация поступает в формирователь 1 входного сигнала,где формпру тся...
Запоминающее устройство с исправлением ошибок
Номер патента: 920845
Опубликовано: 15.04.1982
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...основных режимах.Основной рабочий режим. Слово, считанное из накопителя 1, через сумматоры 2 поступает на регистр 4. Поскольку в этом режиме регистр 3 постоянно находится в нулевом состоянии, то слово поступает на регистр 4 без изменения. Если при считывании произошла ошибка, то блок 6 формирует коррек тирующий код и блок 5 исправляет ошибку ,или, если произошла двойная ошибка, то блок 6 запрещает коррекцию и выдает сигнал сбоя.Первый режим диагностики. Из процессора выдается код режима Д 1, при котором блок 8 формирует сигнал, запрещающий коррекцию ошибок. При этом считанная информация поступает в процессор без исправления и сравнивается с эталоном. Таким образом может быть обнаружена неисправная ячейка памяти.Второй режим...
Запоминающее устройство с исправлением ошибок
Номер патента: 928421
Опубликовано: 15.05.1982
Авторы: Вариес, Власова, Култыгин
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...также сигнал контроля числа на нечетность.Синдром и код номера дефектного зало. минающего элемента из накопителя 3 поступает в блок 5,Блок 5 вырабатывает сигналы управления в случаях: появления синдрома, не равного "0"; появления кода номера дефектного запоминающего элемента, не равного "О"; появления синдрома, не равного коду номера дефектного запоминающего элемента. Блок 5 производит также суммирование по модулю два синдрома и коды номера дефектногозапоминающего элемента, считанного из накошпеля 3.92842 О 2 О 25 зо 35 40 45 50 55 Управляющие сигналы с блока 5 одновре-менно с сигналом контроля числа на нечетность с блока 4 контроля поступают в дешифратор 7,Код номера дефектного запоминающегоэлемента иэ накопителя 3 и сумма по модулю...
Запоминающее устройство с исправлением ошибок
Номер патента: 955207
Опубликовано: 30.08.1982
Авторы: Бруевич, Воробьев, Вушкарник, Оношко
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...(также из блока 1)по управляющим шинам 44-51 - признакномера адресного массива, причем,так как данный накопитель являетсяпервым, а адрес обращения относится,например к третьему адресному мас -сиву, то разрешающий запись сигналпридет только по шинам 49-51 (таблица 1). Если адрес обращения относится к второму адресному массиву,то разрешающий сигнал придет го шинам 45-48, а если к первому, то пошине 44. Таким образом, соответствующие элементы И-НЕ 42 откроются инеобходимая подгруппа разрядов запишется в выбранный ряд БИС ОЗУ 52,(Управляющие и адресные шины БИСОЗУ с соответствующими вентилями непоказаны). Из сказанного становитсяясной коммутация управляющих шин44"51, а именно, шина 44 накопителя4 объединяется с шинами 45-48 накопителя...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 959167
Опубликовано: 15.09.1982
Автор: Конопелько
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...44 и восьмой 45 и девятый 46 элементы ИБлок местного управления содержит десятый 47 и одинадцатый 48 элементы И й вторую группу элементов памяти 49. Первый дополнительный накопительсодержит первый регистр 50 сдвига,двенадцатый 51, тринадцатый 52 ичетырнадцатый 53 элементы И, шестойэлемент ИЛИ 54, третью группу эле 5 ментов памяти 55, пятнадцатый 56 ишестнадцатый 57 элементы И.Второй дополнительный накопительсодержит четвертую группу элементовпамяти 58, второй, регистр 59 сдни 10 га, семнадцатый 60, восемнадцатый 61,девятнадцатый 62 и двадцатый 63 эле 1менты И, седьмой элемент ИЛИ 64 и,двадцать первый элемент 65.На чертеже обозначены установочный15 вход 66 и выход 67 устройства.Количество слов, хранимых в элемен.тах памяти 55 и 58,...