Загребной
Устройство для управления оперативной динамической памятью
Номер патента: 1251174
Опубликовано: 15.08.1986
Авторы: Журавский, Забуранный, Загребной
МПК: G06F 9/00, G11C 11/406
Метки: динамической, оперативной, памятью
...отрицательный сигнал приоритета регенерации. Сигнал приоритета регенерации поступает на элемент 9 задержки и выход 13 устройства и может быть использован для переключения коммутатора адреса на передачу адреса регенерируемой строки.Через интервал времени, определяемый элементом 9 задержки (необходимый 40 для установления адреса на входах ИМС динамической памяти), одновибратором 10 вырабатывается сигнал приема и занесения адреса строки в ИМС динамической памяти при регенерации. 45После снятия сигнала приема и занесения адреса строки при регенерации одновибратор 11 вырабатывает парафазные сигналы паузы регенерации. Положительный сигнал паузы регенера ции по С-входу устанавливает триггер 24 в нулевое состояние, и тем самым...
Устройство для начальной установки динамической памяти
Номер патента: 1215134
Опубликовано: 28.02.1986
Авторы: Журавский, Забуранный, Загребной, Мусиенко, Селигей
МПК: G11C 11/34
Метки: динамической, начальной, памяти, установки
...устройством не вырабатываются, так как оно обеспечивает частоту обращения к строкам микросхем памяти, равную периоду регенерации. Пля нормального функционирования некоторых микросхем памяти. необходимо после включения питания произвести многократную записьинформации в ячейки памяти. В предлбженном устройстве это организуется с помощью счетчика 16 циклов, который задает необходимое количество циклов пройнсывания. После заполне" ния счетчика 16 циклов триггер 5 устанавливается в единичное состояние, запрещая работу устройства в режиме начапьной установки, Устройство пере-. водится в рабочий режим. В рабочем режиме на управляющий вход 13 устройства поступает сигнал обращения н1215134 этом на адресных выходах 10 второй группы устройства...
Формирователь синхросигналов
Номер патента: 1188722
Опубликовано: 30.10.1985
Авторы: Забуранный, Загребной
МПК: G06F 1/04
Метки: синхросигналов, формирователь
...к шине запроса 3, элемент И-НЕ 41, входы которого подключены к выходу элемента И-НЕ 40, элемент И-НЕ 42, входы которого соединены с выходом элемента И-НЕ 41, 1 К-триггер 43, Я-вход которого подключен к шине запроса 3, С-вход соединен с выходом элемента И-НЕ 42, на входы 1 и К подается уровень 1, а выходы 1 К-триггера 43 являются выходами генератора тактовых импульсов 6 и соедине 10 15 20 25 30 35 40 45 50 55 ны с вторыми (записи и сдвига) вхс гами регистра 7 памяти и сдвигового регистра 1,КС-цепочку генератора 6 составляют резисторы 44 и 45 и конденсатор 46.Регистр 7 памяти содержит восемь триггеров 47 и 48, выходы 49 - 53 которых подключены к выходным шинам 8. Шина запроса 3 подключена к входам сброса сдвигового регистра 1 и...
Формирователь сигналов сброса для блоков памяти
Номер патента: 1108504
Опубликовано: 15.08.1984
Авторы: Журавский, Забуранный, Загребной, Мусиенко
МПК: G11C 7/12
Метки: блоков, памяти, сброса, сигналов, формирователь
...а второй вывод - с входомодновибратора и первым выводом конденсатора, второй вывод которого соединен с шиной нулевого потенциала Г 2 2,Однако этот формирователь не позволяет формировать. сигналы сбросапо включению источника питания снапряжением, превышающим напряжение питания микросхемы, а такжеорганизовывать отладочные режимы, 4что ограничивает его область применения.35 50 55 Цель изобретения - расширение об" ласти применения формирователя за счет обеспечения формирования сигналов сброса в различных режимах работы блоков памяти и при различных напряжениях питания,Поставленная цель достигается тем, что в формирователь сигналов сброса для блоков памяти, содержащий ограничительные и накопительные элементы, причем первый вывод...