Устройство для контроля интегральных микросхем памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
) (11) ш С 11 С 29/О ОПИСАНИЕ ИЗОБРЕТЕНИК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Е ластибыть оспо, ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИНТРАЛЬНЫХ МИКРОСХЕМ ПАМЯТИ(57) Изобретение относится к овычислительной техники и можетиспользовано для контроля работ собности интегральных микросхем памяти. Целью изобретения является повышение достоверности контроля засчет создания режима помех по цепямпитания проверяемых микросхем памяти с изменяемой в заданном диапазоне амплитудой и параметрической оценки области работоспособности микросхем по численному значению предельно допустимой помехи. Устройство содержит блоки управления, генераторыимпульсов, формирователи управляющих сигналов, счетчики, программируемый блок питания, датчик температур, триггер, печатающий блок, пороговый элемент, сумматор и элемент И.1 ил.Изобретение относится к вычислительной технике и может быть использовано для контроля работоспособности интегральных микросхем Памяти.Пель изобретения - повышение достоверности контроля за счет создания режима помех по цепям питанияпроверяемых микросхем памяти с изменяемой в заданном диапазоне амплитудой и параметрической оценки области работоспособности микросхемпо численному значению предельно допустимой помехи.На чертеже изображена структурнаясхема устройства для контроля интегральных микросхем памяти,Устройство содержит первый блокуправления, генераторы 2 и 3 импульсов, первый формирователь 4 управляющих сигналов, первую группу счетчиков 5, второй формирователь 6управляющих сигналов, вторую группусчетчиков 7, программируемый блок 8питания третью группу счетчиков 9,датчик 10 температуры, первый счетчик 11, второй блок 12 управления,триггер 13, третий формирователь 14управляющих сигналов, печатающийблок 15, пульт 16 управления, элементы И-ИЛИ 17, регистр 18, элементИЛИ 19, второй 20, третий 21, четвертый 22 счетчики, генератор 23сигналов, пороговый элемент 24, элемент И 25, сумматор 26.Устройство подключается к контролируемой интегральной микросхеме 27памяти.Устройство работает следующим образом.Для построения многомерных областей работоспособности микросхем памяти устройство имеет два режимафункционирования: режим задания параметров управляющих воздействий ивнешних условий и режим тестирования. В режиме задания параметров управляющих воздействий и внешних условий из пульта 16 управления в блок 1 управления вводится программа генерации теста, Блок 12 управления в соответствии с программойтакже записан= ной с пульта 16 управления, задает исходное значение параметров, определяющих многомерную область работоспособности проверяемой микросхемы, Таким образом, временное положение и длительность управляющих сигналов, которые реализуются формирователем 4,10 15 20 25 ЗО 35 40 соответствует кодам, занесенным впервую группу счетчиков 5, Амплитуда управляющих сигналов определяетсякодами второй группы счетчиков 7. Задание температуры окружающей среды, когда проверяемая микросхема 27 загружена в термостат, осуществляет - ся датчиком 10 температуры в соответствии с кодом первого счетчика 11, Исходный уровень напряжения питания задается кодами третьей группы 9 счет чиков, которые записываются из блока 12 управления, при этом тактовые импульсы поступают через элементы И-ИЛИ 17. Значение коэффициента пересчета К для реализации режима,линейного изменения напряжения питания записывается иэ блока 12 управления в регистр 18, а затем через элемент ИЛИ 19 заносится во второй счетчик 20. Уровень амплитуды помехи задается кодами четвертого счетчика 22. При этом, если предусмотрена оценка работоспособности проверяемой микросхемы памяти при наличии помех, с пульта 16 управления на второй вход э.пемента И подается уровень логической 1После задания параметров блок 12 управления по команде с пульта 16 управления переводит триггер 13 из п 1 п в "0", При этом Формирователь 14 разрешает работу печатающего блока 15, который фиксирует состояние счетчиков 5, 7, 9, 11, 20 и 22. После этого триггер 13 вновь переводится в 1В режиме тестирования блок 1 управления в соответствии с введенной программой вырабатывает совокупность управляющих сигналов, которая опре,целяет реализацию теста проверки и задает код данных, адрес и род работы для проверяемой микросхемы в каждом цикле обращения. Генератор 2 импульсов формирует эталонныи код данных для записи в проверяемую микросхему 27 и для сравнения со считанными из микросхемы 27 данными. Результаты сравнения считанного и эталонного коцов поступают в блок 1 управления, Генератор 3 импульсовформирует код адреса проверяемоймикросхемы 27. Информация о состоячии счетчика адреса генератора 3поступает в блок 1 управления, задавая условные переходы в алгоритмепроверяющего теста, Формирователь 4управляющих сигналов в зависимости15 20 25 30 35 40 45 50 от заданного блоком 1 управлениярежима формирует временную диаграмму записи, считывания или регенерации. Счетчик 20 осуществляет пересчет импульсов "Выбор микросхемы",поступающих на его тактовый вход с.выхода формирователя 4 и после каждых К импульсов выдает импульс переноса, который (если задан режим измерения напряжений питания в процессе прохождения проверяющего теста)поступает через элементы И-ИЛИ 17на вход третьей группы счетчиков 9и изменяет их содержимое. С выхода генератора 23 напряжение помехи в виде белого шума поступает на пороговый элемент 24, который осуществляет формирование прямоугольных импульсов. Наличие импульса соответствует тому случаю, когда действующее напряжение суммы гармоник, образующих в совокупности белый шум, превышает значение порогового напряжения, Таким образом, на вход сброса в нуль третьего счетчика 21 через элемент И 25, если на его втором входе присутствует уровень "1", задаваемый с пульта управления, поступает последовательность прямоугольных импульсов, время появления и длительность которых подчиняются нормальному закону распределения, в общем случае описывающему белый шум. Счетчик 21 постоянно находится в режиме параллельной записи, однако значение логического "0" на сбросовом входе удерживает его в нулевом состоянии. При этом на первые входы сумматора 26 подается код "Все нули" и на управляющие входы блока 8 питания поступает двоичный код, соответствующий состоянию третьей группы счетчиков 9. Когда на вход сбросав нуль счетчика 21 приходит положительный импульс, то счетчик 21 переходит в режим параллельной записи,осуществляя перезапись кода амплитуды помехи из четвертого счетчика22. В этом случае на выходе сумматора 26 появляется код, соответствующий сумме двоичных чисел, занесенных в данный момент в третью группу счетчиков 9 и в счетчик 21. Таким образом, напряжение питания проверяемой микросхемы 27 случайным образом изменяется относительно уровня задаЭ ваемого кодами счетчиков 9, на величину, соответствующую коду четвер. того счетчика 22. Следует отметить, что поскольку длительность нмпульЪ сов на входе сброса в нуль счетчика 21 носит случайный характер, а схема программируемого блока 8 питания обладает конечным быстродействием по отработке управляющего кода, то характер имитируемых помех по питанию близок к реальным условиям эксплуатации. При этом максимальная амплитуда помехи не превышает уровень, заданный кодами четвертого счетчика 22. Блок 1 управления информирует блок 12 управления о результате тес-. тирования. По окончании теста или в случае отказа проверяемой микросхемы 27 блок 12 управления останавливает работу блока 1 управления и через триггер 13 и формирователь 14 разрешает работу печатающего блока 15, который фиксирует состояние счетчиков 5,7,8, 11, 20 и 22 в момент оста- нова. Блок 12 управления изменяет исходное значение счетчиков 5,7,9, 11, 20 и 22 и регистра 18, меняя тем самым значения параметров управляемых воздействий. Формула из обр ет ения Устройство для контроля интегральных микросхем памяти, содержащее генераторы импульсов, подключенные к первому блоку управления, последовательно соединенные первый и второй формирователи управляющих сигналов, входы первого из которых соединены с выходами генераторов импульсов и одним из выходов первого блока управления, выход второго формирователя управляющих сигналов является первымвыходом устройства, входом которого является вход одного из генераторов импульсов, программируемый блок питания и датчик температуры, выходыкоторых являются соответственно вторым и третьим выходами устройства,триггер, выход которого подключен к входу третьего формирователя управляющих сигналов, пульт управления,соединенный с первым и вторым блокамиуправления, первый и второй счетчики,три группы счетчиков, информационные55 выходы которых подключены к информа.ционным входам печатающего блока,информационные выходы счетчиков первой и второй групп и первого счетчиное Подпикомитета СССРи открытийская наб д. 4 113035 Производственно-полиграфическое предприятие, г, Ужгород, ул,тная, 4 3 1 ка соединены, соответственно, с управляющими входами первого и второго формирователей управляющих сигналов и с входом датчика температуры, один из управляющих входов печатающего блока соединен с выходом третьего формирователя управляющих сигналов, выходы второго блока управления подключены, соответственно, к входам триггера, первого счетчика, одним входам элемента ИЛИ и элементов .И-ИЛИ, счетчиков групп, регистра, одному из входов первого блока управления и другому управляющему входу печатающего блока, а входык другим выходам первого счетчика и счетчиков групп, тактовый вход второго счетчика соединен с одним из выходов первого формирователя управляющих сигналов, информационный вход - с выходом регистра, вход управления - с выходом элемента ИЛИ, а выход переноса - с другими входами элемента ИЛИ и элементов И-ИЛИ, выходы элементов И-ИЛИ соединены с тактовыми входами счетчиков третьей 226532 ьгруппы, о т л и ч а ю щ е е с ятем, что, с целью повьппения достоверности контроля, в устроиство введены третий счетчик, элемент И, чет"вертый счетчик, сумматор и последовательно соединенные генератор сигналов и пороговый элемент, выходкоторого соединен с одним из входовэлемента И, другой вход которого 1 О подключен к одному из Выходов пульта управления, один из выходов второго блока управления соединен свходом четвертого счетчика, один извыходов которого подключен к одномувходу третьего счетчика и к информационным входам печатающего блока,а другой выход - к одному из входоввторого блока управления, первыйвход сумматора соединен с выходом 20 третьего счетчика, другой вход которого подключен к выходу элемента И,информационный выход счетчиков третьейгруппы соединен с вторым входом сумматора, выход которого подключен к д управляющему входу программируемогоблока питания.
СмотретьЗаявка
3772924, 17.07.1984
ОРГАНИЗАЦИЯ ПЯ А-3106, ХАРЬКОВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. ЛЕНИНА
ДЕРБУНОВИЧ ЛЕОНИД ВИКТОРОВИЧ, БОХАН ВЛАДИСЛАВ ФЕДОРОВИЧ, КИМАРСКИЙ ВЛАДИМИР ИВАНОВИЧ, КУЗОВЛЕВ ЮРИЙ ИВАНОВИЧ, ЛИБЕРГ ИГОРЬ ГЕННАДИЕВИЧ, ЧЕРНЯК ИГОРЬ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: интегральных, микросхем, памяти
Опубликовано: 23.04.1986
Код ссылки
<a href="https://patents.su/4-1226532-ustrojjstvo-dlya-kontrolya-integralnykh-mikroskhem-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля интегральных микросхем памяти</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Устройство для контроля блоков памяти
Случайный патент: Устройство для уплотнения затворов гидротурбин