Дербунович
Устройство для умножения
Номер патента: 1501043
Опубликовано: 15.08.1989
Авторы: Бохан, Дербунович, Либерг
МПК: G06F 11/26, G06F 7/52
Метки: умножения
...на выходе 12 устройства - 00.,00, На следующем шаге проводится проверка обоатных связей на замыкание линий. Для этого используются результаты предшествующей проверки, так как на выходах сумм сумматоров 2. четвертой строки все единицы, а на выходах переносов - все нули. Подав на вход 18 задания режима работы устройства сигнал "1", включаем обратную связь. Информация с выходов сумм и переносов сумматоров 2.х четвертой строки поступает на информационные входы сумматоров 11 первой строки. Через время Т считывается результат, который, если нет неисправностей, равен предыдущему, т,е, на выходах 10 и 11 устройства все единицы, а на выходе 1.2 устройства - все нули. Для проверки замыканий обратных связей на инверсных сигналах подается...
Устройство для контроля выполнения программ
Номер патента: 1434439
Опубликовано: 30.10.1988
Авторы: Антосик, Дербунович, Иванов, Лобанов, Морозов, Мызь, Нешвеев, Черкай
МПК: G06F 11/28
Метки: выполнения, программ
...сохраняется количество импульсов синхронизации незавершенного линейного участка). Одновременно сигналом, поступающим с информационного (участка) выхода 30 блока 8 управления на вход 39 записи счетчика 12, производится запись в этот счетчик информации об адресе возврата процессора, поступающей с информационного выхода 82 блока 4 регистровна информационный вход параллельнойзаписи счетчика 12, и выполняетсяпереход к шагу 24 алгоритма (Фиг.12,оператор 23 "Загрузка состояния процессора из стека. Загрузка адреса возврата").Шаг 24.Бьп 1 олиение команды вызова подпрограммы микроЭВМ сопровождается загрузкой в стек состояния процессора (см. шаг 20 алгоритма), Причем в результате выполнения первой операции процедуры загрузки в стек записывается...
Генератор тестов
Номер патента: 1424020
Опубликовано: 15.09.1988
Авторы: Антосик, Дербунович, Ковалев, Мызь, Нешвеев, Сирота, Шандрин
МПК: G06F 11/26
...5, группы выходов блока 2 памяти устанавливают н высокаимпедансное состояние,группа повторителей коммутатора 3открывается и информация с выходовФормирователя 1 псевдослучайных чисел поступает на выходы устройстваТаким образам, в момент установкиединичного зцачеция сигнала Циклвыборки команды" происходит изменение состояния Форльиравателя 1 псевдослучайных чисел и счетчика 5 на одиншаг и информация на выходы 8,13 поступает па шинам из блока 2, а приустановке нулевого значения состояния формирователя 1 псевдослучайныхчисел ц счетчика 5 це изменяются,информация ца выходы поступает с второй группы выходов разрядон формирователя псевдослучайных чисел, чтоможет быть интерпретировано соответственно как первое, второе и последующие слова команды...
Устройство для контроля регистра сдвига
Номер патента: 1372362
Опубликовано: 07.02.1988
Авторы: Дербунович, Нешвеев, Сирота
МПК: G11C 19/00, G11C 29/00
...20Устройство функционирует следующим образом,Перед началом работы в сдвиговыйрегистр 1 заносится необходимая исходная информация. При этом н каждый 25разряд сдвигоного регистра 5 заносится бит четности соотнетствующей группы битов исходной информации н сдвигоном регистре 1. Так в первый разряд в-разрядного сдвигового регистра 305 заносится бит четности информации н1, щ+1, 2 щ+1(К)в+ разрядахи-разрядного сдвигового регистра 1во второй разряд - бит четности 2,в+2,2 в+2. (К)в+2 разрядов сдвигового регистра 1 и т.д, Если передначалом работы сдниговый регистр 1обнуляется, то сдвиговый регистр 5обнуляется также.В процессе работы бит четностиинформации, находящийся на входе 6 ив щ, 2 щ(К)щ разрядах сдвигового регистра 1, формируется на...
Генератор псевдослучайных чисел
Номер патента: 1347167
Опубликовано: 23.10.1987
Авторы: Бохан, Дербунович, Либерг
МПК: H03K 3/84
Метки: генератор, псевдослучайных«, чисел
...2 сдвига, кроме первого, Дальше в устройстве генерируется последовательность псевдослучайных чисел в соответствии с реализуемым по- линомом, при этом в зависимости от текущего состояния щ-разрядного регистра 2 сдвига сумматор 3 по модулю два формирует сигнал, равный сумме) 10 15 20 30 35 40 4 б по модулю два логических значенийсигналов, находящихся в К разрядахрегистра 2 сдвига, входящих в цепьего обратной связи,При значениях содержимого любого,из первых щразрядов, кроме х-го,щ-разрядного регистра 2 сдвига,отличных от нуля, на выходе элементаИ 4 постоянно находится уровень логического нуля, а сумматор 3 по модулюдва реализует операцию суммированияпо модулю два содержимого всех К разрядов регистра 2 сдвига, входящих вцепь обратной...
Генератор псевдослучайных кодов
Номер патента: 1322431
Опубликовано: 07.07.1987
Авторы: Бохан, Дербунович, Донец, Либерг, Фролова
МПК: H03K 3/84
Метки: генератор, кодов, псевдослучайных«
...частотой переключения. После окончания процесса заполнения блока 4 памяти на вход управления первого коммутатора 3 поступает сигнал управления, который отключает адресные входы блока 4 памяти от счетчика 2 и подключает их к блоку 1 формирования псевдослучайных чисел. На этом режим задания частоть; переключения каждого из разрядов генерируемых кодов завершается.В режиме генерации псевдослучайных кодов импульсы тактовой частоты, поступающие на шину 14 тактовых импульсов, обеспечивают формирование блоком 1 равномерно распределенных псевдослучайных чисел, поступающих на адресные входы блока 4 памяти, Код номера выхода устройства с выхода блока 4 памяти поступает на вход дешифратора 5 и обеспечивает возбуждение одного из его выходов,...
Устройство для контроля выполнения программ (его варианты)
Номер патента: 1315981
Опубликовано: 07.06.1987
Авторы: Антосик, Дербунович, Ковалев, Мызь, Шандрин
МПК: G06F 11/26
Метки: варианты, выполнения, его, программ
...схемы блоков соответственно регистров, мик" ропрограммного управления и выделения максимального и минимального количеств импульсов предлагаемого устройства (вариант 1); на фиг.7-9 - функциональные схемы блоков соответственно микропрограммного управления, счетчиков и коммутатора устройства для контроля выполнения программ (вариант 2); на фиг.10 - Функциональная схема блока сопряжения микроЭВМ; на фиг,11 - пример выделения линейных участков программы: на фиг.12 - временная диаграмма, поясняющая работу известного устройства при отсутствии сбоев; на Фиг.13 - временная диаграмма, поясняющая работу известного устройства при возникновении сбоев программного счетчика микро- ЭВМ; на Фиг.1 Щ - фрагмент программы, иллюстрирующий...
Способ управления интенсивностью турбулентности в плоско параллельном потоке
Номер патента: 1298435
Опубликовано: 23.03.1987
Авторы: Дербунович, Земская, Репик, Соседко
МПК: F15D 1/00
Метки: интенсивностью, параллельном, плоско, потоке, турбулентности
...турбулентности позволяет определить характерные размеры ячейки сетки, управляющей интенсивностью турбулентности в плоскопараллельном потоке, и ее расстояние вверх по потоку от рабочей части потока для обеспечения заданной интенсивности турбулентности в рабочей части.На практике весьма важной задачей является получение минимальной интенсивности турбулентности в рабочей части потока, в первую очередь в измерительном сечении аэродинамической трубы. Для достижения этого, как показали экспериментальные исследования, расстояние Х от рабочей части потока до управляющей турбулентностью сетки и характерные размеры М ее ячеек при фиксированном расстоянии Х до рабочей части необходимо определять из соотно- шения Устройство (фиг. 1) содержит...
Генератор псевдослучайных чисел
Номер патента: 1257814
Опубликовано: 15.09.1986
Авторы: Дербунович, Кордюмов, Осадчий, Холодов, Шандрин
МПК: H03K 3/84
Метки: генератор, псевдослучайных«, чисел
...сигналы, и на его выходе появится логический 0, индицирующий неправильную работу.Устройство обнаруживает отказы в цепях тактовых импульсов. При правильной работе устройства его останов производится сигналом с выхода задатчика 16 ддины последовательности. Логический 0 возникает на этом выходе только тогда, когда счетчик 10 отсчитал заданное число тактов. Этот же сигнал индицирует окончание последовательности после выдачи заданного числа псевдослучайных чисел, Отсутствие сигнала окончания последовательности в ожидаемый:момент времени обнаруживает неисправности генератора 14 тактовых импульсов.Неисправности, раздельно возникающие в цепях тактовых импульсов счетчика 10 и регистра 1 сдвига индицируются элементом индикации 9, так как...
Устройство для контроля интегральных микросхем памяти
Номер патента: 1226532
Опубликовано: 23.04.1986
Авторы: Бохан, Дербунович, Кимарский, Кузовлев, Либерг, Черняк
МПК: G11C 29/00
Метки: интегральных, микросхем, памяти
...микросхемы",поступающих на его тактовый вход с.выхода формирователя 4 и после каждых К импульсов выдает импульс переноса, который (если задан режим измерения напряжений питания в процессе прохождения проверяющего теста)поступает через элементы И-ИЛИ 17на вход третьей группы счетчиков 9и изменяет их содержимое. С выхода генератора 23 напряжение помехи в виде белого шума поступает на пороговый элемент 24, который осуществляет формирование прямоугольных импульсов. Наличие импульса соответствует тому случаю, когда действующее напряжение суммы гармоник, образующих в совокупности белый шум, превышает значение порогового напряжения, Таким образом, на вход сброса в нуль третьего счетчика 21 через элемент И 25, если на его втором входе...
Устройство для контроля времени выполнения программ
Номер патента: 1176336
Опубликовано: 30.08.1985
Авторы: Баженов, Беличенко, Дербунович, Либерг, Моисеев, Мызь
МПК: G06F 11/28
Метки: времени, выполнения, программ
...переходы яв-.ляются запрещенными. Разрешенныепереходы записываются в ППЗУ блока19 ассоциативной памяти.Пример построения графа переходовприведен на фиг.Зб, где 22,26,31,27,28,29 - метки сегментов. Переход отгегмента "26" к сегменту "22" является разрешенным переходом, а переход 1 11 ф 126 - 28 - запрещенным.Контроль в устройстве сводится к одновременному контролю длительности выполнения программы и соответствия выполняемых программой переходов графу переходов:.В начале каждого контролируемого сегмента происходит программное обращение МП-системы к устройству с помощью команд обращения к внешним устройствам, например, команда вывода ОИТ,Устройство для МП-системы является внешним. Связь между устройством и МП-системой происходит через...
Устройство для умножения
Номер патента: 1156064
Опубликовано: 15.05.1985
Авторы: Дербунович, Шатилло
МПК: G06F 7/52
Метки: умножения
...тактовыми входами устройства, вторые управляющиевходы одноразрядных сумматоров р-йи 2 р-й строк матрицы соединены соответственно с первым и вторым входамисброса устройства, выходы переносаодноразрядных сумматоров 2 р-й строкиматрицы соединены с вторыми информационными входами соответствующих од"норазрядных сумматоров первой строкиматрицы, выходы одноразрядных сумматоров с второго по и -й и 2 р"й строкиматрицы соединеныс третьимивходами одноразрядных сумматоровсоответственно спервого по(д) -й первой строки матрицы. 2В исходном состоянии на входах 8. 1, 8. 2, 9, 1 и 9. 2 установлен сигнал "1". Перед началом работы умно- жителя на вход 9.2 подается отрицательный импульс, который сбрасывает одноразрядные сумматоры 4. 1-4, и в нулевое...
Устройство для контроля интегральных микросхем памяти
Номер патента: 1144154
Опубликовано: 07.03.1985
Авторы: Бохан, Дербунович, Кимарский, Кузовлев, Либерг, Черняк
МПК: G11C 29/00
Метки: интегральных, микросхем, памяти
...с выходами генераторовимпульсов и одним из выходов пер-.вого блока управления, выход второ- З 0го формирователя управляющих сигналов является первым выходом устройства, первым входом которогоявляется вход одного из генераторовимпульсов, программируемый блок 35питания и датчик температуры, выходы которых являются соответственно вторым и третьим выходами устройства, триггер, выход которогоподключен к входу третьего формирователя управляющих сигналов,пульт управления, соединенный с первым и вторым блоками управления,первый счетчик и группы счетчиков,одни из выходов которых подключены соответственно к управляющимвходам первого и второго формирователей управляющих сигналов, программируемого блока питания и датчикатемпературы и к...
Запоминающее устройство с обнаружением ошибок
Номер патента: 1129655
Опубликовано: 15.12.1984
Авторы: Дербунович, Либерг
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
...с шиной нулевого потенциала, второй вход первого ключа и управляющие входы накопителя являются управляющими входами устройства, контрольными выходами которого являются счетные выходы счетчика,На чертеже представлена функциональная схема предложенного устройства.Устройство содержит накопитель 1, первый 2 и второй 3 информационные регистры,адресный регистр 4, элементы ИЛИ 5, первый 6 и второй 7 блоки свертки по модулюдва, сумматор 8 по модулю два, счетчик 9с счетными выходами 10, элемент И - ИЛИ -НЕ 11, элемент И - НЕ 12, элемент И 13,триггер 14. На чертеже обозначены первый15 и второй 16 управляющие входы накопителя 1, Устройство содержит также первый17 и второй 18 ключи. Элементы И - ИЛИ -НЕ 11, И - НЕ 12, И 13 и триггер 14 могутбыть...
Ячейка однородной структуры
Номер патента: 1019436
Опубликовано: 23.05.1983
Авторы: Авилов, Дербунович, Мызь
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...в структуру, построеннуюна ее основе вложить схемы с размерностью, выходящей за размеры структуры, в результате чего снижается коэффициент использования оборудования.Целью изобретения является расширение области применения ячейкиза счет возможности реализации булевых функций, заданных в виде релейно-контактных схем более разветвленной структуры,Поставленная цель достигается тем, цто в ячейку однородной струк туры, содержащую триггеры, элементы И, ИЛИ и НЕРАВНОЗНАЧНОСТЬ, причем первый и второй входы настройки ячейки подключены к информационным входам первого и второго триггеров соответственно, входы установки в ноль которых подключены к входу установки в ноль третрего триггера и к входу установки в ноль ячейки, вход уп"равления...
Запоминающее устройство с самоконтролем
Номер патента: 970480
Опубликовано: 30.10.1982
Авторы: Алдабаев, Белов, Дербунович, Диденко, Загарий, Конарев, Ручинский
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...входу на схему 13 сравненияпри этом поступает сигнал разрешениясравнения из блока 15.На выходе схемы 13 сравнения формируется результат контроля неисправного кристалла накопителя 5 в видевектора ошибки.При несовпадении кодов слов напервом и втором входах схемы 13 сравнения вектор ошибки поступает навход шифратора 16, который формирует код.ошибки для данной ячейки и за"писывает его в функицональную частьассоциативного накопителя 17. Приэтом в аргументную часть накопителя17 записывается код адреса неисправной ячейки с вчходов регистра 1.Назначение и работу шифратора 16рассмотрим на следующем примере. Допустим, блок 11 корректирует однуошибку в слове из и разрядов накопителя 5. Ставится задача увеличитьмощность корректирующего кода в...
Способ переработки сульфата кальция
Номер патента: 965994
Опубликовано: 15.10.1982
Авторы: Дербунович, Жижин, Костыльков, Носов, Урсина
МПК: C01B 17/50
Метки: кальция, переработки, сульфата
...при обжигеФосфогипса фракционного состава150 мкм при 1200 С в указанной последовательности. В табл. 1 показановлияние времени восстановительногопериода на скорость разложения Са 504при обжиге фосфогипса (СаО - 398; 3550 - 54,92; РО - 1,0; Р О.1,33; Н О - 3,15),В таблице 2 приведены результатыпо обработке полученного после вос: становления Са 504 в течение двух минут полупрбдукта в нейтральной атмосфере при 1200 С.Оптимальным является время восстановительного режима 2 мин и времяразложения в нейтральной атмосфере 41 мин. Необходимая цикличность выбирается в зависимостиот, состава,,диаметра частиц сырья и температурыпроцесса.Предлагаемый способ реализуетсяследующим образом.Сырье, например фосфогипс, предварительно сушат и подают в...
Способ гранулирования фосфогипса
Номер патента: 943213
Опубликовано: 15.07.1982
Авторы: Дербунович, Жижин, Карпов, Костыльков, Носов, Рогачев, Урсина
МПК: C04B 11/00
Метки: гранулирования, фосфогипса
...гуа- СЗО 3 ч,60; БО 5)бр МЯС 2 ю 80 нулы с прочностью 15-25 кгс/см и Рр О. 1,50 ГеО 0,12,; Р 0,3 5; объемным весом, 0,9-12 г/см 510 о 1,10, содержит комгоненты, спо 1 Особные в восстановительнсй атмосфе- Параметры процесса приведены в ре образовать легкоплавкие эвтектики таблице.1оПараметры Состав атмосферы сушки, мол,41 СО=О,О 1 СО=0,03СО=О,05СО.-5 О Н=.О,О 5 Н =.5,01 СО=2, 01 С 0=2, .О нергозатраты,ккал/ кг 1-ОО 1 СОО 1500500 1950,100 00,1500 продукта Время сушк 25 Ве 3 /чина 18 15 П ОО,:но -.,т;5 1 Й 12 10 и м е р . ООО к; фосфогип са дигидрата с Общей влажнОстью ч)оодв подают Б гранулятОр сушилку барабан но О ти пакоторыи Отаплие ают при" родным г а 3 Ом С жи гание природного газа Осуществляют с избытком воздуха 098....
Ячейка однородной структуры
Номер патента: 941996
Опубликовано: 07.07.1982
Авторы: Дербунович, Мызь
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...элементыИ 5 и 6, элемент 7 ИЛИ, входы 8 и 9настройки, вход 10 переменной ячейки,вход 11 сброса, вход 12 управления,информационные входы 13 и 14, выходы15 и 16.Входы триггеров 1 и 2 подключенысоответственно к входам 8 и 9 настройки ячейки, вход триггера 3 - квходу 10 переменной ячейки, входыустановки в ноль триггеров 1,2 и 3 к входу 11 сброса, а другие их входысоединены с входом 12 управленияячейки, причем выход триггера 1 соединен с одним из входов элемента5 9419 4 "Неравнозначность", другой вход которого подключен к выходу триггера 3, а выход соединен с входом элемента И 5, другой вход которого подключен к информационному входу 13 ячейки, а 5 выход - к входу элемента ИЛИ 7, другой вход которого подключен к информационному...
Устройство для умножения
Номер патента: 894703
Опубликовано: 30.12.1981
Авторы: Дербунович, Шатилло
МПК: G06F 7/52
Метки: умножения
...процесса в логическом элементе И припереходе из "1" в "0",9 й- максимальное время переходного процесса в сумматоре. при переходе действительного состоянияв инертное,1 Е -ОС - максимальное время переходного процесса в логическом элементе ИЛИ припереходе "1" в "0", и определяется элементной.ба 19зои, в которои выполняетч мся устройство для умножения.Второй этап - рабочий. На входахустройства А, А, А , А, В В 2, ВВ 4 устанавливаются сигналы, соответствующие разрядам двоичных сомножителей А(А 1, А, А, А)и В(В 1, В,В, В 4 ). По установлении этих сигналов на вход г подается сигнал "1",приводящий устройство в рабочее сос"тояние. Сигнал со входа г, черезвремя, определяемое элементом 18 за"держки поступает на входы сумматоров 6-17. Задержка...
Способ получения обесфторенных фосфатов
Номер патента: 881092
Опубликовано: 15.11.1981
Авторы: Дербунович, Карпов, Костыльков, Микитенко, Урсина
МПК: C05B 13/02
Метки: обесфторенных, фосфатов
...мм результаты процесса резко ухудшаются, что объясняется, видимо, механизмом диффузионных процессов гидротермической переработки, а при тонинепомола менее 0,05 мм происходит большой вынос серы с отходящими газами,что ухудшает процесс обесфторирования,П р и м е р 1. На производство1000 кг обесфторенных фосфатов подают95 кг 41-ной фосфорной кислоты и986,7 кг фосфорсодержащего сырья следующего составаРО 9 - 37,6 СаО - 51,1Г - 0,81 Ге 05 - 0,37СОг - 1,88 И.п.л. 2,0+М 90 - 3,5 К.О, - 2,74 25и 2, 1 кг элементарной серы с тонинойпомола 0,05 мм, что соответствует0,5 на тонну Р 05. Процесс ведут вовращающейся печи в течение 10,5 ч Таблица 1 0,10 ог о,г 5 0,35 0,50 0,60 0,70 0,80 1,00 1,го 1,50 0,05 109 109 109 199 100 95 95 95 100 95 12...
Устройство для воспроизведения переключательных функций
Номер патента: 875638
Опубликовано: 23.10.1981
Авторы: Дербунович, Мызь
МПК: H03K 19/02
Метки: воспроизведения, переключательных, функций
...соответственно, на входы ячеек сети с координатами (1,1) и (1,2) подаются настроечные переменные а= а, = 0 (задающие замыкающий вид контактов), обмотки реле 8 этих ячеек обесточены, . контакты 9 - 10 разомкнуты, контакты 11 - 12 замкнуты. При этом, если переменная А = О (В = 0), обмотка реле 2 обесточена, контакты 3 - 4 разомкнуты и, следовательно, обмотка реле 15 обесточена. Таким образом, контакты 16 - 17 остаются разомкнутыми до тех пор, пока не изменит свое значение переменная А (В), воспроизводя на выходе значение А = 0 (В = 0), При А = 1 (В = 1) обмотка реле 2 записывается, контакты 3 - 4 замыкаются и логическая константа со входной шины 20 подается на оьмотку реле 15, контакты 6 17 замыкаются, воспроизводя на выходе значение...
Устройство для синтеза тестов
Номер патента: 857998
Опубликовано: 23.08.1981
Авторы: Дербунович, Овчаренко, Фролова
МПК: G06F 11/22
...поступающему на регистр 15, происхоДит сдвигсодержимого регистра на два разряда.По следующему сигналу от блока 5,поступающему на сумматор 19, происходит сравнение терка регистра 14 сосдвинуться термом регистра 15 и сложение с содержимыми суьиатора 19. Еслипосле этого цикла содержимое сумматора 19 не равно фОф, можно утверждать, что терм регистра 14 не покрывает тари регистра 16, Если иа выходе элемента И 22 единица, необходимо перейти к модификации термов.Поясним все три варианта конкрет- Ииыми примерами.Вариант покрытияг в регистре 3терм А 1 Х 2 ХЗ, в регистр 2 - термх 1)2 Х 3 Х, т.е. в терке регистра 2содержатся все переменные терка реги Остра 3,Вариант неиокрытияг в регистре 3 терм Х 1 Х 2 ХЗ, в регистре 2 " термХ 1 Х 2 А 3 Х 4,...
Устройство для контроля цифровыхсхем
Номер патента: 849217
Опубликовано: 23.07.1981
Авторы: Дербунович, Мызь, Потепух
МПК: G06F 11/26
Метки: цифровыхсхем
...контролируемого 20объекта. В первом режиме, если напару управляющих входов данного входвыходного узла, состоящего из трехэлементов с тремя устойчивыми сос-,тояниями, и элементы ИЛИ-НЕ приходит 25соответствующая комбинация (01) свыходов регистра маски, элемент 12открывается, а элементы 13 и 14 закрываются, Контрольные сигналы с вы- фхода регистра задания через преобразователь поступают на вход контролируемого объекта,Во втором режиме, если .на парууправляющих входов данного вход-вы- .ходного узла приходит соответствующая комбинация (10) с выхода регистра маски, элементы 12 и 13 закрыты и открыт элемент 14. Сигналданного выхода контролируемого объекта поступает через элемент 14 навход преобразователя б, 4 ОВ третьем режиме, если на...
Запоминающее устройство с самоконтролем
Номер патента: 847377
Опубликовано: 15.07.1981
Авторы: Алдабаев, Белов, Дербунович, Диденко, Загарий, Конарев, Литкевич, Ручинский
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...адресную 12 и управляющую 13 шины. Устройство имеет информационные вход 14 и выход 15 и контрольный выход 16. Входы регистра 1 адреса соединены с адресными шинами 12 устройства, одни из выходов - со входами дешифратора 2 и управляющими входами первого коммутатора 4, а другие выходы - с адресными входами накопителя 3. Стробирующие 50 входы накопителя 3 подключены к соответствующим выходам дешифратора 2, а выходы - к информационным входам первого коммутатора 4, выход которого является информационным выходом 15 ы устройства, Первый вход второго коммутатора 9 подключен к выходу первого коммутатора 4 и первому входу элеменФормирователь 10 контрольных сигналов представляет собой схему сверт. ки, например, по модулю 2, и формирует два...
Устройство для контроля блоковоперативной памяти
Номер патента: 832603
Опубликовано: 23.05.1981
Авторы: Белов, Дербунович, Диденко, Сирченко
МПК: G11C 29/00
Метки: блоковоперативной, памяти
...числом единиц в коде. Работа устройства в девятом цикле контроля аналогична работе устройства в первом цикле контроля. В десятом цикле контроля на всех выходах, за исключением четвертого, блока 1 управления, формируются те же сигналы, что и во втором цикле контроля. При этом генерируется четвертое подмножество адресов А , которому принадлежат двоичные адреса с нечетным числом единиц в коде.Дальнейшая работа устройства в десятом - шестнадцатом циклах контроля аналогична работе его в первых восьми циклах, за исключением того, что запись и считывание тестовой информации осуществляется по третьим А и четвертым А 4 подмножествам адресов.Таким образом, для обнаружения кон стантных неисправностей в блоке оперативной памяти...
Множительное устройство
Номер патента: 817705
Опубликовано: 30.03.1981
Авторы: Дербунович, Лейкехман, Нешвеев
МПК: G06F 7/52
Метки: множительное
...и-ый ряд4 Ц, устройства. Ячейки 1 и 2 содержатузел 3 формирования переноса, сумматор 4 по модулю два и элемент И 5,ячейки 2 кроме указанных элементовсодержат элемент НЕ б,45 Первый вход узла 3 формирования.переноса каждой Е-ой ячейки )-го ряда соединен с первым входом сумматора 4 по модулю дна той же ячейки и свыходом сумматора 4 по модулю два(х)-ой ячейки (-1)-го ряда, второй вход узла 3 - со вторым входомсумматора 4 по модулю два той же ячейки и с выходом узла 3 формированияпереноса (1+1)-ойячейки )-го ряда,55третий вход узла 3 - с первым входом элемента И 5 той же ячейки и стретьими входами узлов 3 формирования переноса всех ячеек )-го ряда,четвертый вход узла 3 - с третьимвходом сумматора 4 по модулю два и60 с выходом элемента И 5...
Устройство для решения систем алгебраи-ческих уравнений
Номер патента: 807317
Опубликовано: 23.02.1981
Авторы: Дербунович, Евдокимов, Зубенко, Плющ, Шатилло
МПК: G06F 17/12
Метки: алгебраи-ческих, решения, систем, уравнений
...выражением (1), смладшими разрядами полученной суммы на сумматоре 12 и со значениемкомпоненты свободнйх членов РНа сумматоре 12 производится сум 2мирование частичных произведенийискомого вектора переменных х накоэффициенты и-ой строки матрицыВ с и младшими разрядами полученнойсуммы на сумматоре 124 и со значением компоненты свободных членов РВ искомое состояние на выходахгруппы Д-триггеров 1.5 записан вектор начального приближения х , Приопоступлении на входы 1 и 2 устройства вектора, правой части Р уравнения (1), на выходах первой группы сумматоров 124 и 12 вырабатывается в течение времени переходного процесса в схеме устройства,промежуточное значение вектора х".Группа компараторов 16 производитпоразрядное сравнение...
Комбинационный сумматор
Номер патента: 800992
Опубликовано: 30.01.1981
Авторы: Дербунович, Шатилло
МПК: G06F 7/50
Метки: комбинационный, сумматор
...у которых входы а 3 равны 00 и 11.5 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 Таблица 2 1 0 0 -- 0 0 0 1 1 0 0 0 0 1 0 1 1 0 0 1 1 1 0 1 1 О 1 0 1 1 0 1 1 0 1 1 0 О 1 1 0 1 0 0 1 1 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 1 О, 1 1 1 1 0 1 0 0 0 0 50 со входами инверсных значении пер .го и второго операндов и входом прмого значения переноса из предыдущего разряда сумматора, входы четвертого элемента И соединены соответственно со входами прямых значений первого и второго операндов и входоминверсного значения переноса из предыдущего разряда сумматора, входы пятого элемента И соединены соответственно со входами инверсного значения 60 первого, прямого значения второгооперандов и входом прямого значенияпереноса из предыдущего разрядасумматора,...
Устройство для решения системалгебраических уравнений
Номер патента: 798861
Опубликовано: 23.01.1981
Авторы: Дербунович, Евдокимов, Плющ, Шатилло
МПК: G06F 17/12
Метки: решения, системалгебраических, уравнений
...системы уравнений (1) Г -.Г на входы устройства 1 на выходах группы сумматоров вырабатывается новое значение вектора Х в течение времени Переходных процессов схемы. Компаратор б сравнивает поступающие на первую и вторую группы входов значения кодов и как только произойдет изменение 40 какого-либо входа, компаратор вырабатывает сигнал несоответствия, который поступает на элемент задержки 7. Элемент задержки 7 задерживает выходной сигнал с компаратора б на время, 45 необходимое длятого, чтобы все группы выходов сумматоров установились в устойчивое состояние.По истечении времени задержки на элементе задержки 7 генератор одиноч- о ных импульсов 8 выдает импульс на входы синхронизации группы Д-триггеров 4 и производит запись значения...