Блок задержки цифровой информации с самоконтролем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(5 Р 4 ( 11 С 29 0 УДАРСТВЕННДЕЛАМ ИЗОБРЕ МИТЕТ СССРИЙ И ОТКРЫТИИ ОПИСАНИЕ ИЗОБРЕТЕНИЯ(54) БЛОК ЗАДЕРЖКИ ЦИИ С САМОКОНТРОЛ ОЙ ИНФОРИАТОРСКОМУ СВИДЕТЕЛЬСТВУ(57) Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации, Цель изобретения - повышение надежности блока. Блок задержки цифровой информации с самоконтролем содержит блоки 1 и 6 кодирования, счетчик 2 адреса, накопители 3 и 10, элемент НЕ 4, регистры 5 и 11 числа, блок 7 сравнения, элемент ИЛИ 8, элемент И 9. Устройство позволяет различать случайные сбои и отказы (повторяющиеся сбои) разрядоввого накопителя, что повышает достоверность функционирования устройства. 1 ил,25 113689Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации.Цель изобретения - повышение надежности блока,На чертеже изображена структурнаясхема блока задержки цифровой информации с самоконтролем, 10Блок содержит первый блок 1 кодирования, счетчик 2 адреса, первыйнакопитель 3, элемент НЕ 4, первыйрегистр 5 числа, второй блок 6 кодирования, блок 7 сравнения, элемент 15ИЛИ 8, элемент И 9, второй накопитель 10, второй регистр 11 числа,вход 12 синхронизации, информационный вход 13, информационный выход 14,выход 15 "Наличие сбоя" и выход 1620"Наличие отказа".Устройство работает следующим образом.В начальный момент происходит обнуление всех регистров устройства(цепи обнуления не показаны).Далее на информационный вход 13устройства начинает поступать последовательность информационных слов,сопровождаемая синхроимпульсами типа 30"меандр". По каждому переднему фронтусинхроимпульса происходит увеличениеадреса в счетчике 2 на единицу, причем во время первой половины периодапроисходит чтение их ячейки информа 5ции, записанной К тактов назад(где К 2 ) - величина задержки, опРределяемая коэффициентом р пересчетасчетчика 2), а во время второй половины периода происходит запись в эту 40же ячейку информации, которая, в своюочередь, считывается через К тактов.Информационные разряды записываются в первый накопитель 3 вместе сосвоими контрольными разрядами. Контрольные разряды вычисляются как сумма по модулю ш соответствующего информационного слова. При считывании через К тактов осуществляется аналогичное вычисление контрольных разрядов 50для считанного информационного слова,которое по заданному фронту синхроимпульса заносится в регистр 5. Свертка по модулю ш реализуется блоком 6,Далее происходит сравнение контрольных разрядов вычисленных до записии после считывания из первого накопителя 3. Если контрольные разрядысовпадают,то на выходе блока 7 срав 22 2нения будет сигналлогического "0". В случае сбоя разрядов первого накопителя 3 совпадения контрольных разрядов не происходит и на выходе блока 7 сравнения устанавливается сигнал логической "1", Этот сигнал проходит на первый выход контроля устройства как информация о происшедшем сбое. В следующем такте этот же сигнал о сбое через элемент ИЛИ 8 записывается во второй накопитель 10, где осуществляется задержка информации о происшедших сбоях на 1 тактов (где 1=2 причем рд). Сигнал с выхода регистра 11 поступает через элемент ИЛИ 8 снова на вход второго накопителя 10. Таким образом, во втором накопителе 10 постоянно циркулирует по кольцу информация о происшедших в первом накопителе 3 .сбоях в различных ячейках. Предположим, что произошел отказ одной из ячеек памяти первого накопителя 3. Тогда информация о сбое поступает в кольцо, реализованное на втором накопителе 1 О. Через К тактов вновь осуществляется чтение из отказавшей ячейки первого накопителя 3 и информация о сбоях поступает на вход элемента ИЛИ 8. При этом на один из входов элемента ИЛИ 8 поступаетинформация о томпроисходили ли ранее сбои при чтении из этой ячейки. Если предыдущие сбои были зафиксированы, т.е. на входах элементов ИЛИ 8 и И 9 будут две единицы, то на выходе элемента И 9 появится сигнал логической "1", поступающий на выход 16 устройства и свидетельствующий об отказе ячейки первого накопителя 3. За время одного цикла основной задержки К второй накопитель успеет сделать Б циклов вспомогательной эаГ Кдержки (где Я =- в ),При этом, чем больше 1, тем больше вероятность правильного выделения отказавшей ячейки. Формула изобретения Блок задержки цифровой информации с самоконтролем, содержащий первый накопитель, счетчик адреса, первый и второй блоки кодирования, первый регистр числа и блок сравнения, причем управляющий вход первого накопителя и счетный вход счетчика адре20 25 Составитель В,РудаковТехред Л.Олийнык Корректор В.Гирняк Редактор А.Ворович Заказ 307/53 Тираж 590 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035,Москва, Ж, Раушская наб., д. 4/5 Производственно-полиграфическое предприятие, г.ужгород, ул. Проектная, 4.з 1368 са объединены и являются входом синхронизации блока, выходы разрядов счетчика адреса подключены к адресным входам первого накопителя инфор-.У 5 мационный вход которого является информационным входом блока, выходы информационных и контрольных разрядов первого накопителя соединены соответственно с входами информацион 10 ных и контрольных разрядов первого регистра числа, информационный выходкоторого подключен к входу второгоблока кодирования и является информационным входом блока, контрольныйвыход первого регистра числа соединен с первым входом блока сравнения,о т л и ч а ю щ и й с я тем, что, с целью повышения надежности блока, в неговведены второй накопитель, второйрегистр числа, элемент НЕ, элементИЛИ и элемент И, причем управляющийвход второго накопителя и вход элемента НЕ соединены с входом синхро" 922 4ниэации блока, выход элемента НЕ подключен к управляющим входам первого и второго регистров числа, вход первого блока кодирования соединен с информационным входом блока, выходы первого блока кодирования подключены к входам контрольных разрядов первого накопителя, выходы младших разрядов счетчика адреса соединены с адресными входами второго накопителя, выход которого соединен с информационным входом второго регистра числа, выход которого подключен к первым входам элемента И и элемента ИЛИ, выход которого соединен с информационным входом второго накопителя, выход блока сравнения соединен с вторыми входами элемента И и элемента ИЛИ и 1является выходом "Наличие .отказа" блока, выход элемента И является выходом "Наличие сбоя" блока, контроль" ный выход первого регистра числа сое динен с вторым входомблокасравнения.
СмотретьЗаявка
4082651, 16.05.1986
СПЕЦИАЛЬНОЕ ПРОЕКТНО-КОНСТРУКТОРСКОЕ БЮРО "ДИСКРЕТ" ОДЕССКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА
ЛАЦИН ВЛАДИМИР НИКОЛАЕВИЧ, ПОЛИН ЕВГЕНИЙ ЛЕОНИДОВИЧ, ДРОЗД АЛЕКСАНДР ВАЛЕНТИНОВИЧ, КАРПЕНКО ВИКТОР ПЕТРОВИЧ, ЛЕБЕДЬ ВАЛЕРИЙ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: блок, задержки, информации, самоконтролем, цифровой
Опубликовано: 23.01.1988
Код ссылки
<a href="https://patents.su/3-1368922-blok-zaderzhki-cifrovojj-informacii-s-samokontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Блок задержки цифровой информации с самоконтролем</a>
Предыдущий патент: Запоминающее устройство с самоконтролем
Следующий патент: Запоминающее устройство с самоконтролем
Случайный патент: Способ диффузионной сварки керамики