Устройство для программирования постоянных запоминающих устройств

Номер патента: 1372354

Авторы: Горский, Сюрдяев

ZIP архив

Текст

(56) Информлистокрамматор", ЛенингрПез 1 пЬез 14-23-7 ьное конс еское бю В,В.Сюрдяев88,8)11 р 1040-84 "Проадский ЦНТИ.9, 11 р 8. Фиг.1 АРСТВЕННЫЙ НОМИТЕТ СССРЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(54) УСТРОЙСТВО ДЛЯ ПРОГРАММИРОВАНИЯ ПОСТОЯННЫХ ЗАПОМИНАЮ 01 ИХ УСТРОЙСТВ (57) Изобретение относится к запоминаюшим устройствам и может быть использовано для занесения информации в полупроводниковые элементы памяти путем пережигания плавких перемычек и контроля занесенной информации. Цель изобретения - повышение быстродействия устройства, Устройство содержит блок 1 управления (клавиатура управления), блок 2 формирования одиночных импульсов, счетчик 3 адреса ПЗУ, дешифратор 4 (двоичногокода в код семисегментного индикатора), индикатор 5 адреса ПЗУ, блок6 формирования цикла программирования, индикаторы 7 набора программы,блок 8 поразрядного опроса наборапрограммы, блок 9 набора программа,блок 10 разрешения такта программирования, блок 11 формирования импульсов программирования, блок 12сравнения, блок 13 коммутации, усилитель 14, панель 15 для ПЗУ, индикатор 16 результата программирования, По завершении цикла программирования результат программированияиндицируется и сравнивается с набором программы блоком 12, В случаесовпадения ннформапнн блок 12 выдает Д 1сигнал на блок 11, который при повторном запуске цикла программирова" Сния формирует дополнительную сериюимпульсов программирования, характеризующуюся меньшим временем токовоговоздействия на запрограммированные вразряды, 2 ил, 136235440 Изобретение относится к запоминающим устройствам и может быть использовано для занесения информациив полупроводниковые элементы памятипутем пережигания плавких перемычеки контроля занесенной информации,Целью изобретения является повышение быстродействия устройства,На фиг1 представлена функциональная схема устройства; на фиг.2схемы соответственно блока поразрядного опроса набора программы,блока формирования цикла программирования, блока набора программы и 15блока разрешения такта программирования,Устройство содержит блокуправления (клавиатура управления), блок2 формирования одиночных импульсов, 20счетчик 3 адреса постоянного запоминающего устройства (ПЗУ), дешифратор 4 (двоичного кода в код семисегментного индикатора), индикатор5 адреса ПЗУ, блок 6 формированияцикла программирования, индикаторы7 набора программы, блок 8 поразрядного опроса набора программы,блок 9 набора программы, блок 10разрешения такта программирования, 30блок 1 Формирования импульсов программирования, блок 12 сравнения,блок 13 коммутации, усилитель 14, па.нель 15 для ПЗУ и индикатор 16 результата программирования. 35Блок 8 поразрядного опроса наборапрограммы состоит из счетчика 17 идешифратора 18, Блок 9 набора програкчы состоит из элемента 8 И-НЕ 19и коммутационного поля 20 (наборакнопок-ключей). Блок 10 разрешениятакта программирования состоит изпервого 21, второго 22 и третьего23 элементов НЕ, первого 24 и второго 25 триггеров и элемента 2 И-НЕ 26. 45Блок б формирования цикла программирования состоит из триггера 27, первого 28 и второго 29 элементов. 2 И-НЕ,На фиг.1 и 2 обозначены вход 30триггера 27, выходы 31-38 блока 9,выход 39 триггера 24 и выход 40 блока 10 формирования импульсов программирования,Устройство работает следующимобразом,55В разъем панели 15 подключаютмикросхему ПЗУ, подлежащую программированию, При нажатии на клавиатуреуправления (блок 1 управления) соответствующих клавиш в блоке 2 формируются сигналы, поступающие на входы блока 3 (счетчики адреса ПЗУ), На их выходах возникает кодовая комбинация, соответствующая числу нажатий, которая преобразуется дешифратором 4 в код семисегментного индикатора и отображается в шестнадцатиричном коде. Параллельно двоичная кодовая комбинация на выходах счетчика 3 адреса поступает через панель 15 на адресные входы ПЗУ.Набор программы (задание разрядов, подлежащих программированию), осуществляется нажатием клавиши соответствующих разрядов блока 9. Информация о наборе программы индицируется индикатором 7 и поступает в блок 12 сравненияПосле набора программы и адреса нажимается кнопка, запускающая блок 6 формирования цикла программирования, С блока 2 на вход 30 триггера 27 подается сигнал и приводит его в готовность, Сигнал с выхода триггера 27 запускает генератор на элементах 2 И-НЕ 28 и 29, Тактовые импульсы инвертируются элементом НЕ 21 и поступают на вход триггера 24, повторно инвертируются элементом НЕ 22 и поступают на вход триггера 24, включенного как делитель на два,С выхода триггера 24 тактовые импульсы, пройдя через элемент НЕ 23 и элемент 2 И-Е 26 (схема блокировки) поступают на счетный вход счетчика 17, Триггер 24 разрешает прохождение такта через схему блокировки, если соответствующая последовательности опроса кнопка 20 коммутационного поля (блок 9) не нажата. При этом с выхода элемента 8 И-НЕ 19 на информационный вход триггера 24 поступает сигнал, соответствующий уровню логического 0. Счетчик 17 при поступлении очередного такта инкрементирует. При этом на соответствующем числу тактовых импульсов дешифраторе 18 формируется уровень логического 0", В случае если соединенная с этим выходом дешифратора 18 кнопка коммутационного поля 20 блока 9 нажата, то сигнал, проинвертированный элементом 8 И-НЕ 9, поступив на информационный вход первого триггера 24, изменяет его состояние, в результате чего с прямого выхода 39 триггера 24 поступает сигнал на блок 11, а с инверсноговыхода - на элемент 2 И-НЕ 26, чтоблокирует поступление тактовых импульсов с триггера 25 на счетныйвход счетчика 17. Параллельно нажатая кнопка коммутационного поля 20коммутирует сигнал с дешифратора 18на соответствующий вход блока 13посредством выходов 31-38. Блок 11формирует серию импульсов программирования на время, определяемое блоком 12 сравнения. Серия программирующих импульсов усиливается усилителем14 и поступает на блок 13, где посигналу с блока 9 коммутируетсячерез панель 15 для ПЗУ на соответствующий разряд, По окончанию тактапрограммирования с выхода 40 блока11 поступает сигнал, который устанавливает триггер 24 в исходное состояние. Блок 10 разрешает работублока 8, и продолжается опрос блока9 набора программы, Дойдя до разряда, подлежащего программированию,операция повторяется в той же после- .довательности, При поступлении насчетный вход счетчика восьмого такта сигнал с его выхода изменяет состояние триггера 27, что завершаетцикл программирования и приводитсхему в исходное состояние,Предлагаемое устройство обеспечивает быстрый переход с разрядов,которые не подлежат программированию, к разряду, подлежащему программированию, за счет того, что длительность импульсов с выхода триггера 25 значительно меньше временипрограммирования импульсами с выходов блока 11,По завершению цикла программирования результат программированияиндицируется и сравнивается с набором программ блоком 12, В случаесовпадения информации блок 12 выдает сигнал на блок 11, который приповторном запуске цикла программирования формирует дополнительную серию импульсов программирования, характеризующуюся меньшим временем токового воздействия на запрограммированные разряды.Формула и э о б р е т е н и яУстройство для программированйяпостоянных запоминающих устройств,5 10 15 20 25 30 35 40 45 50 содержащее блок формирования одиночных импульсов, блок формированияцикла программирования, счетчик адреса, дешифратор, блок набора программы, блок коммутации, блок сравнения, блок формирования импульсовпрограммирования, усилитель и блокуправления,вход которого являетсяпервым информационным входом устройства, а выход подключен к входублока формирования одиночных импульсов, выходы которого соединены с установочным входом блока формированияцикла программирования и счетнымвходом счетчика адреса, выходы кото"рого соединены с входом дешифратораи являются первым информационнымвыходом устройства, первый выходблока набора программы соединен спервым информационным входом блокакоммутации, а второй выход " с первымвходом блока сравнения, выход которого соединен с входом блока формирования импульсов программирования,эыход которого соединен с входомусилителя, выход которого соединенс управляющим входом блока коммутации, выход которого является вторыминформационным выходом устройства, авторой вход блока сравнения являетсявторым информационным входом устройства, о т л и ч а ю щ е е с ятем, что, с целью повьшения быстродействия устройства, в него введеныблок поразрядного опроса набора программы и блок разрешения такта программирования, причем первый выходблока поразрядного опроса наборапрограммы соединен с входом блоканабора программы, второй выход -с синхронизирующим входом блока формирования цикла программирования,вход блока поразрядного опроса соединен с выходом блока разрешениятакта программирования, вход-выходкоторого соединен с входом блокаформирования импульсов программирования, информационный вход блока разрешения такта программирования соединен с третьим выходом блока набора программы, а тактовый вход - свыходом блока формирования циклапрограммирования.1372354 ставитель Л,Амусьевахред М.Дидык рректор М,Поко Редактор А,Ворович каз 485/42 ое ВНИИ о делсква 13035,наб д. изводственно-полиграфическое предприятие, г,ужгород, ул.Проектная,ТирГосу арственногом изобретенийЖ-Э 5, Раушская Помитета СССРи открытий

Смотреть

Заявка

3919189, 01.07.1985

ВОРОНЕЖСКОЕ СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКОЕ БЮРО "ПРОГРАММЭВМСЕРВИС"

ГОРСКИЙ КОНСТАНТИН ЭДУАРДОВИЧ, СЮРДЯЕВ ВИКТОР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G11C 7/00

Метки: запоминающих, постоянных, программирования, устройств

Опубликовано: 07.02.1988

Код ссылки

<a href="https://patents.su/4-1372354-ustrojjstvo-dlya-programmirovaniya-postoyannykh-zapominayushhikh-ustrojjstv.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для программирования постоянных запоминающих устройств</a>

Похожие патенты