Постоянное запоминающее устройство с коррекцией информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1368920
Авторы: Бокач, Пашковский
Текст
рифф ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ ОПИСАНИЕК АВТОРСКОМУ СВИ(54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРСТВО С КОРРЕКЦИЕЙ ИНФОРМАЦИИ(57) Изобретение относится к постянным запоминающим устройствам. Цизобретения - повышение надежностустройства. Устройство содержит накопитель 1-3, элемент 4 И, и элемент 5 НЕ. При подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителяформируется набор сигналов, определяющих необходимость коррекции, Если все эти сигналы "1", то при выборке функционирует основной накопительи запрещается функционирование корректирующего накопителя. Если хотябы на одном из разрядных выходов управляющего накопителя сигнал "0", тос помощью элемента 5 НЕ формируетсясигнал, разрешающий выборку из корректирующего накопителя. 1 ил,1 табл.8920 10 15 20 25 30 40 45 50 1 136Изобретение относится к постоянным запоминающим устройствам (ПЗУ).Цель изобретения - повышение надежности устройства.На чертеже приведена функциональная схема устройства.Устройство содержит первый 1, второй 2 и третий 3 накопители, элемент И 4 и элемент НЕ 5.Устройство работает следующим образом.а ЪПервый накопитель 1 емкостью 2 где а и Ь - число входов соответственно в первой и второй группах адресных входов, является основным и предназначен для хранения соответствующей информации. Второй накопитель 2 емкостью 2 = 2 ,где (с-Ь) и Ь - число входов соответственно в первой и второй группах адресных входов, является корректирующим,т.е. накопителем, предназначенным для хранения информации взамен информации основного накопителя (например, при необходимости изменения микрокоманды в основном ПЗУ). Третий накопитель 3аемкостью 2 является управляющим и предназначен для выдачи относительного адреса для второго накопителя 2. Элемент И 4 предназначен для разделения корректируемых и некорректируемых адресов. Если информация в первом накопителе 1 не корректируется, то на всех входах элемента И 4 будет "1" и на выходе этого элемента формируется сигнал разрешения функционирования основного накопителя. С помощью элемента НЕ 5 производится управление корректирующим накопителем.Если на управляющий вход накопителя подается сигнал, запрещающий выдачу информации, то на его разрядных выходах поддерживается третье (высокоимпедансное) состояние.Таким образом, при подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителя формируется набор сигналов, определяющих необходимость коррекции. Если все эти сигналы "1", то при выборке функционирует основной накопитель и запрещается функционирование корректирующего накопителя. Если хотя бы на одном из разрядных выходов управляющего накопителя сигнал "0",то с помощью элемента НЕ 5 формируется сигнал, разрешающий выборкуиз корректирующего накопителя.Временные задержки при выдаче праВильной и корректируемой информацииразные: корректируемая информация выдается позже, Поэтому возможны дваслучая использования предлагаемогоустройства. В быстродействующей системе, когда появление корректированной информации не успевает восприниматься в одном такте, имеет смыслвыдавать сигнал Коррекция , которыйостанавливает устройство на одинтакт. В сравнительно медленно действующих системах момент приема информации может быть настроен на выдачу корректируемой информации.Данные по расчету корректирующегои управляющего накопителей при разных значениях емкости основного накопителя сведены в таблицу,Формула и з о б р е т е н ия Постоянное запоминающее устройство с коррекцией информации, содержащее первый, второй и третий накопители и элементы И и НЕ, причем двегруппы адресных входов первого накопителя соединены соответственно с первой группой адресных входов вто 35 Рого накопителя и адресными входами третьего накопителя и являются адресными входами устройства, разрядные выходы которого соединены с соответствующими адреснымивходами второй группы адресных входоввторого накопителя, разрядные выходы которого объединены с. Разряднымивыходами первого накопителя и являются разрядными выходами устройства,управляющий вход первого накопителясоединен с выходом элемента И, о тл и ч а ю щ е е с я тем, что, с цельюповышения надежности устройства, входы элемента И соединены с разрядными выходами третьего накопителя, авыход соединен с входом элементаНЕ и является управляющим входом коррекции устройства, выход элемента НЕсоединен с управляющим входом выборки второго накопителя.
СмотретьЗаявка
3803839, 15.10.1984
ПРЕДПРИЯТИЕ ПЯ М-5339
ПАШКОВСКИЙ ФЕЛИКС ИОСИФОВИЧ, БОКАЧ МИХАИЛ АРСЕНТЬЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией, постоянное
Опубликовано: 23.01.1988
Код ссылки
<a href="https://patents.su/3-1368920-postoyannoe-zapominayushhee-ustrojjstvo-s-korrekciejj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство с коррекцией информации</a>
Предыдущий патент: Устройство для преобразования формата данных в доменной памяти
Следующий патент: Запоминающее устройство с самоконтролем
Случайный патент: Электромагнитный насос