G06F 7/50 — для сложения; для вычитания

Электрическая счетная машина

Загрузка...

Номер патента: 74977

Опубликовано: 01.01.1949

Авторы: Аврух, Гутенмахер, Попов

МПК: G06F 7/50

Метки: счетная, электрическая

...дополнительным числом. Для этой цели суммирующее устройство имеет общий комплект ламп вычитания 11 и в обоих сумматорах лампы вычитания 5 и 17,Комплекты 10 и 11 связаны таким образом, что прохождение импульсов вычитания в комплекте 11 от программного генератора импуль са 23 толо в сух.;атор меньшей суммы Определяется горением контрольной лампы срагнеппя в комплекте 10.5 операция. Заимствование десятков в высших разрядах производится в случае, если вычитаемая цифра больше уменьшаемой. Для этой цели в поло 5 кптелыом и Отрицательном сумматорах имеется комплект занм. ствованпя десятков 3 и 15.6 Операция, Заппсанньи на одном из сумматоров результат сложения и вычитания передается в другое устройство, не показанное на чертеже.Результат...

Способ суммирования чисел

Загрузка...

Номер патента: 117040

Опубликовано: 01.01.1958

Авторы: Заволокин, Юферова

МПК: G06F 7/50

Метки: суммирования, чисел

...и третье - перенос из младшего разряда) в виде импульсов напряжения.В зависимости от числа поступивших импульсов, сердечник будет перемагничен по частному циклу в одно из трех промежуточных состояний. ои схеме суммиро личества суммиру При этом слагаемыеэлемент одновременно лисчитывающего импульса.Считывающий импулперемагничивание сердечосуществляя -,ем самымиэлементе величины.С помощью специалходе интегрирующего элеимпульсов превращаетсяи переносу.Для осуществленияны схемы двухтактноговели бо с ны могу сдвигом ступать на интегрирующии времени, но до поступления ьс или импульсы (если он не ника в первоначальное масписывание накопленных днн) производя тное состояни интегрирующе ьных селектирующих цепей полученная на вымента временная...

Двухтактный сумматор параллельного действия на феррит транзисторных элнментах

Загрузка...

Номер патента: 122940

Опубликовано: 01.01.1959

Авторы: Бедров, Беляев, Носиков, Павлов

МПК: G06F 7/50

Метки: двухтактный, действия, параллельного, сумматор, транзисторных, феррит, элнментах

...частичного перенося. Сложение чисел производится за двз тяктя: в первом такте производится частичный перенос на оди; разряд непосредственно после сложения, во втором такте производится сквозной перенос.При умножении чисел сквозной перенос производится после всех сложений, что существенно сокращает время выполнения операции.Принцип работы сумматора показан на чертеже, В нижние кольца ячеек тактового переноса А поступают единицы переноса с триггеров Б, Эти импульсы записываются верхними кольцами вентилей В.При подаче на вентил 11 списывя 1 О 1 нсго тактового 11 п 1 лься сигнал переноса с выхода вентиля поступает в следующий разряд. На этом операция частичного переноса заканчивается, и в сумматор снова подается следующий код числа, и все...

Способ сложения двоично-кодированных чисел

Загрузка...

Номер патента: 124203

Опубликовано: 01.01.1959

Авторы: Букареев, Кумсишвили, Микеладзе, Чавчанидзе

МПК: G06F 7/50

Метки: двоично-кодированных, сложения, чисел

...чисел, включая разряды переполнения, последовательно разбивают на строго чередующиеся между собой группы 1-го и 2-го рода, затем производят поразрядное сложение внутри групп по правилам 1 и 2 соответственно, причем правило 1 представляет сложение по модулю 2, а правило 2 - его инверсию, При таком способе сложения отсутствует второе сложение по модулю 2 и, соответственно, второе инвертирование. Оно заменяется выдачей прямой или инверсной суммы по модулю 2 исходных чисел в зависимости от принадлежности разряда к 1-й или 2-й группе.Разбиение на группы разрядов осуществляечиная с младшего. Группа 1-го рода начинаетсяда, либо с разряда, непосредственно примыкаюющей группе 2-го рода. Кончается группа 1-го1=- 0,00010010 1101 0101110разбиение...

Одноразрядный двоичный кодово-позиционный сумматор трех чисел

Загрузка...

Номер патента: 124704

Опубликовано: 01.01.1959

Автор: Зайцев

МПК: G06F 7/50

Метки: двоичный, кодово-позиционный, одноразрядный, сумматор, трех, чисел

...схем 6 связаны с логической схемой ИЛИ (8), вырабатывающей код переноса, Выходом 5 суммы служит логическая схема ИЛИ (9), которая связана через логические схемы И (10 и 11) с входными зажимами сумматора и со схемой НЕТ (12). Указанное соединение элементов сумматора обеспечивает сложение трех одноразрядных чисел, представленных в двоичной системе счисления с выдачей результата сложения в той же системе. Описанный сумматор может быть использован в быстродействующих цифровых вычис лительных машинах, работающих по кодово-позиционному принципу. КОДОВО-ПОЗИЦИОННЫЙ ОДНОРАЗРЯДНЫЙСУММАТОР ТРЕХ ЧИСЕЛ аявлено 8 декабря 1 са 54 г. за М 46708 26 в Мин 1 приборостроения СССРтрех да для естных мости, ы тем, м И, споль- значи124704 Пр едмет...

Однотактный одноразрядный сумматор на феррит-транзисторных ячейках

Загрузка...

Номер патента: 126662

Опубликовано: 01.01.1960

Автор: Шишонков

МПК: G06F 7/50

Метки: одноразрядный, однотактный, сумматор, феррит-транзисторных, ячейках

...151 сдииицы лс) сноса.П 1)и подч(. иИу 7 ьса иа Один Вход с:ма то)а с.)абатызаст 5 сйка 1, и затем Яска 4 Выдает и)уьс суйэы. П;);1 подаче имиульсов на два входа су:матора срабатызают Яс;(5 1 и 3, и;)ичсм и)1:-.ульс ячеЙки ) зал(ос.цает Выда 11 импульса яекой 4 и устанавл)32 ст в положенис 155 Ячсйку э, О Око 1 чании импульса Ячсики о в Ячсик О 311- ПИСЫВВСТСЯ ЕД 1 ИИЦ 2 ПС)Сноса В СТаРШИИ Р 23 РЯД. ССЛИ ПодаОТСЯ ИМИЛЪ- сы на все т)и 3(од 2 су 1.2 то)а, то сэ 2 бать 32 от Яси:(и 1, 2 и 3, 1 э:1 этОм ВыдастсЯ импуетьс сухмы и записъ 32 етсЯ сднца пере 5 оса В ста 1) ший разряд. Подмагничиванис осуществляется по Цепи 7. Предмет изобретения 1. Однотактиый одноразрядный сумматор на (1)е;Нт-транзисторных Ячеиках 0 т 97 и ч 2 ю щ и и с Я...

Сумматор параллельного действия

Загрузка...

Номер патента: 126667

Опубликовано: 01.01.1960

Автор: Столяров

МПК: G06F 7/50

Метки: действия, параллельного, сумматор

...пя результата;Ф - отдельные фсрриты ргг;Стра и матрицы сквозного переноса с Выходными обмотками;У - усилители-форхПровятели ихпульсов;ФИ - ферритные матриць э;1 ементарых суммяторов.Д;1 И примера на матрице скВОзнОГО переноса сИ заштрихованы ферриты Ф, зяпрещасмые импульсом 5Шина читывания Ш прошивает все ферриты данного рязря а. К шинам с Нтывания подключены усилители считывания, число которых ра;.гно числу разрядов матрицы. На третьем этапе суммируются по модуло 2 суммы 5, и переносы Р; с матрицы ссвозчого переносаР 1 =Р. р - рПредлагается Видоизменение устройства, в котором путем введесия дополнтельнои матрицы и( ключается Второе сложение по модулю Дл 5 этого, после первого этапа Вырабатываются дополнительно сигнал 1 0)1=-Л, +В, и 5,...

Параллельный двоичный сумматор

Загрузка...

Номер патента: 126670

Опубликовано: 01.01.1960

Автор: Кубланов

МПК: G06F 7/50

Метки: двоичный, параллельный, сумматор

...через отверстие , Во втором такте происхоцит запись чисел (и переноса) в трансрлюксоре по обмоткам 1 Гг, 11) и 1 Г 4, проходяцим через окно . Полярность этих обмоток противоположа обмотке 1 Г 1. Импульс третьего такта подводится к обмотке 1 Г; про- содРщей через окно . На выходной оомотке 1 Гв, проходящей через ока и О, наводится Выходной импульс, если он имеет место. Импульс Ока ВыходнОЙ Обмотки Г 6 запускает блокинг-генератор на сердечн;кс г и полупрокодниковом триоде Т, по цепи базы т;)иода Т Наля Гие Рыходного импульса обусловлено поступлением только одного импульса исла во втором такте.Если импульсы чсла не поступили или их два и Оолее, то на вы- ;ОдноЙ обмотке 1 ГБ Ри оудет импульса, достаточноГО для ср 2 оатыва 1;я ыходнОГО...

Сумматор на феррит-транзисторных ячейках

Загрузка...

Номер патента: 127864

Опубликовано: 01.01.1960

Авторы: Голубев, Кучеров, Петрухин

МПК: G06F 7/50

Метки: сумматор, феррит-транзисторных, ячейках

...В ЦЕЦЦ СКВОЗНОГО ЦСРС косаЦМЦУЛЬСОМ с выхода 0 триггера соответствующе 0 разряда записывается также кодПри подаче на счетцыс В.;оды три)геров втс)рого сна)аемого автоматически происходит, ввод единиц переносов В цсць сквозного псреНОСа 4. НЕОбХОдИМая ЗадержКа Прц ЭТОМ ОбЕСПСЧИВает я ИССИ)Метрцс)- цосью ьлыхода 1 триггера цо огцоц)сии 0 к счетною Входу.ЕДИНИца ПЕрЕНОСа, аСПрОСТрИяяЬ цО цСП:1 СВОЗНОГО ПЕрецс)Са, через ячейки г) проходиг 1 акжс на счетные Входы о трцггеОВ 1 с 001 Встствм)опих разрядов сумма 10,)а. Ячсцкц 7 Осуц)ест)л 51 ю 1 31 держкъ импульсов межразрядных переносов и отличаются от обычных ферри - грацзисторцых ячеек тем, гго онц выполнены; большим з.1 аченцем коэффИциЕНа П 0.10 жИТЕ,1 ЬНОИ ОбратН 01 ВЯЗИ МЕсду...

Сумматор последовательного действия

Загрузка...

Номер патента: 133679

Опубликовано: 01.01.1960

Автор: Брусенцов

МПК: G06F 7/50

Метки: действия, последовательного, сумматор

...собирательную схему 15, к которой также подключен выход переноса полусумматора 2. В случае, когда из первого и второго полусумматоров приходят совпадающие по времени и противоположные по знаку сигналы переноса, на входе схемы 15 происходит их взаимная компенсация, Одновременного поступления из обоих полусумматоров единиц переноса одного и и 6; 7 и 8, схем и собирательных,14 133679 того же знака не бывает. Цифры суммы появляются на выходе 12 сумматора.Троичный полусумматор выдает цифры суммы и переноса в следу 1 ощий разряд в зависимости от поступающих на его входы цифр слагаемых а и в в соответствии с таблицей:Слагаемое а О 1 О - 1 О 1 - 1 1 - 1Слагаемое в О О 1 О - 1 - 1 1 1 - 1Сумма О 1 1 - 1 - 1 О О - 1 1Перенос О О О О О О О 1 -...

Сумматор последовательного действия

Загрузка...

Номер патента: 133680

Опубликовано: 01.01.1960

Авторы: Котляров, Михайлычев

МПК: G06F 7/50

Метки: действия, последовательного, сумматор

...если оба слагаемых равны 1, и в положение О, когда оба слагаемых равны О, Триггер 3 управляет схемой 4 равнозначности и схемой 5 отрицания равнозначности. Схема равнозначности, кроме того, управляется сигналами с различных плеч триггеров 6 и 7 слагаемых. При подаче на входной зажим 8 сдвигающих импульсов на выходе схемы 4 появится сигнал, если имеется совпадение состояний триггеров 6, 7 и с триггера 3 переноса подается нулевой потенциал. Управление с триггера 3 осуществляется через замедляющую интегрирующую цепочку, что обеспечивает надежное срабатывание схемы 4,Схема 5 отрицания равнозначности отличается от схемы 4 тем, что она управляется сигналами с одинаковых плеч триггеров б и 7 слагаемых и в ней отсутствует интегрирующая цепочка....

Двухтактный однозарядный сумматор комбинационного типа

Загрузка...

Номер патента: 138092

Опубликовано: 01.01.1961

Автор: Кучеров

МПК: G06F 7/50

Метки: двухтактный, комбинационного, однозарядный, сумматор, типа

...тактовым импульсом ТИ вывод импульса суммы , - одновременно с вторым тактовым импульсом ТИ,.Предлагаемый сумматор работает следующим образом.Пусть, например, на вход сумматора подается импульс ь который поступает на запись единицы в сердечники 1, 4 и 5 и на запись нуля в сердечники 2 и 3. При этом единица будет записана только в сердечнике 4, Сердечники 1 и 5 благодаря наличию в них запрета, создаваемого тактовым импульсом ТИ будут находиться в нулевом состоянии. При поступлении второго тактового импульса ТИ на выходе ячейки ФТ 1 появляется импульс, соответствующий сумме ,.При подаче на вход сумматора двух любых импульсов, например, 1 и , единица записывается только в сердечнике 5, в котором в этом случае ЗАПРЕТ не создается,...

Двоичный параллельный сумматор со сквозным переносом

Загрузка...

Номер патента: 142818

Опубликовано: 01.01.1961

Авторы: Афиногенов, Колосов

МПК: G06F 7/50

Метки: двоичный, параллельный, переносом, сквозным, сумматор

...второго с.мого. Слагаемые а и в подаются в прямом коде. Работа схемы п нократном суммировании происходит в четыре такта.В первый такт слагаемое а, подаваемое на вход 11, записывается в регистр первого слагаемого (ферриты 7, 8), а слагаемое в, подаваемое на вход 12, записывается в регистр второго слагаемого (ферриты 9 и 10). Во второй такт импульс тока подается на вход 13, В зависимости от состояния ферритов регистров слагаемых этот импульс142818проходитафнафщМьч 14, 15 или 16, перемагничивая соответствующие ферриты сумматора, причем импульсом тока не только перемагничивается в состояние 1 соответствующий феррит, но и записывается состояние 9 мв остальные ферриты.В третий такт импульс поступает на вход 17 или 18 в зависимости от...

Двухтактный одноразрядный сумматор комбинационного типа

Загрузка...

Номер патента: 144641

Опубликовано: 01.01.1962

Автор: Кучеров

МПК: G06F 7/50

Метки: двухтактный, комбинационного, одноразрядный, сумматор, типа

...импульсы переноса. снимаемые с ячеек 2 и 5. Ввод слагаемыхз и переноса производится по первому такту (шина У), а вывод суммы Х - по второму такту (шина УУ).При подаче на вход одного из трех входных импульсов на выходе ячейки 7 образуется импульс, соответствующий сумме. При подаче на вход двух любых из трех входных импульсов на выходах ячеек 2 и 5 образуется импульс, соответствующий переносу.При подаче на вход сумматора трех входных импульсов с ячейки 3 снимается импульс, соответствующий сумме, а с ячеек 2 и 5 - импульс, соозветствующий переносу. Последний запоминается в ячейке о и одновременно запрещает появление импульса на выходе ячейки 7,144 б 41 Очевидно, что запрещающий импульс должен по длительности перекрывать...

Одноразрядный сумматор на ферритовых сердечниках

Загрузка...

Номер патента: 147031

Опубликовано: 01.01.1962

Авторы: Киселев, Чечурин

МПК: G06F 7/50

Метки: одноразрядный, сердечниках, сумматор, ферритовых

...со входом блока ключей 2, второй вход которого с помощью систем шин 1 из 10 соединен с вспомогательным блоком 3, служащим для учета переноса из младшего разряда. Выход блока ключей 2 через выявитель переноса 4 соединен с выходами переноса и суммы 2 из 5. Цикл работы предлагаемого .сумматора состоит из трех тактов. В первом такте производят начальную установку блока 1, считывание переноса с последующей передачей его в старший разряд.Кго 1471 13 Предмет изобретения Одноразрядный сумматор на ферритовых сердечниках, использующий принцип распределения токов, о т л и ч и ю щ и й с я тем, что, с целью реализации сложения в циклическом варианте кода 2 из 5 и повышения надежности, в нем вход второго слагаемого соединен с анализатором кода,...

Двоичный одноразрядный сумматор с использованием радиоимпульсов

Загрузка...

Номер патента: 151113

Опубликовано: 01.01.1962

Автор: Константиновский

МПК: G06F 7/50

Метки: двоичный, использованием, одноразрядный, радиоимпульсов, сумматор

...контуры, настроенные на частоты - , образованные конденсаторами 2 и индук 2тивностями 3.Дополнительный контур в элементе ИСКЛЮЧЕННОЕ ИЛИ также настроен на частоту - и образован конденсатором 4 и индуктивХ2постыл б. Во все контуры входят нелинейные емкости триодов (на чертеже не показаны), Выходы А и В регистров соединены со входами триодов через элементы связи б, 7, 8 и 9. Сигнал суммы У снимается с контура элемента ИСКЛЮЧЕННОЕ ИЛИ, К контуру элемента И подключена запоминающая ячейка 10, выполненная, например, в виде параметрического триггера. Выход С запоминающей ячейки 10 соединен с входами обоих триодов элементами связи 11, 12, для передачи сигнала переноса. Коэффициент передачи элементов связи б, 7 и 11 устанавливается примерно в...

Сумматор с условными переносами

Загрузка...

Номер патента: 152343

Опубликовано: 01.01.1962

Автор: Можаров

МПК: G06F 7/50

Метки: переносами, сумматор, условными

...Сумматор с условными переносами, о т л и ч а ю щ и й с я тем, что, с целью сокращения элементов матрицы переносов, в нем первый и второй выходы окончательных переносов матрицы условных переносов соединены с полусумматором, а второй вход его подключен к выходам суммы сумматора по модулю 2 исходных чисел. Составитель описания Г, Чуйко Редактор Н. С, Кутафина Техред А. А, Кудрявицкая Корректор Н. В, Щербакова Поди, к печ. 19/Х 1-62 г. Формат бум, 70 Х 108/16 Объем 0,18 изд. л.Зак. 11120 Тираж 700 Цена 4 коп.ЦБТИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Центр, М. Черкасский пер., д. 2/б. Зак. 10/5 ТиПография, пр. Сапунова, 2. где / - номера разрядов;х;у - слагаемые;ЕоЕ - условные переносы с О и 1 переносом...

154721

Загрузка...

Номер патента: 154721

Опубликовано: 01.01.1963

МПК: G06F 7/50

Метки: 154721

...триггеров 8, в котором находится второе. число Х и в котором получается результат сложения (или вычитания)Каждый триггер имеет на обоих выходах эмиттерные повторители, обеспечивающие их устойчивую работу. На чертеже показаны шины 4, 5, б, 7, 8. Управляющая шина 4 служит для инвертирования числа при вычитании в обратном ходе.Сложение осуществляется в два такта:Первый такт - поразрядное сложение - управляющий импульс от шины 7 через импульсно-потенциальные вентили 9 проходит на счетные входы триггеров 8.Второй такт - инвертированиествие переноса результат поразрядн тех из триггеров, в которых вследого сложения должен быть измененФ 154721 Для осуществления указанного действия служат вентили 10 и 11 и собирающая схема 12, Вентили 11...

156768

Загрузка...

Номер патента: 156768

Опубликовано: 01.01.1963

МПК: G06F 7/50

Метки: 156768

...Операций слслукпций.С л о ж е н и е, Число просматривается слева направо - это определяет четность младшего разряла. Затем происходит определение четно.ти более старших разрядов справа налево с одновременным суммирОВя; 1:сИ( с,слуЦс), Иряви,". 13(; Всех )Вря;13 х про 11 сх(л) с".(1- мирование и записывается результат по модулю 2 без переносов; в ГГрвс) (1 )кс (сп) ч Вя и ялсво) ряз 1) яде с состаи ием пр из 1 дковс 1 ет - нечет: возникает сигнал, ивертирующий результат в данном разряде на обрапый и одновременно инвсртирующий результат в ближайшем стЯОВс) )азр 5 де с соч(таписм 11 риз 1;ЯЕОВ ч(.т -- чст (про.Ги(,":)11 ыс разряды с лобыми соотношсни)1 п четностей, включая соотноиение сст -1 счст. В( рс 1 сс 1 ятривя 1 отс 51)....

160905

Загрузка...

Номер патента: 160905

Опубликовано: 01.01.1964

МПК: G06F 7/50

Метки: 160905

163812

Загрузка...

Номер патента: 163812

Опубликовано: 01.01.1964

МПК: G06F 7/50

Метки: 163812

...цифр младшего разряда всех чисел в двоичный код. Цифра младшего разряда кода является цифрой первого разряда суммы всех чисел.Остальные разряды образуют код состояния для второго разряда суммируемых чисел. В следующем такте суммируют код состояния для второго разряда с двоичным кодом суммы цифр второго разряда всех чисел, который определяется так же, как и для первого разряда, кодированием всех цифр второго разряда чисел. Цифра младшего разряда полученного результата является цифрой второго разряда кода суммы всех чисел, а остальные разряды представляют собой код состояния для третьего разряда суммируемых чисел, Описанный процесс продолжается до тех пор пока не будут найдены все цифры последовательного кода суммы сг чисел.Можно считать,...

163813

Загрузка...

Номер патента: 163813

Опубликовано: 01.01.1964

МПК: G06F 7/50

Метки: 163813

...- количество схем задержек, определяется формулойг, = (1 од 2 а) ) гг,где гг - знак округления значения выражения в скобках до целого в большую сторону.Схемы 5, П Пстроятся из логических схем полусумматоров, Построение удобно рассматривать по временным поясам. Один временной пояс соответствует задержке сигнала при последовательном прохождении им двух схем полусумматоров (или одного сумматора).При построении схемы й все входы ее разбиваются на группы по три входа и на первом временном поясе ведется погрулповой анализ всех входов с помощью схем полусумматоров для выявления переноса и суммы в группе. Каждая группа имеет один выход (частная сумма) и один перенос (два соседних переноса объединены в один, что допустимо, так как они не могут...

164486

Загрузка...

Номер патента: 164486

Опубликовано: 01.01.1964

МПК: G06F 7/50

Метки: 164486

...сумматора Х 1 корректирующие цепи отсутствуют, сумматор Х 2 будет выдавать неправильные переносы если:а) при переносе Е перенос С будет отсутствовать при наличии трех старших тетрад на выходе сумматора Х 2: 1111, 1110, 1101, т. е РьР 4 Р 2 Р 1, РР РР 1, РьР 4 РтР 1, хотя перенос С должен быть. Ошибку исправляют схемы собирания Сх 1 и Сх 2, схема совпадения Схд, реализующие булевую функци 1 о 1 Р 1+Р 2) Р 4 Р 8 ЕБ, Синхронизирующии сигнал 5 разделяет перенос между тетрадами от переноса внутри тетрад;б) при отсутствии переноса Е образуется ложный перенос С при наличии трех младших тетрад на выходе сумматооа2: ОООО, 001, 0010, т, е. РР 4 РаР 1; РзР 4 Р 2 Р 1, РР 4 РУ 1 Ошибка исправляется благодаря отсутствию на схеме совпадения Сх 4...

Пдтемтиз -т1;: ; чес: ап5h5a: ; oyka

Загрузка...

Номер патента: 164711

Опубликовано: 01.01.1964

Авторы: Балашов, Смирнов

МПК: G06F 7/50

Метки: ап5h5a, пдтемтиз, т1, чес

...2 а) реверсирование магнитного потока в перемычках трансфлюксора не происходит и после считывания сигналов на выходах 4 и б не будет.При Х, = 1, У; = О, Р; = О (фиг. 2 б) про.5 исходит реверсирование магнитного потока вперемычках 7 - 10, Импульс считывания устанавливает трансфлюксор в исходное состояние, на выходе появляется импульс, что соответствует значению суммы 5, =1. Аналогич 0 иодля Х; =О У,=1 Р;=О (фиг Зе) иХг = О, У = О, Р, = 1 (фиг. 2 д) - на выходе 4 (фиг. 2) появляется импульс, соответст.вующий 5, = 1,5 Амплитуда токов в каждой входной обмотке, соответствующая значениям Х У Р достаточна только для реверсирования потока вперемычках, непосредственно граничащих сотверстием, через которое проходит даннаяо обмотка,0 1101 1010...

Десятичный накапливающий сумматор последовательного действия

Загрузка...

Номер патента: 164714

Опубликовано: 01.01.1964

МПК: G06F 7/50

Метки: действия, десятичный, накапливающий, последовательного, сумматор

...2, который устанавливает знак результата,зобретения ПредметДесятичный пака О следовательного демирующий н буфер одписная группа Ло 145 Известны десятичные накапливающие сумматоры последовательного действия, оперирующие с числами, представленными двоичнодесятичным кодом, кодом с избытком 3 и другими кодами.Зти сумматоры содержат суммирующий и буферный регистры и регистр выдачи суммы, а также блоки анализа знака и выработки сип 1 алов есть заем - нет заема. Предлагаемый сумматор отличается от известных тем, что снабжен блоком преобразования кодов слагаемых из десятичной позиционной системы счисления в прямой или дополнительный (в зависимости от з;1 ака операции) число-импульсный код. Блок преобразования подключают ко входу суммирующего...

Параллельный сумматор накапливающего типа

Загрузка...

Номер патента: 169885

Опубликовано: 01.01.1965

Авторы: Гогоберидзе, Джибути, Долидзе

МПК: G06F 7/50

Метки: накапливающего, параллельный, сумматор, типа

...сх Вз и Вс Диод входа ры логич перенос на четью: С = (А Л В) х/ (А Л В щий цепь ения перегде С - в вентилей В носов Е и предыдущиВентилирегистра Р дают резул (промежут ованных на выходе лы Е и Е, мпрования ромежуточодписная группа И 17 присоединением заявкиПАРАЛЛЕЛЬИЬ 1 Й СУММАТОР Известны параллельные сумматоры накап.ливающего типа, содержащие регистр суммы,регистр второго слагаемого и две линии пере.носа.Предложенный сумматор отличается от известных тем, что он содержит вентили, входыкоторых соединены с выходами регистра вто.рого слагаемого и линиями переноса и его инверсии, а выходы этих вентилей - со входамирегистра суммы.10Это позволяет, повысить быстродействие сумматора и его надежность.На чертеже изображена функциональнаясхема...

Параллельный сумматор

Загрузка...

Номер патента: 169886

Опубликовано: 01.01.1965

Авторы: Попов, Сумароков, Суслов

МПК: G06F 7/50

Метки: параллельный, сумматор

...соответствуют кодам слагаемых, Это легко осуществить, анализируя переносы из старших разрядов каждой группы,На чертеже представлена схема описывае мого сумматора для случая, когда и = 2 исумматор работает в дополнительном коле.ИСигналы, соответствующие кодам - млад 2ших разрядов слагаемых, подаются на вход 1 20 сумматора 2 первой группы, Сигналы, соот 17ветствующие кодам - старших разрядов сла 2гаемых, подаются на вход 3 сумматора 4 второй группы. Сумматор 4 имеет две линии пе реноса: первая линия переноса 5 второй группы и вторая линия переноса б второй группы, На вход 7 младшего разряда линии переноса б в каждом такте суммирования в момент начала работы цепи переноса подается импульс ЗО из устройства управления, что...

169887

Загрузка...

Номер патента: 169887

Опубликовано: 01.01.1965

Авторы: Бойко, Городецкий, Ков, Сигорский, Ситников

МПК: G06F 7/50

Метки: 169887

...форме с произ- основанием системы счисления. Функциональная схема предлагаемого устройства изображена на чертеже.Сумматор содержит хронотрон 1 для запоминания первого слагаемого, хронотрон 2, запускаемый после срабатывания хронотрона 1, для запоминания второго слагаемого, Схема 3 ИЛИ, на вход 4 которой подают импульс переноса, суммирует по длительности импульсы первого слагаемого и переноса. Схе.10 ма 5 ИЛИ суммирует по длительности импульс с выхода схемы 3 и импульс с выхода хронотрона 2. На ее выходе получается либо импульс суммарной длительности, если сумма слагаемых и переноса не превышает основа ния используемой системы счисления, либопостоянный уровень напряжения. Схема б сти оммы счисления,шает длите ния. Схема 7,сигналы с 9 -...

Последовательный десятичный сумматор

Загрузка...

Номер патента: 169891

Опубликовано: 01.01.1965

МПК: G06F 7/50

Метки: десятичный, последовательный, сумматор

...импульсов, поступающих на входы 1 б и 20,Импульсы с выходов 13 и 22 схем И поступают на входы 24 и 25 схемы 2 б ИЛИ.С ее выхода сигнал поступает на счетный вход 28 фазоимпульсного многоустойчивого элемента 29. Этот счетчик преобразует общее число импульсов в фазу выходного (импульса суммы), На вход 30 элемента 29 поступают импульсы дополнительного такта от нулевого до девятого,Если сумма х и х)10, то на выходе 31 элемента 29 в основном такте имеется импульс, являющийся сигналом переноса. Сигнал на выходе 31 в дополнительном такте - это сигнал суммы. Эти сигналы поступают на вход 32 схемы 33 И, на вход 34 которой поступают импульсы дополнительного такта от нулевого до девятого, на вход 35 схемы 3 б И, на вход 37 которой в основном...

170212

Загрузка...

Номер патента: 170212

Опубликовано: 01.01.1965

Авторы: Вишневский, Институт, Ков, Койфман, Сигорский, Ситников

МПК: G06F 7/50

Метки: 170212

...импульсов состоитиз триггера 12 и трехвходовой схемы совпадения И И, На вход 14 триггера поступают импульсы с фазой второго слагаемого, а на вход 15 триггера - опорная последовательность импульсов. Таким образом, на входе 16 схемы совпадения 13 И, присоединенном к выходу 17 триггера 12, цифра представляется длительностью импульсов. На вход 18 схемы 13 И подается последовательность импульсов, сдвинутых на половину периода высокого такта относительно опорного. На вход 19 схемы 18 И подается стробирующий импульс, разрешающий сложение и действующий в течение одного периода опорных импульсов.Процесс суммирования происходит в фазоимпульсной ячейке 1, Пусть в ячейке записано число А (0(А-(9). Прибавим число В. Если А+В(10, то в течение...