Устройство для обнаружения ошибок в блоке постоянной памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОЮЗ СОВЕТСКИХОЦИАЛИСТИЧЕСНИРЕСПУБЛИК 19) 01) 1) 4 С 1 С 29/О ИСАНИЕ ИЗОБРЕТЕНИЯ В ОСУДАРСТ 8 ЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСКОМУ СВИДЕТЕП(71) Томский институт автоматизированных систем управления и радиоэлектроники(54)УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОШИБОК В БЛОКЕ ПОСТОЯННОЙ ПАМЯТИ(57) Изобретение относится к областивычислительной техники и может бытьиспользовано для поиска неисправных микросхем в блоке постоянной памяти(БПЛ) микро-ЗВМ. Цель изобретения -повьппение быстродействия устройстваза счет уменьшения временных затратна поиск неисправных микросхем вБПП. Устройство содержи-: генератортактовых импульсов, счетчик адресов,мультиплексор, сигнатурный анализаторформирователь адресных сигналов, коммутаторы, дешифратор и элемент И.Принцип отыскания неисправной микросхемы в БПП заключается в следующемМикросхемы представляются расположенными в БПП в виде параллелепипеда.Измеряются сигнатуры, соответствующие информации, записанной в микросхемах различных плоскостей параллелепипеда, затем они сравниваютсяс сигнатурами, снятыми с заведомоисправного БПП, 3 ил.1246141 Изобретение относится к вычисли-тельной технике и может быть использовано для поиска неисправных микросхем в блоке постоянной памяти ( БПП)микроЭВМ.Цель изобретения - повышениебыстродействия устройства за счетуменьшения временных затрат на поискнеисправных микросхем в БПП,На фиг,1 изображена структурнаясхема предлагаемого устройства; нафиг.2 - функциональная схема БПП; нафиг,З - символическое изображениеблока постоянной памяти в виде параллелепипеда.15Устройство содержит (фиг.1) генератор 1 тактовых импульсов, счетчик 2адресов, мультиплексор 3, сигнатур"ный анализатор 4, Входы и выходыустройства подключаются к контролируемому блоку 5 постоянной памяти.Устройство также содержит формирователь 6 адресных сигналов, первыйкоммутатор 7, дешифратор 8, второйкоммутатор 9 и элемент И 10, 25Блок 5 постоянной памяти содержит(Фиг,21 дешифратор 11 и микросхемы12 БПП,Мультиплексор 3 предназначендля преобразования параллельного 30двоичного кода, поступающего наодин из входов и имеющего 2 разрядов, в двоичную последовательность на выходе с помощью сигналов,поступающих на другой вход, имею-щую и разрядов,Формирователь 6 представляет собой наборное устройство состоящееиэ К тумблеров, с помощью которыхоператор может установить любое 40К-разрядное двоичное число..С помощью второго коммутатора 9оператор может подключить его выходк одному из 2 выходов дешифратора 8 или подать на выход логическую единицу,Прийциц отыскания неисправноймикросхемы в БПП, реализуемый предлагаемыМ устройством, заключается вследующем. Расположим мысленно микросхемы БПП в виде параллелепипеда,как это показано на Фиг.З, Параллелепипед состоит из вертикальных игоризонтальных плоскостей, Перебираяопределенным образом адреса БПП и 55снимая данные с помощью мультиплексора 3 с определенных информационныхшин БПП, мы можем получить двоичную последовательность, которая содержит всю информацию, записанную в микросхемах какой-либо плоскости и только в них, Используя сигнатурный анализатор 4, можно измерить сигнатуру люоой из плоскостей, Если какая- либо микросхема окажется неисправной, то сигнатуры трех плоскостей, на пересечении которых находится эта микросхема, будут неверны, т,е. отличаться от сигнатур, измеренных с заведомо исправного БПП, Таким образом, для нахождения неисправной микросхемы нужно измерить сигнатуры всех плоскостей и, зная плоскости, сигнатуры которых неверны, определить неисправную микросхему, Очередность выборки микросхем БПП устанавливают блоки: формирователь 6, коммутатор 7 и дешифратор 11, к входам которого подключены К старших адресных разрядов БПП.Параллельный 2 разрядный двоич. ный код на выходе БПП превращается во временную последовательность еди-, ниц и нулей на первом входе сигнатур- ного анализатора 4 с помощью мультиплексора 3. В том случае, когда какие-то разряды иэ этого 2 -разрядИ 1 ного кода не нужно вводить в сигнатурный анализатор 4, то в тот момент, когда информационные шины этих разрядов подключаются через мультиплексор 3 к первому входу сигнатурного анализатора 4,тактовые импульсы на третий вход сигнатурного анализатора 4 не пропускаются с помощью дешифратора 8, коммутатора 9 и элемента И 10.Рассмотрим как можно измеритьсигнатуры, соответствующие информации, записанной в микросхемах различных плоскостей, изображенных на фиг.З.1. Для измерения сигнатур пло:костей, параллельных плоскости ХОУ 1 младших разрядов второго входа коммутатора 7 нужно подключить к одноименным разрядам первого выхода, а оставшиеся р разрядов нужно соединить с р разрядами первого входа. Последовательно устанавливая на выходе формирователя 6 двоичные числаот 0 до 2 - 1 оператор измеряетРсигнатур. При этом на первый входрГэлемента И 10 с выхода коммутатора 9подается логическая "1", что обеспечивает прохождение всех тактовыхимпульсов на третий вход сигнатурного анализатора 4.3 1246141 42, Для измерения сигнатур плоскосг ратор при помощи таблицы определятей, параллельных плоскости 207 р ет номера неисправных микросхем, младших разрядов второго входа коммутатора 7 необходимо подключить кстаршим разрядам первого выхода, аоставшиесяразрядов нужно соединить с 1 разрядами первого входа.Последовательно устанавливая на выходе формирователя 6 двоичные числа от 0 до 2 -1, оператор измеряет2 сигнатур. При этом на первыйвход элемента И 10 подается логическая "1". ФФормула изобретения Измеряд сигнатуры, оператор сравнивает их с сигнатурами, .снятыми с заведомо. исправного БПП. После из,мерения всех сигнатур, зная плоскости, сигнатуры которых неверны, опе 3. Чтобы измерить сигнатуры плоскостей, параллельных плоскости ЯОХ, все разряды первого выхода коммутатора 7 необходимо подключить к одноименным разрядам второго входа. А первый вход элемента И 10 с помощью коммутатора 9 поочередно подключая к выходам дешифратора 8,й-оператор измеряет 2 сигнатур. При этом на выходе мультиплексора 3 будут данные от всех микросхем БПП, но тактовые импульсы будут поступать на третий вход сигнатур- ного анализатора 4 только в те отрезки времени, когда на выход мультиплексора 3 поступает информация от микросхем, лежащих в плоскости ЕОХ,5Устройство для обнаружения ошибок в блоке постоянной памяти, содержащее генератор тактовых импульсов, выход которого подключен к вхо О ду счетчика адресов, первый выходкоторого соединен с первым входоммультиплексора, выход которого под",ключен к первому входу сигнатурного. анализатора, причем второй вход мультиплексора является входом устройства, первым выходом которого является второй выход счетчика адресов,о т л и ч а ю щ е е с я тем, что,с целью повышения быстродействия 20 в него введены коммутаторы, дешифратор, элемент И и формирователь адрес,ных сигналов, выход которого подключен к первому входу первого коммутатора, второй вход которого соединен с третьим выходом счетчика адресов, первый выход первого коммутатора является вторым выходом устройства, а второй выход подключен квторому входу сигнатурного анализатора, первый выход счетчика адресовподключен к входу дешифратора, выходкоторого соединен с входом второгокоммутатора, выход которого соединенс первым входом элемента И, выходкоторого подключен к третьему входу 35 сигнатурного анализатора, а второйвход - к выходу генератора тактовыхимпульсов.Тираж рственн иэобрет Ж, Р
СмотретьЗаявка
3816252, 23.11.1984
ТОМСКИЙ ИНСТИТУТ АВТОМАТИЗИРОВАННЫХ СИСТЕМ УПРАВЛЕНИЯ И РАДИОЭЛЕКТРОНИКИ
СОБОЛЕВ АЛЕКСАНДР ГЛЕБОВИЧ, СУВОРОВ БОРИС ИВАНОВИЧ, ЗАМУРУЕВ АЛЕКСЕЙ ЮРЬЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: блоке, обнаружения, ошибок, памяти, постоянной
Опубликовано: 23.07.1986
Код ссылки
<a href="https://patents.su/4-1246141-ustrojjstvo-dlya-obnaruzheniya-oshibok-v-bloke-postoyannojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обнаружения ошибок в блоке постоянной памяти</a>
Предыдущий патент: Запоминающее устройство с коррекцией программы
Следующий патент: Устройство для перемещения измерительного прибора
Случайный патент: Устройство для замораживания биоматериалов