Ваврук
Цифровой фазометр
Номер патента: 1812521
Опубликовано: 30.04.1993
Авторы: Ваврук, Галкин, Елисеев, Чиркова
МПК: G01R 25/00
...К определяет минимальное количество значений дк.пор а 1 Л 1- максимальное расстояние между соседними Ок.пор.При выполнении этих условий для любого истинного значения сдвига фаз Й 1 всегданайдется такое Ок,пор, которое не будет охвачено разбросом ЛО, что и необходимодля разделения всех значений Й на области1 и 11.Для однозначного определения Л д(а,значит, и Ок.пор.) предлагается разбиениевсего диапазона значений Й на К/2 секторов шириной 180 и сдвинутых друг относительно друга на величинуЫ, причемпервый сектор предлагается сместить нэ1 Й/2 относительно 0 .против часовойстрелки. Такое смещение первого сектора, .обусловлено выбором первого значения. Ок.пор равным Оо, при котором к значению,вычисленному накопительным сумматором6,...
Устройство для деления
Номер патента: 1711149
Опубликовано: 07.02.1992
Авторы: Ваврук, Цмоць
МПК: G06F 7/49
Метки: деления
...вторые входы которых соединены с выходами второго и третьего блоков умножения соответственно, первый вход третьего блока умножения соединен с выходом первого сумматора, выходы второго и третьего сумматоров соединены входами первого и второго блоков деления соответственно, выходы которых соединены с выходом мнимой и действительной частей частного устройства соответственно, дополнительно введены регистр, четыре коммутатора, два вычитателя и группа элементов И, вход действительной части второго операнда устройства соединен с первыми информационными входами первого и второго коммутаторов, вторые информационные входы которых соединены с выходом мнимой части второго операнда устройства, вход признака режима устройства соеди нен с...
Селектор импульсов
Номер патента: 1707752
Опубликовано: 23.01.1992
Авторы: Ваврук, Галкин, Елисеев, Чиркова
МПК: H03K 5/26
...заема счетчика 4 появляется после подсчета количества тактовых импульсов, соответствующего коду на шине 5. По окончании входного импульса счетчик 4 предустанавливается по входу установки в состояние, соответствующее коду на шине 5, что приводит к смене потенциала с нулевого на единичный на выходе заема счетчика 4, Этим положительным перепадом напряжения по С-входу в триггер 11 записывается нулевой уровень (по прямому выходу) с его О-входа, которым через время задержки элемента 12 задержки триггер 11 приводится в исходное (единичное) состояние по Я-входу, Таким образом, по окончании входного импульса, соответствующего по длител ьности селектируемому, на прямом выходетриггера 11 формируется короткий нулевой, а на инверсном выходе -...
Цифровой фазометр
Номер патента: 1707566
Опубликовано: 23.01.1992
Авторы: Ваврук, Галкин, Елисеев, Сакал, Чиркова
МПК: G01R 25/00
...висходное нулевоь состояние,Счетчик 15 адреса работает следующим образом, Пока на его выходе переноса Р присутствует единичный уровень, счетчик 15 адреса осуществляетреверсивный счет импульсов, поступающих на С-вход. При установке на выходе переноса Р и на связанном с ним 15входе упраоления счетчика 15 адресанулевого уровня осуществляется параллельная запись кода Б первым положи"тельным перепадом напряжения наС-входе счетчика 15 адреса . Следовательно, счетчик 15 адреса поочередноперебирает все кодовые комбинации откода И до кода О. При приведении фазометра в исходное состояние работасчетчика 15 адреса производится посчетным импульсам, а в рабочем режиме - по импульсам второго формирователя 2.Рабоций режим цифрового фазометраможно...
Вычислительное устройство
Номер патента: 1705820
Опубликовано: 15.01.1992
Авторы: Ваврук, Цмоць
МПК: G06F 7/49
Метки: вычислительное
...частей первого числа и на входы действительной и мнимой частей второго числа умножителя 29 поступают соответственно а 1,1Ь 1, О и . По приходу переднего фрона 1+ Ь 1та пятого импульса происходит сдвиг информации в регистре 13. Сигнал иЛог.Ои с инверсного выхода четвертого разряда регистра 13 поступает на вторые входы элементов И 14, 16 и устанавливает на их выходах иЛог. 0". Сигнал иЛог. 0" с выхода элемента И 14 устанавливает коммутатор 19 в положение, когда на его выходы поступает информация с первого входа, В пятом такте на входы 9 и 10 поступают соответственно дЕйСтВИтЕЛЬНая (ВЕ С 2 = а 2) И МНИМая ( ГПС 2 се - Ь 2) части делимого С. На выходах умно- жителя 29 формируются результаты умножения, которые, проходя через коммутаторы 17...
Устройство обмена данными
Номер патента: 1697083
Опубликовано: 07.12.1991
Авторы: Ваврук, Галкин, Чиркова
МПК: G06F 15/16
...с выходов шифратора 9 в регистр 10 происходит по сигналу стробирования адреса, поступающего на вход стробирования адреса через шину 17, при наличии единичного сигнала признака идентификации (с выхода элемента И 12), Одновременно, сигнал единичного уровня с выхода элемента И 12 запускает формирователь 4 управляющих импульсов. В начальный момент времени и при первоМ считывании каждого из регистров узла б регистровой памяти, на вход счетчика 5 поступают все сигналы единичного уровня ("11111"), увеличение которых на+1 формирует на выходе счетчика 5 значение "00000", тем самым формируя на выходе дешифратора 11 сигнал выборки первого регистра определенной группы регистров блока 2 регистров. По сигналу на входе стробирования данных,...
Оперативное запоминающее устройство
Номер патента: 1656591
Опубликовано: 15.06.1991
Авторы: Ваврук, Кузнецов, Онышко, Перепичка
МПК: G11C 11/00
Метки: запоминающее, оперативное
...1 памяти во время тестирования младшие (М-К) разрядов адреса поступают на адресные входы й блоков 1 памяти. Нэ вход группового чтения 12 подается сигнал, являющийся в данном случае обобщенным сигналом чтения, Блоки 1 памяти одновременно выставляют на своих информационных выходах данные, которые через буферные регистры 7 поступают на информационный выход 18 устройства. Информация с информационных выходов блоков 1 памяти поступает поразрядно на блоки 8 сравнения, При этом первые разряды й блоков 1 памяти поступают на первую схему 8 сравнения, вторые разряды - на вторую схему сравнения, последние М-е разряды поступают на М-ю схему сравнения. Количество блоков 8 сравнения определяется информационной разрядностью блоков 1 памяти,Если...
Преобразователь кода в широтно-модулированный импульсный сигнал
Номер патента: 1651382
Опубликовано: 23.05.1991
Авторы: Ваврук, Елагин, Тимофеенко
МПК: H03M 1/86
Метки: импульсный, кода, сигнал, широтно-модулированный
...по единице из значения входного кода домомента появления уровня логическойединицы на выходе обратного переносаР счетчика 6, который, поступая на К-вход КБ-триггера 2, переключает его в состояние О , при этом на инверс 11 ином выходеформируется уровень логической единицы. Одновременно логическая единица с выхода обратного переноса Р через элементы 7 и 8 поступает на соответствующий вход счетчика 6 и переписывает в него код входного сигнала с регистра 1, т.е. Ю , хотя код входного сигнала уже принял значение Я.Таким образом, на протяжении периода преобразования Т (между двумя сигналами прямого переноса Р счетчика б) значение кода входного сигнала для предустановки счетчика 6 остается постоянньщ. Уровень логической единицы с выхода...
Устройство для сопряжения эвм с абонентом
Номер патента: 1651291
Опубликовано: 23.05.1991
Авторы: Ваврук, Кузнецов, Перепичка
МПК: G06F 13/00
Метки: абонентом, сопряжения, эвм
...искажения при выводе, на выходе "Неравно" блока 3 появляется импульсный сигнал, проходящий на счетнь 1 й оход счетчлка 13, изменяя его состояние на единицу, и на первый вход элемента И-ИЛИ 15. Так как триггер 6 находится в единичном состоянии, сигнал попадает на вход одновибратора 7 и запускает его, Импульс с выхода одновибратора 7 переписывает информацию из регистра 1 в регистр 16 и через элемент И 4 попадает на выход устройства, инициируя повторную выдачу от Э ВМ адреса и данных и подготавливая таким образом работу устройства в следующем такте. Одновременно импульс через элемент 12 задержки поступает на вцход запроса информации от абонента, и работа повторяется аналогично описанному. Работа выполняется до тех пор, пока к абоненту не...
Устройство обмена данными
Номер патента: 1636847
Опубликовано: 23.03.1991
Автор: Ваврук
МПК: G06F 15/16
...15 адреса операнда дляпроцессора 13, на выходе узла 4 появляется сигнал единичного уровня, который через открытый элемент И 9 поступает на вход выборки регистра 10,на второй информационный вход которого поступают данные о номере операнда в программе вычисления процессора13, После этого по сигналу на входестробирования регистров 10, поступающему по шине 16 управления, данные иэшины.14 и признаки, поступающие из узла 5, записываются в соответствущцийрегистр 10 (в данном случае 10). Одновременно эа стробом записи данныхна шине 16 Формируется стробпоступающий через открытый по первому входуэлемент И 6 на счетный вход счетчика7, увеличивая его содержание на 1,т.е. в дешифраторе 8 формируется сигнал на втором выходе, разрешакщийпрохождение...
Устройство для вычисления сумм произведений
Номер патента: 1635177
Опубликовано: 15.03.1991
Авторы: Бисык, Ваврук, Перепичка
МПК: G06F 7/544
Метки: вычисления, произведений, сумм
...з) происходит установкарегистра 9 в нулевое состояние и регистра 13 в единичное состояние,т.е. 0001.На входе 18 (Фиг. 2 б, Т-Т )сигнал нулевого уровня, разрешающийпередачу информации с первой группывходов на выход мультиплексоров 6 ина вход квадраторов 7. На квадраторах 7 происходит вычисление (А ),значение которых поступает на входысумматора 8, где происходит вычислеКние(А , ) . На вход 23 (фиг. 2 ж,- 5) в этот момент времени поступа 1 эет сигнал нулевого уровня, разрешающии ередачу информации на выход мультиплексора 2 с первой группы входов,т.е. в данном случае нулевой информации. Но сигналу на входе 20 происходит запись информации в регистр 9(Фиг, 2 а, С). В момент времени3 Фна входе 19 устанавливается сигналнулевого уровня,...
Устройство обмена данными
Номер патента: 1619290
Опубликовано: 07.01.1991
Автор: Ваврук
МПК: G06F 15/16
...о готовно;,сти. данных,Процессор 16 производит считываниеданных из регистров 3 следующим образом. На адресном выходе процессора16 формируется адрес, .который поступает на входы коммутатора 4. По этому адресу на выход коммутатора 4 поступает информация из соответствующего регистра 3, Одновременно адреспоступает на входы дешифратора 12, наодном из выходов которого формируется,сигнал единичного уровня, который через соответствующий элемент ИЛИ 8 по"ступает на синхронход триггера 9, устанавливая его в противоположное со-,стояние т.е, в нулевое состояние).После считывания всех операндов всетриггеры 9 установлены в нулевое состояние и, соответственно, на инверсных выходах будут сигналы единичногоуровня, которые формируют .на...
Устройство обмена данными
Номер патента: 1615731
Опубликовано: 23.12.1990
Автор: Ваврук
МПК: G06F 15/16
...И 10поступают на синхровходы соответствующих регистров 11, осуществляя темсамым сдвиг единичной информации всторону старших разрядов ( в общемспучае сдвиг может быть в любую сторону; все завиаит от сигналов на управляющих входах регистров сдвига).После этого по шине данных поступаютданные, которые по сигналу стробированин данных записываются в регистры 14,После подготовки всех операндовнекоторой подпрограммы на старшем разряде выхода соответствующего регистра11 появляется сигнал единичного уровня, который через элемент ИЛИ 12 поступает на управляющий вход процессора 17. Па этому: сигналу процессор 17считывает информацию с регистра 14выставляя на адресном входе коммутатора 15 соответствуипций адрес. Информация с регистра 14 р...
Шифратор позиционного кода
Номер патента: 1608800
Опубликовано: 23.11.1990
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...которого присутствует позиционный код "активного" выхода блока 4 ввода информации.В момент времени, когда на выходе счетчика 8 сформируется код, превышающий код "активного" выхода блока 4 ввода информации, на выходе элемента 10 сравнения сформируегся перепад напряжения, по которому триггер 11 устанавливается в единичное состояние, При этом блокируется элемент И 3 и разрешается прохождениетактовых импульсов с выхода генератора 1через элемент И 2 на вычитающий счетныйвход счетчика 7, Процесс вычитания из со 5 держимого счетчиков 7 и 8 происходит дотех пор, пока на их выходах не сформируется код, разрешающий прохождение сигнала"активного" выхода блока 4 ввода информации через мультиплексор 5. Появившийся10 сигнал на выходе...
Арифметико-логическое устройство
Номер патента: 1599853
Опубликовано: 15.10.1990
Авторы: Ваврук, Мельник, Цмонь
Метки: арифметико-логическое
...81. записывается логическая единица, а в регистры 9 . - 11 этого жевычислительного блока - код подкоренного выражения и нуль с входов 3133 соответственно. На сумматоре-вычитателе 12 происходит вычитание со держимого регистра 10 (0.0100) из 40содержимого регистра 9. Результат вычитания, .сдвинутый влево на один разряд, проходит через коммутатор 14 ипоступает на входы старших разрядов регистра 9 второго вычислительного блока 8, На вход младшего разряда регистра 9 поступает код с выхода и-горазряда регистра 10 первого вычислительного блока 81, прошедший через и-й разряд коммутатора 14 этого вычислительного блока.Инверсное значение знака результата вычитания, .полученное на выходе сумматора-вычитателя 12, поступает на вход элемента...
Устройство для контроля цифровых блоков
Номер патента: 1589280
Опубликовано: 30.08.1990
Автор: Ваврук
МПК: G06F 11/26
...блока 11, Это позволяет произвести сравнение чисел, поступающих по первой и второй группам входом блока 11 сравнения. К этому времени на первой группе входов блока 11 сравнения присутствует число, а на второй группе входом блока 11 сравнения присутствует параметр цикла, содержащийся в нулевой ячейке блока 1 О памяти, поскольку счетчик 9 адреса в этот момент имеет нулевое значение. При несовпадении чисел, поступающих по двум группам входов блока 11 сравнения, сигнал с выхода несравнения блока 11 поступает на суммирующий вход счетчика 9 адреса и увеличивает его содержимое на единицу. Этот же сигнал, прошедший через элемент ИЛИ 16 и задержанный элементом 17 задержки на.время установления нового адреса, разрешает сравнение числа с...
Устройство для управления микропроцессорной системой
Номер патента: 1564620
Опубликовано: 15.05.1990
Авторы: Ваврук, Кузнецов, Онышко, Перепичка
МПК: G06F 9/06
Метки: микропроцессорной, системой
...поступает на входмногорежимного буферного регистра 2.Запись. байта состояния в многорежимный буферный регистр 2 производится аналогично описанному, Разрешающий сигнал с выхода многорежимного буферного регистра 2 поступает на входы элементов И 8.1 - 8.Ивторой группы,Так как только на одном из выходов второго дешифратора 5 уста 1564620новлец разрешающий сигцал для работы с блоком 1.1 памяти, поступающий на вход элемента И 81 второй группы, та сигнал с входа 21 разрешения ввода информации проходит только через элемент И 8.1 второй группы и поступает на вход блока 1,д. памяти. Данные, считанные из ячейки памяти блока 1.д. памяти, определенные 10 адресом на адресном входе 16, поступают в микропроцсссор через первый вход-выход 14...
Устройство для сопряжения эвм с абонентами
Номер патента: 1520531
Опубликовано: 07.11.1989
Авторы: Ваврук, Перепичка
МПК: G06F 13/00
Метки: абонентами, сопряжения, эвм
...выставляет на вход 14 значение тестового слова, которое через блок 1 приема-выдачи информации попадает на вход блока 8. По сигналу "Запись 2" из ЭВМ блок 4 управления циклом контроля вьщает сигнал записи, и происходит запись тестового слова в блок 8,Такая система обмена позволяетуменьшить адресное пространство внешних устройств управляющей ЭВМ, а также формировать тест с помощью вычислений по рекуррентным формулам, загружая результат непосредственно вблок 8 памяти устройства.Значение адреса .слова тестовогомассива поступает иэ блока 1 приемавьдачи информации на информационныйвход счетчика 39 блока 4 управленияциклом контроля, Поскольку выходыУ 1 и 77 дешифратора 3 вида обменаравны нулю, на выходе элемента И 29 -состояние логического...
Устройство для вычисления сумм произведений
Номер патента: 1509879
Опубликовано: 23.09.1989
Автор: Ваврук
МПК: G06F 7/544
Метки: вычисления, произведений, сумм
...сигнал нулевого уровня). Значение К по сигналу на входе 15 (Фиг.2 г, Е ) записывается в регистр 9. Одновременно (в момент времени т,) происходит переключение вхо" дов 17 и 20 в единичное состояние. Единичное состояние на входе 20 разрешает работу мультиплексора 12 по вторым входам.На сумматорах 5 происходит вычисление (Х; + У,), которое через мультйплексор 6 (на входе 16 - сигнал единичного уровня) поступает на вход квадратора 7, где просходит вычисление (Х+ У;). На сумматоре 8 происходит вычислениеии и 2 =, (Х + У ) - (, Х +, У ).в= тЗначение К поступает с выходов группы элементов НЕ 11 через мультиплексор 12, Значение 2 , сдвинутое монтажно на два разряда вправо по сигналу на входе 18 (Фиг.2 е, е), записывается в регистр 10 и поступает...
Цифровой генератор периодической функции
Номер патента: 1432491
Опубликовано: 23.10.1988
Авторы: Ваврук, Равский
МПК: G06F 1/02
Метки: генератор, периодической, функции, цифровой
...После поступления первого импульса на вход счетчика 3 ца выходе умножителя 17 - "1)" после второго - "1", третьего - "2" и т.д, Тогда при первой гармонике на входе 19 и на выходе сумматора 14 Формируются значения О 918 при второй - 0,17,34.и т,д, В занисимости от состояния выходов шифратора 6 иэ блока 15 памяти считываются значения г 1 пР и с".,г;.После выдачи значений Фуцкций нг.Р(соэц) по всем отсчетам эа времяТ следующий импульс с первого выхода блока 1 синхронизации устанавливает счетчик 4 в состояние 1:+ (1+1=2), т,е, на выходе сумматора 14 Формируются адреса 0,10,20 (для первой гармоники). Счетчик 3 ведет счет до 2 -1 (н нашем случае -31). Раэрядность счетчика 4 н общем случае может быть любой в зависимости от количестна...
Устройство для выделения заданного по счету импульса
Номер патента: 1425822
Опубликовано: 23.09.1988
Авторы: Ваврук, Заячкивская, Лабяк
МПК: H03K 5/153
Метки: выделения, заданного, импульса, счету
...уровня кодовые расстановки с шины 14 записываются в запоминающее устройство 12 по ад есам с шин 15. После записи всех кодов устройство готово к работе в режиме вьделения заданного по счету импульса.В этом режиме запоминающее устройство 12 работает в режиме считывания на шину 13 постоянно поступает нулевой потенциал), счетчик 3 - в режиме вычитания, триггер 1 предварительно установлен в нулевое состояние (на шине 18 - нулевой потенциал), на выходной шине 4 - сигнал нулевого уровня, на шине 16 - сигнал нулевого уровня, разрешающий работу счетчика 5 в счетном режиме.Начало работы задается поступлением сигнала единичного уровня по шине 18, в момент перехода которого из нулевого в единичный уровень на выходе формирователя 11...
Устройство для ввода информации
Номер патента: 1418690
Опубликовано: 23.08.1988
Авторы: Ваврук, Глеков, Равский, Чиркова
МПК: G06F 3/02
Метки: ввода, информации
...с выхода блока 14 сравнениязапрещает работу элемента И 7 и черезэлемент НЕ 15 подготавливает к работеэлемент И 8. При нажатии клавиши"Пробел" сигнал от этой клавиши черезэлемент И 8 поступает на вход элемента ИЛИ 10, а с его выхода - на входиндикатора 17, сигнализирующего оператору с допущенной при вводе ошибке,а также на вход элемента 16 задержки,который задерживает поступившийна его вход сигнал на время, достаточное оператору для восприятия сигнала "Ошибка". По истечении времени задержки с выхода элемента 16 задержки сигнал ошибки поступает на третий вход блока 5 управления,который запрещает считывание и передачу записанной в блоке 3 ошибочнойинформации, а также через элементИЛИ 9 поступает на вход сброса счетчика 6 и второй...
Устройство для сравнения чисел с допусками
Номер патента: 1413620
Опубликовано: 30.07.1988
Автор: Ваврук
МПК: G06F 7/04
Метки: допусками, сравнения, чисел
...положении элемента И 7 происходит только увеличение содержимого счетчика 11, при открытом - и уменьшение содержимого 5 счетчика 12, Импульс, проходя через элемент ИЛИ 20, поступает на вход элемента И 8 и в зависимости от состояния выхода элемента И-НЕ 22 проходит или не проходит на вход вычитания счетчика 13. Одновременно этот первый импульс поступает на вход элемента И 5, и при единичном состоянии выхода элемента И-НЕ 22 записывает единичный уровень в триггер 17, 15 по заднему фронту первого импульса триггер 16 сбрасывается в нулевое состояние, удерживающее элемент И-НЕ 22 в единичном состоянии и пе допускающее изменения содержимого 20 триггера 17. После этого счетчик 11 работает в режиме суммирования, а счетчики 12 и 13 - в...
Устройство для сортировки чисел
Номер патента: 1410019
Опубликовано: 15.07.1988
Авторы: Ваврук, Мельник, Цмоць
МПК: G06F 7/04
Метки: сортировки, чисел
...триггера, синхровход которого соединен .с первым входом второго управляющего элемента И, с синхровходом первого триггера, с первым входом второго элемента И, с входом установ.ки в "0" второго триггера х-го узла сравнения и прямым выходом третьего триггера, синхровход которого являет" ся входом границ числа устройства и соединен с вторым входом второго управляющего элемента И, третий вход которого соединен с инверсным выходом четвертого триггера и с информационным входом первого триггера первого узла сравнения, а выход соединен с входом установки в единичное состояние четвертого триггера и с входом установки в единичное состояние первого триггера всех узлов сравнения, информационный вход первого триггера 1"го узла сравнения...
Устройство для контроля цифровых блоков
Номер патента: 1405059
Опубликовано: 23.06.1988
Автор: Ваврук
МПК: G06F 11/26
...процесс, например, в виде двух импульсов, то первый импульс с триггера 6 группы вторым импульсом переходного процесса перепишется в триггер 7 группы, Одно 40 временно .импульсы с выходов блока 3 уменьшают содержимое соответствующих счетчиков 10 на "-1". После прохождения первого тестового массива на выходах группы триггеров 6 записан 45 результат контроля выходов блока 3, а в счетчиках 10 - результат контроля по другой группе выходов. Далее генератор 2 тестов вырабатывает сигнал метки конца тестирования (для данного тестового набора), который записывает результаты тестирования в триггеры 13 и 14, При правильной работе блока 3, на выходах счетчиков 10 - нули, на выходе элемента ИЛИ 11 - 55 нуль (т.е. в триггер 13 записывается нулевой...
Цифровой генератор функций
Номер патента: 1399723
Опубликовано: 30.05.1988
Авторы: Ваврук, Равский, Чиркова
МПК: G06F 1/02
Метки: генератор, функций, цифровой
...из блока 7, на значение ампли-утуды, подаваемой па входу 11. В конце периода генерируемой функции изблока 5 по мпадшему информационномуВходу считывается единичный уровень,который поступает на один из входовэлемента И 1. При несбходимости продолжения генерирования функции, т.е.расширения периода функции, на вход12 поступает уровень логического нуля,который блокирует сигнал конца периода. При необходимости работы с заданным периодом или изменения начальнойфазы генерируемой функции по входу 12паступдез сигнал логической единипЬ,который по следующему тактовомуимпульсу записывается в триггер 2,единичный выход которого записываети счетчик 4 новую информацию с входов 10,Элемент 3 задержки служит для обеспечения работы счетчика 4 в счетномрежиме...
Устройство для сортировки чисел
Номер патента: 1397900
Опубликовано: 23.05.1988
Авторы: Ваврук, Мельник, Цмоць
МПК: G06F 7/08
Метки: сортировки, чисел
...триггера(1+1)-й ячейки анализа, вход началамассива устройства соединен с информационным входом первого триггерапервой ячейки анализа, прямой выходвторого триггера щ-й ячейки анализаявляется выходом окончания сортировки массива устройства.Изобретение относится к автоматике и вычислительной технике,Цель изобретения - повышение быстродействия при сортировке несколькихмассивов чисел.На чертеже приведена схема устройства.Устройство содержит ш ячеек анализа 1,-1 , где ш - количество чиселв выходном массиве, Каждая ячейкасодержит приемный регистр 2, регистр3 результата, блок 4 сравнения, коммутатор 5, триггеры 6 и 7. Устройство содержит также информационныйвход 8, вход 9 начала массива, тактовый вход 10, информационный вход 11и выход 12...
Устройство для умножения комплексных чисел
Номер патента: 1388851
Опубликовано: 15.04.1988
Авторы: Ваврук, Мельник, Цмоць, Яцимирский
МПК: G06F 7/49
Метки: комплексных, умножения, чисел
...операции на сумматоре-.вычитателе 30,По каждому тактовому импульсу производится запись информации в регистры 25, 28, 31 и 32, в триггеры 7, 10,26 и 27, сдвиг информации на одинразряд вправо в регистрах 5,6,8 и 9,а также уменьшение содержимого счетчика 1 на единицу,иПосле ( -- +1)-го тактового импульса2на выходе счетчика 1 получаем лог."1",которая блокирует поступление тактовых импульсов через элемент ИЛИ-НЕ 2и процесс умножения на этом заканчивается, Результат комплексного умножения получается на выходах 43 (действительная часть) и 44 (мнимаячасть).Время умножения комплексных чиселв устройстве равно:формула изобретенияУстройство для умножения комплексных чисел, содержащее шесть входных регистров, четыре промежуточных регистра, первый...
Устройство для вычисления функции а
Номер патента: 1383343
Опубликовано: 23.03.1988
Авторы: Ваврук, Мельник, Цмоць
МПК: G06F 7/552
Метки: вычисления, функции
...регистра 7.В последующих тактах устройствоработает аналогично, т.е. в каждомвычислительном блоке 6 выполняется 50 одна итерация алгоритма возведенияв степень. Операция возведения в.степень выполняется при прохожденииоперандами всех вычислительных блоков 6.Устройство работает по конвейерному принципу. Его быстродействие определяется временем выполнения одной итерации, т.е. тактом конвейера.Это время равно 5 10 15 20 25 В первом такте в регистры 7,8,и 9 первого вычислительного блока 6 производится запись информации, причем в регистры7 и 9 записываются соответственнопоказатель степени без К старшихразрядов и информация с выхода коммутатора 5 (корректирующий множительа в регистры 8, 88"-ьоснование степени и информация свыходов блоков 4 ,4...
Устройство для приоритетного подключения источников информации к магистрали
Номер патента: 1363208
Опубликовано: 30.12.1987
Автор: Ваврук
МПК: G06F 9/46
Метки: информации, источников, магистрали, подключения, приоритетного
...8 нулевой информации на его выходе обратного переноса формируется сигнал, устанавливающий триггер 7 в единичное состояние, который переводит триггер 2 данного канала в состояние лог. "1" ина выходе 20 формируется сигнал, разрешающий источнику информации занять магистраль и начать передачу.После завершения передачи сигнал запроса с входа 18 снимается и его нулевой уровень устанавливает триггер 7 в нулевое состояние, после чего срабатывает элемент 3 НЕ и открывает элемент 5 И-И 31 И, запуская одновибратор б и подавая сигнал опроса на следующий блок 1, Одновременно сигнал с выхода элемента 5 И-ИЛИ сбрасывает триггер 2 в исходное состояние,Начиная с этого момента устройство готово к выборке очередного запроса.Приведенная на чертеже схема...