Патенты с меткой «адресный»
Адресный блок сигнализации
Номер патента: 196148
Опубликовано: 01.01.1967
МПК: G08C 19/16
Метки: адресный, блок, сигнализации
...входные вентили подключен к выходным элементам приемника сигнализации и через коммутирующие вентили - к выходу усилителя сигнала адреса, соединенного с входом эмиттерного повторителя.Это позволяет исключить промежут запоминающее устройство и общий сбр ле при приеме новой информации.На чертеже показана принципиальная схема адресного блока сигнализации,Он содержит индивидуальныереле 1, контакты которых участвоспроизведения, сопротивлениярые включаются обмотки реле кировке, входные вентили 3, вентили 4, подающие напряжение при поступлении сигналаадреса, коммутирующие вентили б, нормальнооткрытый усилитель б сигнала адреса, нор 5 мально закрытый эмиттерный повторитель 7адреса, вход 8 сигнала адреса, шины 9, 10 питания.При поступлении на...
Электронный адресный автомат для программного
Номер патента: 231228
Опубликовано: 01.01.1968
Автор: Петрос
МПК: G06G 7/10
Метки: автомат, адресный, программного, электронный
...будетиметь вид;(РгУ = 00 00030 РгХ = 00 000Рг 2= 00 010Рг 2 = 00 000д 2При выполнении команды с номером - +19 35 будет образована трехфазная мостовая схемана адресных ключах У - У - анодная группа, и на ключах Уз - Узз - катодная группа (последние ключи на фиг. 2 не показаны), т. е, на этот раз последовательно будут выбра ны трехфазные мостовые схемы, построенныена адресных ключах У, - У,первой строки - анодная группа и на адресных ключах У - Узо третьей строки - катодная группа (на фиг. 2 последние ключи не показаны).45 Матрицу, построенную на адресных ключахдвух разных строк адресной матрицы автомата, называют элементарной, Все другие строки матрицы автомата обесточены.После заполнения регистра (счетчика) РгХ 50 и передачи импульса...
Адресный блок запоминающего устройства
Номер патента: 396716
Опубликовано: 01.01.1973
Автор: Голубев
МПК: G11C 11/02, G11C 8/00
Метки: адресный, блок, запоминающего, устройства
...к ко О шивающим две г Изобретение относится к запоминающим устройствам.,Известен адресный блок запоминающего устройства, содержащий ключи, триггерный регистр, соединенный с дешифратором, выходы которого подключены,к формирователям токов, подсоединенным к координатным обмоткам, прошивающим две группы магнитных сердечников, через одну нз которых обмотка смещения пропущена в прямом направлении, а через другую - в обратном.Предложенный адресный блок отличается от известного тем, что в нем обмотка смещения включена в диагональ моста, образованного, ключами, а управляющие входы ключей противоположных плеч моста попарно;подключены к,выходам одного из триггеров регистра.Это позволяет сократить мощность, потребляемую блоком по цепи смещения.На...
Адресный формирователь для накопителя на мдп-структурах
Номер патента: 425331
Опубликовано: 25.04.1974
Авторы: Зарубин, Леонтьев, Страхов
МПК: H03K 5/01
Метки: адресный, мдп-структурах, накопителя, формирователь
...структурах,,1 предлагаемый адресный формирователь раоотает следующим образом.В исходном состоянии линия адреса находится под положительным потенциалом, равным +Еа, так как ключевой транзистор 1 делителя напряжения закрыт отрицательным потенциалом на базе, снимаемым с коллектора транзистора 4, закрытого по эмиттеру низким уровнем потенциала.Транзистор 10 также закрыт отрицательным потенциалом на базе, снимаемым с коллектора транзистора 11, закрытого по эмиттеру низким уровнем потенциала,Таким образом, в исходном состоянии все транзисторы схемы закрыты, и потребление мощности возможно лишь по цепи +Еа - резистор 8 - линия адреса - автор ключевого МДП-транзистора.Однако МДП-транзистор как элемент управляемый полем, имеет очень большое...
Адресный дешифратор
Номер патента: 498737
Опубликовано: 05.01.1976
Автор: Исаков
МПК: H03K 13/25
Метки: адресный, дешифратор
...первые вертикальные шины координатной сетки, а эмиттеры соединены с корпусом. Вторые вертикальные шины координатной сетки подключены к коллекторам дополнительных транзисторов 8 (р - и - р полярности), базы которых подсоединены к коллекторам ключей 7, а эмиттеры - к концу первого стабилизатора тока 9. К коллекторам верхних ключей 10 (на транзисторах р - и - р полярности) подключены конденсаторы 11, другие концы которых соединены с горизон"Ест 110 ЦНИИПИ Заказ 43115 Изд,164 Тираж 1029 Подписное Типография, пр, Сапунова, 2 тальными шинами координатной сетки, Цепи разряда конденсаторов образованы первым стабилизатором тока 9, диодами 12 с анодами, подключенными к коллекторам верхних ключей, и транзисторами 8. Эмиттеры верхних ключей...
Адресный коммутатор для запоминающего устройства на ферритовых сердечниках
Номер патента: 580585
Опубликовано: 15.11.1977
Автор: Лапшин
МПК: G11C 11/06
Метки: адресный, запоминающего, коммутатор, сердечниках, устройства, ферритовых
...катодом,к началу четвертой обмоткивторой ключевой диод 3 на щину нулевогопотенциала.Режекторный трансформатор 2 для протекающего тока представляет близкое к нулюсопротивление, так как его первая и четвертая обмотки являются встречно включеннымипо отношению к направлению протекающеготока, В то же времярежекторный трансформатор представляет большое сопротивлениедля паразитных токов утечки, так как егопервая и третья обмотки оказываются согласно включенными относительно, направлениятока утечки, лежащего через третью обмоткурежекторного трансформатора, подключенную началом к ключу 4 и концом - к катодутретьего развязывающего диода 1, через третий диод 1, подключенный анодом к нижнейадресной цепи 5, и по невыбранной нижнейцепи 5,Работа...
Адресный формирователь для интегрального постоянного запоминающего устройства
Номер патента: 593250
Опубликовано: 15.02.1978
Авторы: Воробьева, Кремлев, Приходько, Щербинина, Щетинин
МПК: G11C 17/18, G11C 7/00
Метки: адресный, запоминающего, интегрального, постоянного, устройства, формирователь
...транзистор 1, первыйрезистор 2, второй резистор 3, третий транзистор 4, первый диод 5, второй транзистор 6, пятый транзистор 7, второй диод 8, третий резистор, 9, четвертый транзистор 10, третий ди од 11, четвертый резистор 12, пятый резистор13, входную шину 14, выходную шину 15 и шину питания 16.При работе адресного формирователя в режиме записи информации при повышении на пряжения источника питания до величины,необходимой для записи информации, диод 11 пробивается, ток через резистор 12 протекает в базу транзистора 10 и включает его, транзистор 7 выключается, так как ток резистора 9 30 пе поступает в его базу, а течет в общую шпРедактор Л. Тюрина Подписное Изд.236 Тираж 788 НПО Государственного комитета Совета Министров СССР по...
Адресный блок системы телеконтроля
Номер патента: 608188
Опубликовано: 25.05.1978
Авторы: Андреев, Белима, Гордеева, Юрков
МПК: G08C 19/28
Метки: адресный, блок, системы, телеконтроля
...5 з н 5, ИЛИ предназначеныдля другого соотношения выдачи адресов изпервого и второго формирователей,Для примера на чертеже показано, что четыре. провода припаяно по входу элемента 5 ЗИЛИ и четыре - ко входу элемента 5 ИЛИ.Переключатели 6 6 г служит для выбора тогоили иного соотношения очередности выдачиадресов,Выходные контакты переключателей 61 и 6,соединены с первыми входами элементов 7, и7 г И, а также с.первыми управляющими входами элементов 101 - 1 ОИ - ИЛИ. Элементы7, и 7, И служат для подачи на соответствующий формирователь кода адреса 8или Згсигнала смены адреса, поступающего на второй вход элементов 7и г И с выхода элемента9 задержки.Элемент 9 задержки служит для задержкисигнала смены адреса на время переходныхпроцессов в...
Адресный коммутатор
Номер патента: 631915
Опубликовано: 05.11.1978
Авторы: Ляляев, Мартыненко, Москаленко
МПК: G06F 7/06
Метки: адресный, коммутатор
...коммутаторомпраце, так как в нем функции селектированин и управления полярностью тока Звзаимно независимы,На чертеже представлена функциональная схема адресного коммутатора.;Коммутатор соцержит селектируемыелинии 11-1 и,1-2 л., . щ-щапресного Щкоммутатора; ключи 1 1 - 1 и коммутации тока по первой координате; ключи2 1 - 2коммутации тока по второй координат.е; шины Щ 1-И 1, первой координаты адреса; шиныШ 2-Ш 2 лвторой координа Эты апреса, шины ЩфР,ШГ - тока с управляемой полярностью,Ключи коммутации тока 41 подВ ключеиы между диодами развязки проти- ф вополсюкной полярности и к дополнительным, по числу шин второй координаты диодам той же полярности, что и рмаелительиые диоды.: Другие концы разделительных диодов подключены к шине...
Адресный переключатель тока
Номер патента: 643968
Опубликовано: 25.01.1979
Автор: Гаврилов
МПК: G11C 7/00
Метки: адресный, переключатель
...2, кроме двух выборных, по одному на координату, формируют на первичных обмотках 4 координатных трансформаторов 3 импульсы напряжения. При этом в дополнительных вторичных обмотках 6 выбранных координатных трансформаторов 3 суммируются токи, сформированные в дополнительных вторичных обмотках 6 остальных трансформаторов. На вторичных обмотках 5 координатных трансформаторов 3, соединенных с координатными шинами диодного матричного дешифратора 1, будут сформированы им643968 Формула изобретения Составитель Л. АмТехред О. ЛуговаяТираж ЬЪОИПИ Государственного ком итпо делам изобретений и о5, Москва, Ж, РаушскаяППП Патент, г. Ужгород,усьеваКорректор ЛПодписноеета СССРткрытийнаб., д. 4/5ул Проектнья 4 Редактор Е. ГончарЗаказ 8034/49ЫЙ ебо...
Адресный коммутатор тока
Номер патента: 647741
Опубликовано: 15.02.1979
Автор: Гаврилов
МПК: G11C 7/00
Метки: адресный, коммутатор
...коммутатора тока.Адресный коммутатор тока содержит трансформаторные переключатели 1, построенные на ферритовых сердечниках с линейной петлей гистерезиса и вклк- чвющие в себя первичные обмотки 2 и вторичные обмотки основные 3 и дополнительные 4, объединенные в одинаковые группы, диодные матричные дешифрвторы основные 5 и дополнительные 6, электронные ключи основные 7 и дополнительные 8, подключенные к вторичным обмоткам трансформаторных нереключателей 1.актор Н. Каменская шкови аз 323/45 ЫНИИПИ Государс. по делам из 113035, Москва, Жфилиал ППП "Патент, г, Ужгород, ул. Прое Адресный коммутатор тока работаетследующим образом. Входные сигналы в виде. импульсов напряжения поступают на первичные обмотки 2 трансформаторных переключа...
Многокоординатный адресный коммутатор тока
Номер патента: 743027
Опубликовано: 25.06.1980
Автор: Гаврилов
МПК: G11C 7/10
Метки: адресный, коммутатор, многокоординатный
...выполненные в виде линейных п-ступенчатых комбинаторных переключателей 4 и 5 с входными обмотками 6 и выходными обмотками 7, Начала выходных обмоток переключателей подключены к координатным шинам ди743027 Формула изобретения б Составитель В,Техред К. ШуфриТираж 662 авриловКорректор Н. СПодписноеитета СССРоткрытийя наб., д. 4/5ул. Проектная,Редактор Ч. ИваноЗаказ 3474/44 ЦНИИПИ Государственного копо делам изобретений и 113035, Москва, Ж - 35, Раушск лиал ППП Патент, г. Ужгород,одного реверсивного деуюфратора, а концы - к двум элементам юглюсования 1,8 и 9, выполненных, например, в виде резисторов. Каждая ступень координатного переключателя строится на основе матрицы Адамара. Устройство работает следующим образом, Одновременно на входных...
Адресный коммутатор
Номер патента: 785997
Опубликовано: 07.12.1980
Автор: Костюкевич
МПК: H03K 17/00, H03K 17/567
Метки: адресный, коммутатор
...8, 10. Напряжено- ние -Е 2, подаваемое на клемму 27, имеет большую величину, чем напряжение14, -Е 1, и зависит от вида нагрузки координатных коммутаторов,вых диодов, а катоды - с эмиттерамивторых транзисторов, введены резисторы,которые включены между коллекторамипервых транзисторов и анодами соответствующих первых диодов, а коллекторывторых транзисторов объединены и нодключены непосредственно ко второй кпеммеисточника питания,На чертеже изображен предлагаемыйкоммутатор.Адресный коммутатор содержит двоичные дешифраторы 1 дпя преобразования кда адреса в унитарный код, усилители 2транзисторы 3-10, диоды 11 и 12, обепечиваюшие режим работы и распределенсигналов, резисторы 13 и 14, кпючи 15и 16, диоды 17 и 18. Транзисторы 3,7 9 подключенные к...
Адресный регистр
Номер патента: 832726
Опубликовано: 23.05.1981
МПК: H03K 3/3568
Метки: адресный, регистр
...подключены к входу сигнала вы"бора, а выход 21 инвертора соединенс тактовым входом элемента ИЛИ-НЕзатворами транзисторов 15-16.Адресный регистр работает следующим образом.В исходном состоянии входной ключна транзисторе 1 открыт, так как сигнал выбора имеет высокий. уровень, следовательно, на выходе инвертора 9 низкий уровень, транзистор 15 открыт инапряжение на выходе тактируемогоэлемента ИЛИ-НЕ (выход 21) равно напряжению источника питания,Напряжение на выходе 22 Р 5-триггера 2 и прямом выходе инвертора 9 равно напряжению на входе 17 сигнала ад 40реса. Транзистор 8 цепи восстановления открыт, и напряжение на левом плече РЗ-триггера, являющемся инверснымвыходом 20 сигнала адреса равно О В.При подаче низкого уровня на вход 4518...
Адресный формирователь
Номер патента: 955192
Опубликовано: 30.08.1982
МПК: G11C 7/20
Метки: адресный, формирователь
...транзисторов объединены и образуют первый управлякщий вход адресного формирователя ф 1. Элемент разряда содержит транзисторы заряда 9, разряда 10, включения 11 и сброса 12, у которых затвор тран: зистора разряда соединен с истоком транзистора включения и стоком транзистора сброса. Сток. транзистора разряда соединен с истоком транзистора заряда и а истоками переключающих и управляющих транзисторов переключающего элемента, Стоки транзисторов включения и заряда соединены с источником питания. Истоки транзисторов разряда и сброса соединены с общей шиной. Затвор транзистора включения соединен с первым управляющим входо адресного формиро,вателя. Затворы транзисторов заряда и сброса соединены с входом элемента предзаряда и образуют второй...
Адресный дешифратор для полупроводникового постоянного запоминающего устройства
Номер патента: 960949
Опубликовано: 23.09.1982
МПК: G11C 8/10
Метки: адресный, дешифратор, запоминающего, полупроводникового, постоянного, устройства
...высоким потенциалом по шине 43 (равнымпотенциалу первой шины питания ,беэ искажения передают высокий потенциал выборки в узле 29 на выходныешины 36 и 37. Нагрузочные транзисторы 408 и 9, 14 и 15 способны из-эа самоограничения тока при потенциалевторой шины 42 питания, равном потенцюалу общей шины при считывании онможет быть также равен потенциалу 45первой шины 40 питания)лишь в совершенно незначительной степени исказитьвыходные потенциалы, отклонив их отзначения потенциала первой шины питания. От этого потенциала заряжаетсятакже узел 31 через транзистор24 в диодном включении, но сверх небольшого тока заряда емкости узла 29в течение короткого времени никакогодругого тока через него больше непротекает.Пусть теперь адресные...
Адресный формирователь
Номер патента: 970460
Опубликовано: 30.10.1982
Авторы: Гафаров, Минков, Соломоненко, Уросов
МПК: G11C 7/24
Метки: адресный, формирователь
...транзистора связи, причем стоки транзисторов связи этих пар и затворы входного и опорного транзисторов подключены к соответствующим плечамтриггера, затворы транзисторов связиподключены к первой тактовой шине,.исток опорного транзистора одной пары транзисторов подключены к шиненулевого потенциапа, а исток входного транзистора другой - к входнойшине, введен компенсирующий элемент,выполненный в виде конденсатора, одна обкладка которого подключена квходному плечу триггерами а втораяк шине нулевого потенциала.Емкость конденсатора выбираетсятакой, чтобы скомпенсировать действия двух рассмотренных выше Факторов,обуславливающих зависимость порогасрабатывания от фронта стробирующего сигнала,На Фиг. 1.приведена принципиальная электрическая схема...
Адресный формирователь
Номер патента: 991504
Опубликовано: 23.01.1983
Авторы: Лазаренко, Лушников, Минков, Однолько
МПК: G11C 8/00
Метки: адресный, формирователь
...3 и 4 равно нулю, на входе 5 - высокое напряжение, равное, либо превышающее напряжение на шине 2 питания, Пусть напряжение на входе 5 равно напряжению на шине пита" ния О , тогда в исходном состоянии затворы транзисторов 12 и 13 будут заряжены дб напряжения (О -Ч. ), где Ч - пороговое напряжение ИДП-тран- Тзистора. Через открытае транзисторы 19,20, 12 и 13 напряжение на входе 8 и входе 9 и на затворах транзисторов 10 и 11 установится ранним на пряжению на входах 4 и 3 соответственно, т,е. будет равно нулю. Напряжение на шине 6 опорного напряжения постоянно и равно полусумме напряжений логического нуля и единицы на входе 7. Для пранильной работы адресного формирователя напряжение на шине опорного напряжения должно превышать пороговое...
Адресный формирователь
Номер патента: 1007133
Опубликовано: 23.03.1983
Авторы: Бочков, Кириченко, Лазаренко, Лушников, Однолько
МПК: G11C 8/00
Метки: адресный, формирователь
...суп- транзистора и является четвертым управ ности к предлагаемому является адресный ляющим входом формирователя, стоки формирователь для МДП запоминающего фф седьмого и восьмого ключевых МДП- устройства, содержащий шесть транзисто транзисторов соединены с второй шиной ров, конденсатор, управляющую, адресную, питания, а исток девятого ключевого входную и выходную шины 2. МДП-транзистора -с первой шиной щмОднако недостатком етого формирова- тания.теля является невысокая надежность при Я На чертеже представлена принципиальвозникновении отрицательных помех на ная электрическая схема адресного форвыходных шинах, когда возможно откры- мирователя.ванне выходных транзисторов и воэникно- Адресный формирователь содержит вениеутечки с входной...
Адресный формирователь
Номер патента: 1014027
Опубликовано: 23.04.1983
Авторы: Беленький, Бухштаб, Кугаро, Хохлов
Метки: адресный, формирователь
...транзистора и затвором первого ключевого транзистора, исток которого соединен с третьей шиной питания, а сток соединен с затвором второго разрядного транзистора, второй ключевой транзистор, затвор которого является входом Формирователя, а исток второго ключевого транзистора соединен с третьей шиной питания, дополнительно истоки первого и второго разрядных транзисторов объединены и являются третьим входом тактового сигнала, затворы первого и второго нагрузочных транзисторов подключены к первой шине питания, стоки первого и второго нагрузочных транзисторов подключены к второй шине питания, сток второго3 10140ключевого транзистора соединен с ис:током разделительного транзистора,На чертеже представлена схема адресного...
Адресный усилитель
Номер патента: 1062786
Опубликовано: 23.12.1983
Автор: Кугаро
Метки: адресный, усилитель
...подключен к стоку седьмого зарядного транзистора и является одним выходом усилителя, исток второго зарядного транзистора подключен к стоку восьмого зарядного транзистора и является другим выходом усилителя, стоки первого и второго зарядных транзисторов, третьего и четвертого предзарядных транзисторов подключены к другой шине питания, сток адресного транзистора подключен к стоку первого нагрузочного транзистора.На фиг. 1 представлена схема предложенного адресного усилителя;на фиг. 2 - временная диаграмма егоработы. Адресный усилитель содержит адресный транзистор 1, конденсатор 2 (балансный), зарядные транзИсторы 335 и .4; предзарядные транзисторы 5 и б,конденсаторы 7 и 8 (передающие),разрядные транзисторы 9-14, истоки15 и 16...
Адресный блок для запоминающего устройства
Номер патента: 1123055
Опубликовано: 07.11.1984
Автор: Павел
МПК: G11C 8/00
Метки: адресный, блок, запоминающего, устройства
...оперативно . запоминающее устройство как внутреннюю запоминающую ступень. В системе осуществляется страничный. обмен информацией между ее ступенями,Адресный блок работает следующим образом. В момент, когда внешняя ступень в многоступенчатой запоминающей сис теме (не показана). находится в состоянии выполнения запроса на выцеление страниц для переноса ее во внутреннюю ступень генерируется запрос на выделение страницы. Адрее этой страницы поступает на входы9 -9 блока и, следовательно, на вхо Поставленная цель достигается тем, что в адресный блок для запоминающего устройства. содержащий первый и . З 5 второй регистры адреса, введены элемент сравнения и элемент И, первый вход которого подключен к выходу элемента сравнения. второй вход...
Адресный формирователь на кмдп-транзисторах
Номер патента: 1280451
Опубликовано: 30.12.1986
Авторы: Баранов, Герасимов, Григорьев, Кармазинский, Поплевин, Савостьянов
МПК: G11C 11/4063, G11C 7/00
Метки: адресный, кмдп-транзисторах, формирователь
...для запоминанияадресных сигналов и формирования сигналов, поступающих на дешифраторызапоминающего устройства.Цель изобретения - повышение надежности и быстродействия адресногоформирователя,10После подачи тактового сигналаобеспечивается блокировка информационного входа от внутренних элементов формирователя с помощью выходныхсигналов формирователя.На чертеже дана схема предлагаемого адресного формирователя.Устройство содержит информационный 1 и тактовый 2 входы первый 3и второй 4 выходы, шину питания 5 иобщую шину 6, первый транзистор 7обратной связи и-типа и второй транзистор 8 обратной связи р-типа, пер-Вый 9 и второи 10 инверторы 1 выполненные по типовой схеме на транзисторах 11-14, первый 15 и второй 16двухвходовые элементы...
Адресный блок запоминающего устройства с линейной выборкой
Номер патента: 1336098
Опубликовано: 07.09.1987
Метки: адресный, блок, выборкой, запоминающего, линейной, устройства
...также дешифратор 7, который разрешает выборку одного из ключей блоков 8 и 9.Затем на входы дешифратора 2 и ключи блока 8 подается строб тока первого направления, по которому возбуждается один из выходов дешифратора 2 и выбирает соответствующий транзистор 5, который выбирает соответствующий столбец транзисторов 4, а также этот строб открывает выбранный ключ блока 8. Таким образом, выбирается по базе и эмиттеру один транзистор 4, находящийся на пересечении выбранного столбца и выбранной строки, а группа концов адресных обмоток 3 в этом столбце через открытый ключ блока 8 подключается к шине 11. По цепи: шина 1 О, резистор 6, выбранный транзистор 5, выбранный транзистор 4, адресная обмотка 3, выбранный ключ блока 8, шина 11,...
Адресный формирователь
Номер патента: 1047314
Опубликовано: 15.05.1988
МПК: G11C 11/40, G11C 11/4063
Метки: адресный, формирователь
...транзистора 3 обедненного типа,сток которого подключен к шине пита 35 ния 24, и транзистора 4 обогащенного 40 типа, исток которого подключен к шине общего потенциала, затвор - к выходу первого инверторного каскада 16, а сток подключен к затвору и истоку транзистора 3 в узле 17 - выходе вто рого инверторного каскада. Третий инверторный каскад содержит транзистор 5 обедненного типа, сток которого. подключен к шине питания 24, и транзистор 6 обогащенного типа, исток которого соединен с шиной общего потенциала, затвор - с выходом 17 второго инверторного .каскада, сток - с затвором и истоком транзистора 5 в узле 18 - выходном узле третьего ин 55 верторного каскада. Инверсный выход 19 подключен к шине питания 24 через транзистор 7,...
Адресный формирователь
Номер патента: 1596388
Опубликовано: 30.09.1990
Метки: адресный, формирователь
...Если пережигать сразу несколько перемычек, то может перегореть шина питания микросхем, Пережигание перемычек 10 каждой ячейки 9 производится последовательно. Для определенности рассмотрим работу устройства при пережигании перемычек 10, соответствующей разряду А. В этом случае на адресный вход А подается логический сигнал. соответствующий значению 1-го разряда, записываемого в ячейку 9 адреса, Причем уровень лог, "1" этого сигнала является повышенным по сравнению с уровнями "1", используемыми в рабочем режиме, На все остальные входы, кроме 1-го, подаются сигналы, инверсные сигналу на входе Аь Уровень лог, "1" на этих входах является обычным, используемым в рабочем режиме, который воспринимается элементом ИЛИ 3 как уровень лог. "0"...
Адресный формирователь
Номер патента: 1596389
Опубликовано: 30.09.1990
Метки: адресный, формирователь
...шина питания микросхемы. Пережигание перемычек 10каждой ячейки 9 производится последовательно, Для определенности рассмотрим работу устройства при пережигании перемычки 10, соответствующей разряду Аь В этом случае на адресный вход А 1 подается логический сигнал, соответствующий значению 1-го разряда, записываемого в ячейку 9 адреса, На все остальные входы, кроме 1-го, подаются сигналы, инверсные сигналу на входе Аь При этом на входах мажоритарного элемента 3 оказывается большинствосигналов, инверсных сигналу Аь поэтому на его инверсном выходе будет сигнал А, а нэ прямом - Аь В результате на вторые входы элементов И-НЕ 1 и 2, относящихся к 1-му разряду, поступает такая же информация, которая была нэ их первых входах, т,е. в этом...
Адресный формирователь
Номер патента: 1607013
Опубликовано: 15.11.1990
Автор: Тенк
Метки: адресный, формирователь
...или значительнониже напряжения питания. При этомнизкое пороговое напряжение можетиметь транзистор 3, либо транзистор4, либо транзисторы Зи 4 одновремен-но, что соответствует состояниям элемента 1 памяти "Лог.1", "Лог.О" либобезразличному состоянию. В последнемслучае сигнал на выходе 6, разрешающий обращение к ПЗУ, будет вырабатываться при любом коде адреса на,входе5 данного элемента 1 памяти.Если пороговое напряжение транзистора 3 ниже напряжения питания, то его сток и подключенный к стоку вход блока 2 находятся в состоянии "Лог,О", а сток транзистора 8 - в состоянии с ИЛог.1 , если пороговое напряжение соответствующего транзистора 4 превышает напряжение питания. Если пороговые напряжения и транзистора 3, и транзистора 4 данного элемента...
Адресный формирователь
Номер патента: 1624521
Опубликовано: 30.01.1991
Авторы: Лушников, Таджибаева, Хван
МПК: G11C 7/00
Метки: адресный, формирователь
...таким образом, что потенциал этого узла превышает пороговое напряжение транзистора Чт до момента защелкивания триггера (момент 12), Следовательно, до этого момента разбаланс напряжений на затворах транзисторов 16 и 17 через открытые транзисторы 18 и 19 передается на шины 8 и 9, что усиливает перекос триггера в нужную сторону, т. е. также повышает надежность срабатывания формирователя. После этого узел 33 разряжается через транзистор 27 до нулевого по- тенциала для исключения потребления по шине 2 питания в статическом режиме. Прямая выходная шина 8 заряжается до потенциала шины 2 питания, инверсная выходная шина 9 через открытый транзистор 11, а узел через открытый транзистор 15 разряжаются до нулевого потенциала, Выходные сигналы...
Адресный формирователь
Номер патента: 1705868
Опубликовано: 15.01.1992
Автор: Землянухин
МПК: G11C 8/00
Метки: адресный, формирователь
...адресного сигнала на вхсд 4 адресного формирователя (возрастание напряжения адресного сигнала) распределения токов и потенциалов в схеме будет происходить в следующем порядке, При достижении входного сигнала уровня выходного потенциала первого источника 5 опорного напряжения (с 1 на фиг. 2) ток источника 3 тока первого типа начнет переключаться в эмиттер транзистора 1 и в последующем через коллектор этого трэнзистора замыкаться в резистор 9, обеспечивая падение напряжения на нем. Соответственно начнется снижение потенциала на инвертирующем выходе 19 устройства, где перезаряд больших паразитных емкостей информационной шины дешифратора адреса будет осуществляться первым источником 18 тока второго типа. Потенциал же узла подключения...