Голоборщенко
Многоканальное оперативное запоминающее устройство
Номер патента: 1112406
Опубликовано: 07.09.1984
Автор: Голоборщенко
МПК: G11C 11/00
Метки: запоминающее, многоканальное, оперативное
...на входах 15 в 5 к и 16; - 16 устройства.На входы 15 - 15 к и 16 - 16 к каналовподаются адреса слов, подлежащих произ.вольной или одновременной обработке (считыванию и(или записи) и максимальное число которых при одновременной обработке равно к-чнслу входных или выходных каналов устройства.При несовпадении кодов на выходах рас.10 пределителей 44 - 44 и, как следствие, принесовпадении кодов адресов, поступающих на входные каналы 6 - 6 к устройства (пер.вый случай), входные 6 - 6 и выходные 7 - 7 к каналы устройства полностью незавнсимы и позволяют обеспечить одновременно считывание и(или запись до к слов. Поскольку указанные коды не совйадают, то на инверсных выходах всех блоков 50 сравнения (фиг. 6) будут уровни логической едини цы,...
Многоканальное оперативное запоминающее устройство (его варианты)
Номер патента: 1088067
Опубликовано: 23.04.1984
Автор: Голоборщенко
МПК: G11C 11/00
Метки: варианты, его, запоминающее, многоканальное, оперативное
...введены переключатели, а в первый входной канал - три группы элементов И, причем выходы первого и второго регистров адреса подклюцены к первым входам элементов И пер-З 0 вой и второй групп, выходы которых соединены со входамн первого .и второ" го дешифратора адреса, выходы распределителя сигналов являются четвертым выходом данного канала и подключены к первым входам элементов И третьей группы, выходы которых являются третьим выходом первого .входного канала и подключены ко второму входу первого выходного канала вто 40 рые входы элементов И подключены к третьему входу первого входного ка нала, третьи входы и четвертые выходы входных каналов подключены к одним из выводов переключателей, одноименные контакты переключателей сое 45...
Генератор линейно-изменяющегося напряжения
Номер патента: 1045362
Опубликовано: 30.09.1983
Авторы: Голоборщенко, Горевой, Гришина
МПК: H03K 4/502
Метки: генератор, линейно-изменяющегося
...получения палсжительного напряжения кеобхоцимо замкнуть ключ 10 и разомкнуть кнюч 7. Тогда на выходе повторителя 3 напряжения и ка аноде стабилитрона 8 поддерживается то же напряжение, что и на кокденсаторе 1, а напряжение на катоде стабипктрона 8 превышает напряжение на концексаторе 1 на значение напряжения стабипизации. После размыкакия ключа 2 конденсатор 1 начикает заряжатьоя током, текущим через резистор 4 и цепь 12 коммутации. Ток заряда опрецепяется напряжением стабижзации стабилитрона 8, сопротивлением резистора 4 и суммарным сопротивпениеь цепи 12 коммутации.Цепь коммутации состоит из поспецоватепьно соециненных резисторов (где 5 - пюбое цепое чиспо) с параплелько подключенными к ним кпючами. Суммарное сопротиъпение цепи 12...
Многоканальное устройство приоритета
Номер патента: 1043654
Опубликовано: 23.09.1983
Авторы: Голоборщенко, Дерновский
МПК: G06F 9/50
Метки: многоканальное, приоритета
...НЕ, причем запросный. вход каждого каналаподключен к первому входу элементаИЛИ своего канала, выход которогоявляется выходом блокировки канала,второй вход элемента ИЛИ и первый входтретьего элемента И-НЕ каждого канала, кроме первого, соединен с выходом блокировки предыдущего канала,выход третьего элемента И-НЕ каждогоканала соединен с третьим входом первого и первым входом четвертого элементов И-НЕ своего канала,вход элемента НЕ каждого каналаподключен к выходу первого элемента И-НЕ своего канала, выход элемента НЕ кажцого канала соединенс входами ныпрямительного элементаи элемента задержки своего канала,выход элемента задержки каждогоканала подключен к второму входучетвертого элемента И-НЕ своегоканала, выход четвертого...
Оперативное запоминающее устройство
Номер патента: 978192
Опубликовано: 30.11.1982
Автор: Голоборщенко
МПК: G11C 11/00
Метки: запоминающее, оперативное
...схемысравнения, число которых определяется числом сочетаний из к по два).Блок 9 содержит также элемент ИЛИ 26.Устройство работает следующим образом,На входы 224-22 к и 23 -23 каналовподаются адреса слов, подлежащих произвольной или одновременнсй обработке (считываник и/или записи), максимальное число которых при одновременной обработке равно к-числу входныхили выходных каналов устройства. Будем условно считать, что входы 22 -22 к соответствуют координате Х, а входь 1 23-23 - координате У устройства.Кроме того, будем иметь в виду следующие три свойства распределителей121-12: во-первых, при совпадении кодов адресов, поступающих на входы221 -22 и 231-23 каналов, совпадаюткоды на выходах соответствующих распределителей 12 -12,...
Способ записи и воспроизведения оптической информации на термопластическом носителе и устройство для его осуществления
Номер патента: 976424
Опубликовано: 23.11.1982
Авторы: Голоборщенко, Ероховец, Луговцов, Ярмош
МПК: G03G 16/00
Метки: воспроизведения, записи, информации, носителе, оптической, термопластическом
...время отработки исполнительныхмеханизмов термопластический слой0 носителя 2 заряжается специальнымустройством (на чертеже не показано)до определенного потенциала. Далее,по команде от блока 11 управления спомощью средства 3 экспонирования5 осуществляется экспозиция заряженноего фототермопластического носителя 2регистрируемым изображением первогографического образца в режиме прямого976424 После записи первого графического образа средство 3 экспонирования включается на привод 5 дискретного вращения, подается команда поворота средства 4 Формирования сходящихся пучков на угол Ь 5 (в случае трехцветной регистрации Ь = 600) вокруг первой оптической оси для ормированиясходящихся пучков. 4)00"(х,у,г) = Оехр-) 1 (- - г 5контраста, когда темным...
Многоканальное запоминающее устройство
Номер патента: 953669
Опубликовано: 23.08.1982
Авторы: Голоборщенко, Гришина, Ероховец
МПК: G11C 11/00
Метки: запоминающее, многоканальное
...канал 34 устрой"ства с адресными 35 и информационными 36 входами, и информационными 37выходами устройства, управляющий вход38 и индикаторный выход 39 устройства.Каждый из преобразователей 16 и16 содержит сумматор по модулю два 2 эи дешифратор (не показаны),Устройство работает следующим образом.. Код адреса первого слова поступает от первого устройства-потребителя на входы 31 первого 30 канала.Одновременно на входы 35 второго 34канала может быть подан код адресавторого слова. При этом наибольшийинтерес представляет, во-первых,несовпадение кодов адресов обоихслов и несовпадение кодов на выходах обоих преобразователей 16и 16, во-вторых, совпадение кодовадресов обоих слов или совпадениекодов на выходах обоих преобразователей 16 и 16 при...
Оперативное запоминающее устройство
Номер патента: 938317
Опубликовано: 23.06.1982
Автор: Голоборщенко
МПК: G11C 11/00
Метки: запоминающее, оперативное
...с содержимым регистров 1 и 3 подключит усилители 8 через коммутаторы 9. 1 к регистру 10. 1 первого выходного канала 33 устройстваТаким5 образом, считанное первое слово из накопителя 7 поступит на первый информационный выход 27. 1 устройства. 6В дополнительном выходном канале 32 адрес второго слова, поступивший на входы 29 и 30 через регистры 14 и 15 будет передан на входы первого 20. 1 и второго 20.2 элементов И, первые входы схем 21.1 и 21.2 сравнения и входы распределителя 16,На вторые входы схем 21.1 и 21.2 сравнения. с выходов регистров 1 и 3 поступят коды адреса первого слова, поданного на входы 24 и 25. При несовпадении кодов адресов первого и второго слов, на выходе хотя бы одного из элементов НЕРАВНОЗНАЧНОСТЬ 35 фиг.2)...
Накопитель
Номер патента: 858097
Опубликовано: 23.08.1981
Авторы: Голоборщенко, Романков
МПК: G11C 11/06
Метки: накопитель
...У 5, проходящая 45 через последний ферритовый сердечник 2 второй строки первой матрицы 1 соединена с координатной обмоткой У 5, проходящей через последний ферритовый сердечник 4 третьей строки второй матрицы 3, Коор динатная обмотка У 5 , проходящая че,-Ироз граничный сердечник 4, расположенный в четвертой строке второй матрицы 3 между координатными обмотками Х 6 и 7,соединена с координатной обмоткой У 5 ,55 проходящей через граничный сердечник 2, расположенный в пятой строке первой матрицы 1. 97 фВ приведенной на чертеже схеме условно выбрана координатная обмотка Х 6,У 5, обмотки 8 считывания первого ивторого разрядов, которые изображеныутолщенными линиями, и ферритовые сердечники 2 первого и второго разрядовпервой матрицы 1, которые...
Запоминающее устройство с автономным контролем
Номер патента: 690567
Опубликовано: 05.10.1979
Авторы: Голоборщенко, Ероховец, Луговцов, Трофимов
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...На чертеже представлена блоксхема устройства-, которое содержит генератор од ночйых импульсов 1/ 50 триггер контроля 2, триггер неисправности 3, блок управления 4, элемент И 5, генератор импульсов б, регистр адреса 7, счетчик команд контроля 8, дешифратор команд кон-. троля 9, блок формирования контрольной информации 10, регистр числа 11, элемент ИЛИ 12, разрядные формирователи записи 13, дешифратор адреса 14, накопитель 15, усилители воспроизведения 16, блок анализа 60 считанной контрольной информации 17, блок индикации триггера контроля 18, блок индикации триггера неисправности 19, блок индикации команд контроля 20, блок индикации регист ра числа 21, блок индикации регистра адреса 22Для автономного контроля работоспособности ЗУ...
Магнитное оперативное запоминающее устройство
Номер патента: 647742
Опубликовано: 15.02.1979
Авторы: Голоборщенко, Романков
МПК: G11C 11/00
Метки: запоминающее, магнитное, оперативное
...адреса У и 20блока перезаписи устройство получаетадрес первого слова и число одновременно читаемых слов. На основанииадреса Х и числа из блока перезаписиблок 6 выбора формирователей Х выбирает нужное количество формирователей7 адресного тока Х. Число включенныхформирователей адресного тока Х равно заданному числу из блока перезаписи. В результате этого в накопителеадресные токи по координатным обмоэкам приведут в состояние полувозбуждения ряд сердечников, помехи подувозбуждещи с которых последуют во всеусилители. Б приведенном примере число одновременно обрабатываемых словравно двум, однако оно может быть доведено до числа, равного 6, когда выбираются все формироватеди адреса Х.На основании дешифрации адреса Увыбирается один нужный...
Устройство для контроля запоминающих матриц
Номер патента: 639024
Опубликовано: 25.12.1978
Авторы: Голоборщенко, Леневич, Силуянов
МПК: G11C 29/00
Метки: запоминающих, матриц
...адресамконтролируемой матрицы 23 при фиксированных значениях токов возбуждения, 5Записанная и считанная информация сравниваются в блоке 4 обнаружения сбоев,Счетчик 9 числа сбоев подсчитывает количество сбоев в каждой точке контроляматрицы, При этом по линии управления 10работой блока 5 управления печатью выдается сигнал, запрещающий его работу,При отсутствии в строке знаков областинеиаентичности или области работоспособности контролируемой матрицы 23, с выхода генератора 3 через элемент запрета20, на которую в это время подаетсяразрешающий уровень с логического элемента И 1 7, на вход счетчика 1 9строк поступают сигналы, которые поасчи-Отыввются им,Если нв вход дешнфрвторв 11 поступитсигнал знака области неидентнчности илиобласти...
Запоминающее устройство
Номер патента: 639016
Опубликовано: 25.12.1978
Авторы: Голоборщенко, Ероховец, Луговцов, Романков, Трофимов
МПК: G11C 11/00
Метки: запоминающее
...1. Выходы входного коммутатора 12 подключены ко вторым входам рвфгистра числа 2. Первый вход блока 11управления соединен с первым выходомсинхронизатора 7, вторые входы блока 11.с выходами дешифратора 10 выбора операции обмене, ьходы которого подключенык выходам регистра 8 выбора операцииобмена, Первые выходы блока 11 управления соединены с другими входами выходного коммутатора 13, вторые выходыс третьими входами регистра числа 2,третьи выходы - со вторыми входами входного коммутатора 12 и четвертые выходыблока 11 - со вторыми входами усилителей 3 воспроизведения, К первому входукоммутатора 14 подключен дополнительныйвыход синхронизатора 7. Ко вторым входам коммутатора 14 подключены выходыдешифратора 10 выбора операции обмена,к третьим...
Устройство для обмена данными
Номер патента: 636605
Опубликовано: 05.12.1978
Авторы: Голоборщенко, Романков
МПК: G06F 3/04
...И бб каналов 59-61. Коммутация сигнала на выходы 20-23 блока7 будет зависеть от последовательности сигналов сопряжения. Возможны дваслучая:канал 9 вырабатывает последовательность сигналов начальной выборкиабонента;какал 9 вырабатывает последовательность сигналов выборки, вводимой абонентом.В первом случае канал 9 вырабатывает последовательность сигналов начальной выборки с выдачи адреса абонента по информационным шинам каналаи сигнала"адрес от канала", которыйчерез усилитель 40 в блоке 5 поступит на вход 10 блока 7 и далее - навход элемента И 56 блока 7. Так какв исходном состоянии все триггеры 64каналов 59-61 находятся в нулевомсостоянии, то положительный разрешаюший потенциал с выхода элемента И 58через элемент задержки...
Устройство для контроля матриц памяти
Номер патента: 597010
Опубликовано: 05.03.1978
Авторы: Голоборщенко, Леневич, Силуянов
МПК: G11C 29/00
...работает следующим образом.Блок управления 6 выдает по программеодин или несколько циклов, запись-считывание информации по всем адресам контролируемой матрицы 20. Записанная и считаннаяинформация сравнивается в блоке выявлениясбоев 5.При совпадении записанной и считаннойинформации сигналы совпадения поступают навход счетчика 13 и единичный вход триггера 14. При этом с выхода триггера 14 на входэлемента И 15 подается разрешающий потенциал. Кроме того, по линии управления работой блока 3 выдается сигнал, запрещающийего работу, а также нулевое состояние счетчика 10, соответствующее отсутствию сбоев,передается на вход дешифратора 11, который,в свою очередь, осуществляет установку триггера 7 в единичное состояние.Счетчик 13...
Устройство для считывания сигналов из накопителя
Номер патента: 570919
Опубликовано: 30.08.1977
Авторы: Голоборщенко, Лобаченко, Михелев
МПК: G11C 7/02
Метки: накопителя, сигналов, считывания
...трансформаторов через разделительные элементы подсоединены к соответствующим концам обмотки записи - считывания.На фиг. 1 представлена функционально- электрическая схема устройства; на фиг. 2 - временные диаграммы работы устройства,Устройство для считывания сигналов из запоминающего блока содержит (см. фиг, 1) формирователь 1, обмотку 2 записи - считывания, разделенную на две части 3 и 4 и пронизывающую элементы 5 памяти, например кольцевые ферритовые сердечники, двухобмоточные трансформаторы 6 и 7, разделительные элементы, например конденсаторы 8 и 9, усилитель 10 воспроизведения, блок 11 компенсации помех и делитель 12 напряжения, выполненный в виде потенциометра, неподвижные контакты которого подключены к входам блока 11...
Устройство управления
Номер патента: 533927
Опубликовано: 30.10.1976
Авторы: Голоборщенко, Фельдман, Фокин
МПК: G06F 9/00
...разрешения с входа третьего элемента И 11 с одновременной индикацией характера неисправности.Отсутствие разрешения на входе третьего элемента И 11 не позволяет сигналу со второго выхода сдвигающего регистра 6 установить в О первый триггер 7 и сигнал вызова 4очередной команды не поступает на координатные регистры 1, 2 и коммутатор 5. Таким образом прекращается несанкционированное выполнение программы.Для того, чтобы разрешить поступление сигнала вызова очередной команды на координатные регистры 1, 2 и коммутатор 5, необходим сигнал запуска извне.Таким образом, изобретение, основанное на анализе временного распределения сигналов в устройстве управления, позволяет осуществить контроль при незначительных затратах оборудования (7 - 8 ячеек...
Запоминающее устройство
Номер патента: 526019
Опубликовано: 25.08.1976
Авторы: Голоборщенко, Ероховец, Пономарева, Романков, Трофимов
МПК: G11C 11/00
Метки: запоминающее
...ТЕХНИКИ И КаоаотсЯ ПЭСтООЕНЯ автонэмнэ и конструктивеО закэнче):хпомпаюнтих устройств (ЗУ)а различ ых з,Оментах 1)еооитоньх сердечках,О,Огр,)- (рическ ОЙ Осноезе (,.ани и ых пленка х ( т. д) для автоматизирэва 1 ных систел упр)влс )я.1 звестно ЗУ, содержаее вре,еэйхрэнизатор, регистр адреса, подключс 1,:и через дешифратор адреса к с)дэес 1:. " с яО накэпителя инфорации, регисто числа,:)эдсоедиее 1 ный через блок раз)яд 1 ых )эр рэвателей к разрядным елям накэпитсля и формации, выходные пепи кот.,рого связаь через олок усилителей воспроизведения с 1 регистром числ:(11,11 аибодее близким к предлонеому является ЗУ, содержад)ее синхроизатэр, регистр адреса, выходы кэтэрогэ пэдклк)чеь: кс) вхэда) де 1;ифратэра адреса, выходы дс.:)иф атэ ра...
Устройство для контроля матриц памяти
Номер патента: 524227
Опубликовано: 05.08.1976
Авторы: Голоборщенко, Леневич, Силуянов
МПК: G11C 29/00
...которого подключен к первому входуэлемента "И", а его выход соединен с блоком управления печатью и входом генератора 1. Выход блока выявления сбоев черезсчетчик связан с блоком управления печатью и дешифратором, один выход когорогосоединен со вторым входом триггера, а другой - со вторым зходом элеменга фИ".Устройство рабогает следующим образом.Блок управления 6 выдает по программеодин или несколько циклов "запись-считывание" информации по всем адресам конгролируемой матрицы 9, Записываемая и считываемая информации сравниваются в блокевыявления сбоев 5,При совпадении записанной и считаннойинформации на выходе блока выявления сбоев появляется сигнал когорый подается через счетчик на блок управления печатью, иблок печати огпечатает...
Устройство для контроля матриц памяти
Номер патента: 516103
Опубликовано: 30.05.1976
Авторы: Голоборщенко, Леневич, Силуянов
МПК: G11C 29/00
...и вторым входами элемента И 14, выход которой подключен к входу блока управления печатью.Устройство работает следующим образом.Блок 6 управления выдает по программе один или несколько циклов запись - считывание информации по всем адресам контро. лирусмой матрицы 10. Записываемая и считываемая информация сравнивается в блоке 5 выявления сбоев, При совпадении записанной и считанной информации на выходе блока выявления сбоев появляется один сигнал, например низкий уровень, он подается на блок 3 управления печатью и блок 4 печати, печатает знак, например , определяющий область работоспособности проверяемой матрицы 10. В случае несовпадения записанной и считанной информации на выходе блока выявления сбоев образуется другой сигнал,...
Запоминающее устройство
Номер патента: 514343
Опубликовано: 15.05.1976
Авторы: Голоборщенко, Лобаченко, Михелев, Трофимов
МПК: G11C 11/02
Метки: запоминающее
...подключены ко входам цепи компенсации потока отствие н отки 5парамет на вхо торые о 1 10 цеп В такте запного формиро 15 ности обеих чсчитывания и сформаторной теля 2 возник ваются с помо 20 пенсации. си при подаче вателя 4 вслед астей 6 и 7 оба неидеальности схемы 3 съема ают помехи, ко щью диодов 9 мехи.На чертеже показана функциональная схема описываемого устройства и приняты обозначения; 1 - цепь компенсации помехи; 2 - усилитель воспроизведения; 3 - трансформаторная схема съема; 4 - разрядный формирователь; 5 - обмотка записи-считывания, состоящая из двух частей 6 и 7; 8 - элементы памяти. Цепь 1 компенсации помехи, например, содержит два параллельно-встречно соединенных диода 9 и 10 и резисторы 11 и 12. пя резисторов 11 и 12...
Устройство для контроля матриц памяти
Номер патента: 464019
Опубликовано: 15.03.1975
Авторы: Голоборщенко, Ероховец, Савкин, Трофимов
МПК: G11C 29/00
...блок управлеиия печатью, и соответственно блок печати 4 отпечатывает один знак, например +, определяющий неработоспособность контол:руемой матрицы 10. Прц совпадении записанной и считанноц информации блок 5 выявления сбоев вырабатывает другой сигнал, например низкий уровень, в результате чего блок печати 4 отпечатывает другой знак, например , определяющий работоспособность контролируемой матрицы 10.Первым сигналом совпадения записанной и считанной информации в контролируемом обходе всех адресов матрицы 10 триггер 7 через схему НЕ 8 устанавливается в единичное состояние, и с его выхода ца схему И 9 подается разрешающий уровень прохождения через нее сигнала несоответствия с выхода блока выявления сбоев. Прц последовательном поступлении с...
Накопитель
Номер патента: 445075
Опубликовано: 30.09.1974
Авторы: Голоборщенко, Романков
МПК: G11C 11/06
Метки: накопитель
...-стичцого возбуждения ссчитывания накопителяЭто достигается темпоследовательно соединдов обмотки считываниторым пронизан крайцина строке в одной матрком провода, которым п 445075зических плоскостях, расположенных одна под другой. Первая система координатных шин накопителя состоит из последовательного соединения аналогичных проводов 3 и 4, уложенных по строкам обеих матриц, вторая система координатных шин - из проводов 5, прошивающих столбцы обеих матриц. Каждая обмотка считывания накопителя имеет отрезки проводов, например, б, 7, 8, чередующиеся в обеих матрицах (отрезки б и 8- - в одной матрице, отрезок 7 - в другой), уложенные в каждой матрице в осевом направлении сердечников и последовательно соединенные на аналогичных и параллельных...
Всесоюзная
Номер патента: 373766
Опубликовано: 01.01.1973
Авторы: Голоборщенко, Силу
МПК: G11C 11/08
Метки: всесоюзная
...б .согласно, обмотку опроса по О 10, проходящую через отверстие 5 и дополнительное отверстие б согласно, выходную обмотку 11, проходящую через малые отверстия 4, 5 и б, при этом дополнительное отверстие б прошито выходной обмоткой 11 встречно по отношению к отверстиям 4 и 5.Магнитный элемент работает следующим образом.Запись информации в элемент осуществляется следующим образом. Импульсом тока блокировки, пропущенным по обмотке записи 7, сердечник 1 переводится в заблокированное состояние. При .этом область вокруг дополнительного отверстия б намагничивается аналогично областям вокруг"отверстий 4 и 5 (см. фиг. 3),ектор Г. Запорожец Редактор Б. Н Заказ 1440/10 Изд.1306 Тирам 576 ПодписноЦНИИПИ Комитета по делам изобретений и открытий при...
Устройство для контроля запоминающих матриц
Номер патента: 356696
Опубликовано: 01.01.1972
Авторы: Голоборщенко, Ероховец, Савкин, Трофимов
МПК: G11C 29/00
Метки: запоминающих, матриц
...передается на блок печати 4,который производит документирование числа сбоев. При совпадении записанной и считанной информации в блоке выявления сбоев через логическую схему ИЛИ, счетчик чис- ЗО ла сбоев и блок управления печатью па блок356696 ирается т тавленияции,Состав Техред ть Е. ИванееваЕ. Борисова Корректор Е. Миронова Редактор Б. Н кин Изд. М 1 о 55 Тирак 406 Подписноеелам изобретений и открытий при Совете Министров СССРосква, Ж, аушская наб:, д. 4/5 Заказ 525/2007ЦНИИПИ Коыитета п Тип; Харьк, фил. пред, Патен лечати 4 подается сигнал нуль сбоев, в результате чего печатается знак, соответствующий отсутствию сбоев и определяющий работоспособность проверяемой матрицы 8.Благодаря связи меладу генератором 2 ступенчатых напряжений и...
Модуль матрицы магнитных элементов
Номер патента: 275140
Опубликовано: 01.01.1970
Автор: Голоборщенко
МПК: G11C 11/06
Метки: магнитных, матрицы, модуль, элементов
...столоца и далее аналогичным образом через все столбцы модуля. При этом сердечники, через которые проходят эти координат275140 25 К = - 3+26 -е)+ а ные провода 12, образуют параллельные ряды модуля. Провода считывания 10 в матрице объединены последовательно в обцую обмотку считывания, которая может иметь зязе- ленную общую точку, и объединены так, чтобы образовать контуры для компенсации помех от координатных проводов.В предлагаемом модуле число проводов считывания в 2 раза меньше, чем в известных модулях.Для обеспечения оптимальных условий прошивки модуля и соответственно матрицы проводами расстояние 00 между осями подстолбцов в каждом столбце может быть выбрано равным одной четверти суммы внешнего и внутреннего диаметров...