Маслянчук
Устройство для построения гистограммы
Номер патента: 1746387
Опубликовано: 07.07.1992
Авторы: Корнейчук, Марковский, Маслянчук, Скильсара
МПК: G06F 15/36
Метки: гистограммы, построения
...что упорядочено при дов) все разряды индексного регистра 19записи в блок 1 множество Х), то первым на множестве (т,е, в ячейке с минимальным адресом) выделяется приоритетным шифратором 4, число, ближайшее к 2, Код на выходе приоритетного шифратора 5 определяет номер интервала, заключающего код Е, Код Е и соответствующий ему номер интервала записываются соответственно в блок 2 ассоциативной памяти в блок 15 памяти. Если УС Я, Уф Я, то возможна ситуация, когда код Е записывается на место ранее там хранимого кода измерений. По окончании определения номера интервала, соответствующего коду Е, производится коррекция (увеличение на единицу) содержимого соответствующей ячейки блока 8 памяти.Описание операции осуществляется следующим образом....
Функциональный преобразователь
Номер патента: 1709303
Опубликовано: 30.01.1992
Авторы: Корнейчук, Марковский, Маслянчук, Симеонов
МПК: G06F 7/544
Метки: функциональный
...еди 5 ничный сигнал, что обеспечивает подачу синхроимпульсоа через элемент И 29.1тслько на вход блока памяти 15.1 (на входывсех остальных элементов И 29 группы, а соответственно и на стробирующие входыется на регистр 10 нижней границы. Причем запись информации в регистры 10 или 11 осуществляется по заднему фронту сдвинутого синхроимпульса,Описанная процедура повторяется до тех пор, пока на выходе признака равенства первой схемы сравнения 17 не будет сформирован сигнал единичного уровня, либо код на выходе сумматора 12 не сравнивается с содержимым регистра 10 нижней границы, т.е, пока на выходе второй схемы сравнения 13 либо на выходе признака равенства первой схемы сравнения 17 не появится единичный сигнал, коорый поступает на вход...
Цифровой функциональный преобразователь
Номер патента: 1695321
Опубликовано: 30.11.1991
Авторы: Абдул, Корнейчук, Марковский, Маслянчук
МПК: G06F 17/10
Метки: функциональный, цифровой
...Таким образом, на выходе .сумматора 10 формируется адрес ячейки блока 14 памяти А, который фиксируется на регистре 9 последовательных и риближений. Вычиленный адрес с выхода сумматора 10 поступает на вторую схему 8 сравнения, где сравнивается с максимальным адресом блока 14 памяти, В конце каждого такта по срезу инвертированного синхроимпульса переключается регистр 12 нижней границы, на котором фиксируется поступающий на его входы код Н с выхода третьего сумматора 13.Описанная процедура повторяется до тех пор, пока на выходе "Равно" одной из трех схем 18,19,20 сравнения не будет сформирован единичный сигнал либо код на выходе сумматора 10 не превысит значение адреса последней ячейки блока 14 памяти,т.е. пока на выходе "Больше" схемы 8...
Устройство для построения гистограммы
Номер патента: 1688261
Опубликовано: 30.10.1991
Авторы: Корнейчук, Марковский, Маслянчук, Широчин
МПК: G06F 17/18
Метки: гистограммы, построения
...1-й КБ-триггер 8 1,)-й группы, который,в свою очередь, передним фронтом выходного сигнала осуществляет запись состояния 1-го выхода совпадения блока 4 ассоциативной памяти в 1-й Р-триггер 7,)-и группы. Единичное значение этого триггера означает, что -е число блока 4 ассоциативной памяти больше 1-го числа (предела) блока 2 ассоциативной памяти. Если же разряды д-го числа блока 4 ассоциативной памяти и 1-го числа блока 2 ассоциативной памяти совпадают, то на выходе д-го элемента РАВНОЗНАЧНОСТЬ 6 )-й группы сформировано единичное значение и 1-й КБ"триггер 8; 1 -й группы остается в нулевом состоянии, Сигнал с выхода элемента И 25, вызывающий сигнал опроса блоков 2 и 4 ассоциативной памяти, после окончания опроса через первый элемент 21...
Ассоциативное оперативное запоминающее устройство
Номер патента: 1667155
Опубликовано: 30.07.1991
Авторы: Корнейчук, Марковский, Маслянчук, Сиала
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, оперативное
...регистра 24, все разряды которого, кроме и-го обнулены. Формируемым в этом случае модифицированным кодом опроса производится опрос соответствующей ячейки блока 12 памяти младших разрядов. Если в этой ячейке записана единица, то процесс стирания на этом завершается, а если нуль, то сигналами с выходов 46 и 39 блока 14 управления производится сдвиг влево соответственно регистра 28 маски младших разрядов и индексного регистра 24 с заполнением нулями освободившихся разрядов, По адресу, определяемому кодом ссылки и модифицированным кодом опроса в блоке 12 памяти записывается нуль, затем по способу, описанному выше инвертируется (и)-ый разряд регистра 3 числа и процесс исключения продолжается по способу, описанному выше, Если в процессе...
Устройство для формирования гистограммы случайных чисел
Номер патента: 1652982
Опубликовано: 30.05.1991
Авторы: Корнейчук, Марковский, Маслянчук, Широчин
МПК: G06F 15/36
Метки: гистограммы, случайных, формирования, чисел
...12 и далее.на вход опроса блока 1.Если старший разряд кода на выходе блока 9 равен нулю, то сигналс выхода 19. пройдя через открытыйэлемент И 11, инициирует опрос блока1. При этом на входы маскированияблока 1 с регистра 14 подается кодмаски, содержащий единицу в старшемразряде и нули в остальных, а навходы признака опроса блока 1 подается код с выходов блока 9,Таким образом, блоком 1 производится поиск ячеек с единицей в старшем разряде и выдача единичных сигналов на соответствующих выходах совпадения. Этими сигналами триггеры 2устанавливаются в ноль, сигнал с вы 1652982,хода элемента И 23 задерживается элементом 24 и поступает на второй вход 16 блока 7, инициируя сдвиг содержимого регистров 14 и 15 в сторону младших разрядов, при этом...
Устройство для выделения среднего из нечетного количества чисел
Номер патента: 1647554
Опубликовано: 07.05.1991
Авторы: Барвадеш, Корнейчук, Марковский, Маслянчук
МПК: G06F 7/06
Метки: выделения, количества, нечетного, среднего, чисел
...этот единичный сигнал будет разрешать прохождение инвертированного синхроимпульса с выхода элемента И 14 через первый элемент И 9, 1 группы на стробирующий вход триггера 81 . По спаду инвертированного синхроимпульса триггер 81 установится в единичное или останется в нулевом состоянии в зависимости от сигнала, поступающего на его инФормационный вход (т.е. в зависимости от сигнала на выходе блока 7 сравнения) и во всех последующих тактах не меняет своего состояния. Кроме того, по спаду инвертированного- синхроимпульса производится прибавление единицы к содержимому счетчика 11, Второй и последующие такты отрабатываются усФройством аналогично описанному способом.Всего будет выполнено и тактов, причем каждый 1-й такт (1-"2,п)...
Функциональный преобразователь
Номер патента: 1619258
Опубликовано: 07.01.1991
Авторы: Корнейчук, Марковский, Маслянчук, Сидоренко
МПК: G06F 7/544
Метки: функциональный
...содержимое регистра 9споследовательных приближений не1сравняется с содержимым регистра 7нижней границы, т.е. пока на выходепризнака равенства первой схемы 3сравнения либо второй схемы 12 срав-нения не появится единичный сигнал,который через элементы И 15 и 13 соответственно поступает на входы элемента ИЛИ 14, коФорый инициирует начало работы умножителя 10, на выходекоторого Формируется произведение кода шага квантования функции, хранящегося на регистре 17 шага, на адрес, по которому в блоке 4 памятихранения ближайшее меньшее к заданному аргументу, зафиксированный на регистре 9 последовательных приближений. Указанное произведение с выхода умножителя 10 поступает на входвторого сумматора 19, где к немуприбавляется код начального...
Функциональный преобразователь
Номер патента: 1587500
Опубликовано: 23.08.1990
Авторы: Корнейчук, Марковский, Маслянчук, Сидоренко
МПК: G06F 7/544
Метки: функциональный
...ИЛИ 16, который инициирует считывание из блока 12 памяти на его выходы, а следовательно, и на выходы 23 результата через мультиплексор 22 кода значения функции, соответствующего аргументу из блока 11 памяти, т.е. равному или ближайшему меньшему к заданному аргументуУказанный сигнал с выхода элемента ИЛИ 16 поступает на сигнальный выход 20 устройства, свидетельствуя о том, что на выходе 23 устройства зафиксирован код искомого значения функции. Одно - временно единичный сигнал с выхода элемента ИЛР 16 устанавливает триггер 4 в "0" и схема приходит в исходное состояние.При необходимости вычисления обратной функции производится аналогичный процесс за тем отличием, что нулевой управляющий сигнал поступает на вход 25, что обеспечивает сброс...
Ассоциативное запоминающее устройство
Номер патента: 1562956
Опубликовано: 07.05.1990
Авторы: Корнейчук, Марковский, Маслянчук, Яблуновский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...такт. По отрицательному перепаду стробирующего импульса триггер 55 установится в единицу, а следовательно, установится в единицу и выход 38 блока 13 анализа, Этот единичный по - тенциал поступает на разрешающие входы буферных элементов 49;, и 50а соответственно на управляющих выходах 36 блока 13 анализа появляется инФормация, записанная в (-1)-х разрядах регистров 1 О и 11 .Таким образом, узел 13 анализа производит анализ разрядов регистров 1 О и 11 и по заднему фронту тактирующего импульса устанавливается в единицу тот информационный выход 38 узла 13 анализа, который соответствует номеру старшей пары разрядов регистров 10 и 11, для которой требуется опрос накопителя 1. Одновременно с этим сбрасывается в нуль триггер 14, единичный сигнал...
Функциональный преобразователь
Номер патента: 1508207
Опубликовано: 15.09.1989
Авторы: Безкоровайная, Корнейчук, Марковский, Маслянчук
МПК: G06F 7/544
Метки: функциональный
...второго триггера 13 в единичное состояние, сигнал с прямого выхода которого открывает третий элемент И 17 для прохождения синхронизирующих импульсов с тактового входа19 на регистр 10 последовательныхприближений, первый триггер 4, а также на элемент 20 задержки, с выходакоторого синхроимпульсы поступают нарегистры 6 и 7 нижней и верхней границы. Под действием синхроимпульсовсреди кодов, хранящихся в первом блоке 11 памяти аргумента, реализуетсяпоиск ближайшего меньшего к аргументупоиска, зафиксированного на регистре1 аргумента. Указанный поиск осуществляется последовательным выделением Формула изобретения Функциональный преобразователь, содержащий первый блок памяти, первую схему сравнения, регистр последовательных приближений и...