Лапшинский

Запоминающее устройство

Загрузка...

Номер патента: 1277208

Опубликовано: 15.12.1986

Авторы: Березин, Лапшинский, Онищенко

МПК: G11C 11/00

Метки: запоминающее

...питания подключены один из усилителей 3 и один из разрядных дешифраторов 4. В режи-. ме считывания все усилители 3, кроме одного, отключены от источника питания и на их выходах присутствуют нулевые сигналы. Поэтому с выхода усилителя 3, подключенного к источнику питания, данные считываются через элемент ИЛИ 11 на выходе 17 одноразрядного считывания. В режиме записи на шине 13 присутствует единичный 25 30 35 40 45 50 55 сигнал, Данные поступают через вход15 одноразрядной записи устройствачерез элемент И 7 на вторые входывсех элементов 2 ИПИ - И 10, Но воспринимаются записываемые данные лишь свыхода одного из элементов 2 ИЛИ-И 10,соединенного с входом усилителя 3,подключенного к источнику питания,Таким образом, в случае...

Устройство для записи информации в матричный накопитель

Загрузка...

Номер патента: 1191941

Опубликовано: 15.11.1985

Автор: Лапшинский

МПК: G11C 7/00

Метки: записи, информации, матричный, накопитель

...коммутатора 4 с входов устройства Ар (фиг. 2), а адрес слова с входов устройства Ас через коммутатор 5 - на группу первых входов коммутатора 4, С выходов коммутатора 4 адрес подается через словарный 1 и разрядный 2 дешифраторы на входы блока памяти 25,Устройство обеспечивает максимальное быстродействие при вводе адреса,При двухтактном вводе адреса (фиг. 3) сначала вводится адрес слова в гп одних разрядов регистра 7 с группы первых выходов коммутатора 6, Во втором такте по синхронизируюшему сигналч О на входе устройства ТИ 2 адрес слова записывается в гп других разрядах регистров 7 с группы вторых выходов коммутатора 6. С выходов регистра 7 полный адрес поступает на группы третьих и четвертых входов коммутатора 4,15 инверторы. Кроме того,...