Шахтшнейдер

Коммутатор аналоговых сигналов

Загрузка...

Номер патента: 1396270

Опубликовано: 15.05.1988

Авторы: Вагнер, Сидоров, Шахтшнейдер

МПК: H03K 17/00

Метки: аналоговых, коммутатор, сигналов

...появляется положительный сигнал,который, проходя через резистор 7.и конденсатор 8.1, переключатель 9.1,диод 10,1, останавливает изменениевыходного сигнала, поскольку суммарный ток на входе усилителя 11,включающий положительный ток усилителя 5,1 и отрицательный ток источника21, устанавливается равным виртуальному нулю усилителя 1, обеспечиваяустойчивое состояние следующей системы, Таким образом, на выходе устройства выходной сигнал равен входному сигналу, поданному на вход 1,1, максимальному по величине, с точностью, обусловленной коэффициентом усиления усилителя 5.1, Конденсатор 8,1 в этом контуре обеспечивает ускорение переходного процесса, Одновременно с появлением положительного сигнала на выходе усилителя 5.1 верхнего канала...

Устройство выборки-хранения

Загрузка...

Номер патента: 1388953

Опубликовано: 15.04.1988

Авторы: Плеханов, Сидоров, Шахтшнейдер

МПК: G11C 27/00

Метки: выборки-хранения

...состояние. В таком состоянии схема повторяет входной сигнал на выходной клемме 11 и на входе накопительного элемента с точностью, определяемой глубиной обратной связи и коэффициентом усиления предварительного усилителя.С изменением управляюгцего сигнала на входе 16 на низкий уровень триггер 15 приходит в нулевое состояние и разность потенциалов между базами транзисторов 12, 13 становится отпирающей, транзисторы выходят из режима отсечки и переходят в активный режим. При этом ток через них постепенно увеличивается, уменьшая ток в вы 25 30 35 40 45 50 55 ходном каскаде предварительного усилителя из-за увеличения падения напряжения на элементах 21 выходного каскада, действующего на транзисторы 20 в запирающем направлении. Ток в цепи...

Устройство для отображения информации

Загрузка...

Номер патента: 1234873

Опубликовано: 30.05.1986

Авторы: Вагнер, Мальцев, Сидоров, Шахтшнейдер

МПК: G09G 3/28

Метки: информации, отображения

...задержки 10. Он предназначен для задержки тактовых импульсов после каждого десятого на время, достаточное для с о.",я и и я яр костной подсветки развертки по го 15 изонт;1 ли. Тактовые импульсы после блока 10 проходят через переключатель 11 и подаются на вход реверсивного счетчика импульсов и одновременно на вход жду 1 цего мультиибратора 12, который переходит(1 взведенное состояние по переднему фрон 1 у тактового импульса и подает разрешаюп(ий потенциал на стробирующий вход дешифря горя и строк. В исходном состоянии на упряляю,цем входе депифратооа 4 запреп(ающий потенциал,:,1 ри этом строки не выбира ются и ос шест вляется. индикация только элементов подсветки. Такое решение позоляет обеспечить одинаковую яркость отображения...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1038967

Опубликовано: 30.08.1983

Авторы: Вагнер, Сидоров, Шахтшнейдер

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...5, дискретизирует входной сигнал. На выходе5 блока 2 находится цифровой эквивалент преобразований части входнбгосигнала, на выходе цифро-аналоговогопреобразователя 5 - дискретизированный аналоговый эквивалент. Аналого 10 цифровое преобразование по методупоразрядного уравновешивания обеспечивает аналоговый эквивалент по мо"дулю меньше входного сигнала. Поэтому на выходе блока 1 и, соответственно, на входе блока 3 будет положИтельная величина при положительномвходном сигнале и. отрицательнаяпри отрицательном, причем по модулюона превышает величину одной диск"реты аналого-циФрового преобразования, В случае применения при преобразовании метода последовательного приближения аналоговый эквивалент по модулю всегда больше входного сигнала...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1003147

Опубликовано: 07.03.1983

Авторы: Сидоров, Шахтшнейдер

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...Функциональная схема устройства.Схема содержит блок 1 формирования адреса, блоки 2 и 3 памяти, цифроаналоговый преобразователь 4, сумматор 5, коммутатор 6, блок 7 вычитания и блок 8 управления.Устройство функционирует следующим образом,В режиме записи на вход устройствапоступает сигнал на вход блока 7,который вместе с блоком 1 формирования адреса, коммутатором 6 и цифроаналоговым преобразователем 4 образуют вместе схему аналого-дискретного преобразования. Из выходного сигнала блока 7 в блоке 1 формируетсякодовый сигнал.Аналоговый сигнал, соответствующий этому кодовому сигналу вырабатывается преобразователем 4 и сравнивается с сигналом на блоке 7. Величина сигнала на выходе блока 7при этом не будет превышать однойдискреты...