Тихович
Селекторный канал
Номер патента: 1534465
Опубликовано: 07.01.1990
Авторы: Антоник, Кулаго, Тихович
МПК: G06F 13/12
Метки: канал, селекторный
...такт канала 1 выбран длительностью 200 нс, т.е. в 2 раза меньше 25длительности машинного такта процессора, С этой целью в блоке 16 по шинам 23 через элемент ИЛИ 186 из пер"вого и третьего синхросигналов (СИ 1,СИ 3) Формируется первый синхросигнал ЗОв линии 195 (СИ 1), а через элементИЛИ 187 из второго и четвертого син хросигналов (СИ 2, СИ 4) - второй синхросигнал в линии 196 (СИ 2), которыепо шинам 38 поступают в блоки канала 1.Операция записи.После загрузки управляющей информации в канал 1 и успешной начальнойвыборки устройства ввода-вывода мик" 4 Оропрограммой канала по сигналам в ли"нии 126 на шинах 23 устанавливаетсятриггер 120 и одновременно в блоке 17через элемент И-НЕ 210 устанавливается триггер 207,4 БЗапрос данных...
Устройство для ввода информации
Номер патента: 1148032
Опубликовано: 30.03.1985
Авторы: Абражевич, Коновалова, Кулаго, Тихович
МПК: G06F 13/00
Метки: ввода, информации
...в случае получения байтовсостояния "В" или "С" устанавливает 40ся триггер 12 и микропрограмма заканчивается.Дальнейшие действия будут производиться в режиме микропрограммнойприостановки микропрограммой обслуживания конечного состояния (таккак установленный триггер 12 черезэлемент ИЛИ 14 дает разрешение намикропрограммную приостановку). Передача данных и обслуживание конечного состояния устройства ведется в прототипе в режиме микро 45 программной приостановки специальными микропрограммами передачи данных и обслуживания конечного состояния. Разрешение на микропрограммную приостановку по обработке конечного состояния устройства в прототипе дает сброшенный триггер начала (выход 16). Когда после передачи данных следует зацепление по...
Селекторный канал
Номер патента: 1103218
Опубликовано: 15.07.1984
Авторы: Абражевич, Белоцерковская, Коновалова, Кулаго, Тихович
МПК: G06F 3/04
Метки: канал, селекторный
...к второму входу второго элемента И-НЕ, синхровходы второго, третьего и шестого триггеровподключены к второму входу первогоэлемента И-НЕ, синхровходы первогои второго триггеров образуют пятыйвход блока, второй и третий входыэлемента И-ИЛИ, вход сброса шестоготриггера, четвертый вход третьегоэлемента И и третий вход второгоэлемента И образуют второй входблока, четвертые входы элемента И-ИЛИи второго элемента И и пятый входтретьего элемента И образуют четвертый вход блока, пятый вход элементаИ-ИЛИ соединен с первым входом блока,а вход установки в едийицу шестоготриг 1 ера подключен к шестому входублока. Известен селекторный канал, содержащий буфер данных, регистр адреса данных, регистр счетчика байт, регистр команд, блок управления...
Многоканальное устройство для управления буферизацией данных
Номер патента: 1043656
Опубликовано: 23.09.1983
Авторы: Верига, Тихович
МПК: G11C 7/10
Метки: буферизацией, данных, многоканальное
...синхронизируюшие входы триггеров всех каналов соединены с входом синхросигнала устройства, а второй вход элемента ИЛИ третьего канала соединен с единичным выходом триггеl ра первого канала, введены триггер контроля флажков, триггер сбоя флажков, два элемента сложения по модулю два и элемент ИЛИ, причем вход установки единицы триггера второго канала соединен с выходом элемента И второ. го канала, во всех каналах, кромепоследнего, вход установки нуля триггера соединен с нулевым выходом триггера последующего канала, а вход сброса - с входом сброса устройства и инверсным входом установки единицы триггера контроля флажков, синхронизирующий вход которого соединен с входом синхросигнала устройства, а вход установки нуля и прямой вход установки...
Устройство для обработки данных
Номер патента: 849222
Опубликовано: 23.07.1981
Авторы: Елисеев, Тихович
МПК: G06F 15/16
Метки: данных
...прочитанная из ячейкиадресованного блока 2, выдаетсяэтим блоком на свой информационныйвыход. Если выполняется операциязаписи в память, информация, подлежащая записи, передается с выходаарифметического блока 11 на информационный выход процессора 1, затребовшего выполнение записи и по информационному входу блока 2, в которомвыполняется запись, указанная информация записывается в накопитель 3этого блока.Текущая конфигурация памяти однозначно отражается словом опроса, 40которое формируется на выходеопроса М-го блока 2 памяти и передается на вход схемы сравнения каждогопроцессора 1.Исходное значение слова опроса 45на входе 14 в простейшем вариантереализации устройства принимаетсянулевым. В процессе распространениясигналов опроса каждый...
Многоканальное устройство дляуправления буферизацией данных
Номер патента: 849213
Опубликовано: 23.07.1981
Авторы: Абражевич, Кулаго, Тихович
МПК: G06F 5/00, G06F 9/46, G11C 7/10 ...
Метки: буферизацией, данных, дляуправления, многоканальное
...2 и 3 в регистр 47 (Фиг.2). Параллельно по входу 3 через элемент 16 ИЛИ, по 5 ,заднему фронту синхроимпульса по входу 8, устанавливается триггер 30, указывающий, что регистр 47 полный, и сбрасывается сигнал на С-входе триггера 37 регистра 47.ОДлительность такта выбрана таким образом, что к моменту прихода на вход 8 заднего фронта следующего синхроимпульса (второй такт) принятый байт А данных успевает переза-, писаться (так как на всех. входах разрешающий высокий уровень) по крайней мере в регистры 48 и 49 (т.е. и = 2 и осуществляется сдвиг байта данных на две ступени).Перезапись идет и далее (при усло вии, что буфернаяпамять 1 пуста) насколько позволяет длительность такта, но устройство не фиксирует этот сдвиг.Во втором такте по...
Устройство для сопряжения
Номер патента: 798778
Опубликовано: 23.01.1981
Авторы: Абражевич, Аверьянов, Кулаго, Тихович
МПК: G06F 3/04
Метки: сопряжения
...сигналы загрузки такие же как и на управляющий вход 10.Байты данных через элементы И-ИЛИ загрузки 3 блока 2 памяти передаются на входы 19-22, с которых по синхросигналу 52 и при наличии сигнала 53 принимаются в первый регистр сдвига (фиг. 2).Затем эти байты данных сдвигаются по управляющим сигналам 51-53, 63-65, Байт данных может быть сдвинут на одну позицию одновременно в первом 5 и втором б регистрах сдвига по управляющим сигналам 51 и 63 (при отсутствии сигналов 53 и 65), Эти сигналы возникают, когда сигнал 38 в блоке 1 состояния отсутствует, т.е, когда подблок 68 в буферной памяти не заполнен, или когда он заполнен, на байт данных из него уже принят внешним устройством и его нужно сбросить. Кроме того, байты данных могут быть...
Устройство для буферизации данных
Номер патента: 648983
Опубликовано: 25.02.1979
Авторы: Абражевич, Тихович, Яловега
МПК: G11C 19/00
Метки: буферизации, данных
...соответствующие бу(еанаму р гитруУстройства загружается информацией через регистры от в да (Гп - Ь + 1)) где Б (Б ", .(:) - количества аднавремен" нО эагОУжае)Гых буферных регистров и разгружается через регистры 1, 2 до Б (па одному и - разрядному славу или группами с)1 ОВ От ОднагО до 1 з), Сдвиг информации осуществляется от и-го к 1-му буферному регистру.Рассмотрим работу устройства призагрузке его через шестой и пятыйбуферные регистры, предполагая, чтоустройства является пустьюл, Новходу 10 сигналам ТИ 3-3 па входам 39устанаьлииаются триггеры 47, 46 хра 648983нения шестого и пятого буферных регистров и по входам 32 информациизаносится в шестой и пятый буферныерегистры, т,е. информация заноситсяв триггеры 75 - 75 и 80 - 80...
Устройство для управления каналами
Номер патента: 641436
Опубликовано: 05.01.1979
Авторы: Коротченя, Овсянников, Тихович
МПК: G06F 3/04
Метки: каналами
...канала;- обслуживание состояния первого селекторного канала;- обслуживание состояния второго селекторного канала;- обслуживание мультиплексного канала,.Обычно выполнение микропрограммы более низкого порядка может быть прерванозапросом более высокого порядка, Однако, 641436передачи данных канала 9. Но к каналу 8 подключены более быстродействующие внешние устройства, поэтому с целью увеличения пропускной способности первого, селектор. ного канала имеется триггер 5, Установка триггера 5 производится в такте переключения на выполнение микропрограммы обслуживания данных селекторного канала по одному из сигналов - запрос на передачу данных первого селекторного канала принят илн запрос ца передачу даццых второго селекторного канала принят...
Селекторный канал
Номер патента: 570891
Опубликовано: 30.08.1977
Авторы: Абражевич, Аверьянов, Коротченя, Тихович
МПК: G06F 3/04
Метки: канал, селекторный
...9, 7, 8 и 6. А если адрес данных соответствует границе слова и счетчик байтов меньше четырех, например два, то нулевой и первый байты данных продвигаются соответственно в буферные регистры 9 и 8, после чего на выходе 35 блока 1 управления каналом вырабатывается отрицательный сигнал полного слова в буферных регистрах б - 9, запрещающий продвижение байтов данных с буферных регистров 2 - 5 в буферные регистры 6 - 9.Когда адрес данных не соответствует границе слова, т. е. код состояния двух младших разрядов адреса равен 01, 10 или 11, то первый продвигаемый байт данных располагается в соответствии с адресом в буферных регистрах 8, 7 или 6, для чего в блоке 1 управления каналом на выходах 32, 33 или 34 вырабатываются отрицательные...
Устройство для сравнения частоты сигналов
Номер патента: 551640
Опубликовано: 25.03.1977
Авторы: Абражевич, Качков, Тихович
МПК: G06F 7/04
Метки: сигналов, сравнения, частоты
...сигнала на прямом выходе триггера 9. Сброс сигнала разрешения на прямом выходе триггера 9 в момент прохождения входного сигнала через блок 3 не влияет на его прохождение, Прохождение входного сигнала через блок 3 запрещается в том случае, если сигчап разрешения на прямом выходе триггера 9 сброшен раньше появления входного сигнала,Сброс входного сигнала на шине 16 вызывает сброс триггера 7 и триггера Я через элементы НЕ 10 и 11 соответственно.Триггер 9 остается в единичном состоянии,разрешая работу блока 6 задания интервалаи блока 3 выделения входного сигнала, Если интервал поступления входных сигналовбольше заданного интервала, то до приходаследующего входного сигнала после истечения заданного интервала на выходе блока 6по...
Устройство управления каналами
Номер патента: 545983
Опубликовано: 05.02.1977
Авторы: Качков, Тихович
МПК: G06F 13/14, G06F 13/26, G06F 9/50 ...
Метки: каналами
...возврата адреса постоянной памяти, Первым сигналом этого такта по шине 45 через схему И 46 (по признаку такта возврата) триггер 42 переводится в нулевое состояние, и становится возможной установка запроса на обслуживание на выходе соответствуюгцей схемы И дешифратора 32, если какой-либо канал установил запрос на обслуживание.К первому каналу подключаются обычно более быстродействующие устройства (например, магнитные диски), имеющие ограниченное время ожидания получения новых команд в некоторых последовательностях цепочек команд. Поэтому первый канал формирует сигнал предварительного запроса на обслуживание в тот момент времени, когда ему остается передать под управлением текущего управляющего слова канала не более максимального...
Устройство для управления диагностикой каналов
Номер патента: 526876
Опубликовано: 30.08.1976
Авторы: Вериго, Горбул, Каптюг, Качков, Кулаго, Мальцев, Овсянников, Тихович, Яловега
МПК: G06F 11/22
Метки: диагностикой, каналов
...из памяти и размещает его па регистрах процессора и управляет передачей байта данных между внешцтэт устройством и памятьто процессора, После обмсцд байтом даттпых эта микропрограмма записыаст содержимое модифицированного управляющего слова в специальную часть памяти, восстанавливает содержимое регистров процессора ц продолжает выполнечие прерылцой микропрограммы.Таким образом, работа селекторного 2 (3) и мультттплексного 4 катцалов определяется входпттмц управляющими признаками, посту 10 15 20 25 ЗО 35 40 45 50 ;д 60 65 пающими л канал. Они создают согместцо улравлятощимтт микропрограммами канала определецныс воздействия ца отдельные участки аппаратуры канала. С целью 1 ролсрки цс- ПРЯВНОСТИ ОООРУДОВаццтт КаттЯЛОВ МОжно лс каждого...
Селекторный канал
Номер патента: 525081
Опубликовано: 15.08.1976
Авторы: Качков, Коновалова, Кулаго, Овсянников, Паркун, Поплавский, Тихович
МПК: G06F 3/04
Метки: канал, селекторный
...И 151-156, шифратора 157состояния буферных регистров, содержащего элементы И 158-166 и элементыЦЕ 167-172. Коммутатор считывания(обрвтного считывания) содержит элементыИЛИ 173-176, эдементы И 177-184,элементы НЕ 185, Селекторный,канал предназначен дляподключения к процессору (на чертежахне показан) быстродействукццих внешнихустройств. Предполагается, что процессормикропрограммной вычислительной машинысодержит оперативную память, арифметическо"логическое устройство и блок микропрограммого управления.Операция передачи данных в селекторном канале начинается по специальной команде процессора, которая задает адресканала и устройства ввода - вывода и припомощи специальных управляющих словуказывает код команды, начальный адреСоперативной...
Устройство для управления каналами
Номер патента: 520592
Опубликовано: 05.07.1976
Авторы: Каптюг, Качков, Овсянников, Тихович
МПК: G06F 13/36, G06F 9/48
Метки: каналами
...зацепление по команде; загружает управляющее слово канала в локальную память 34; восстанавливает содержимое регистров процессора 20 из локаюп ной памяти 34.Микропрограмма обслуживания конечного состояния выполняет следующие действия: разгружает содержимое части регистров процессора 20 в локальную память 34; выполняет процедуру завершения операции ввода- вывода в канале; восстанавливает содержимое регистров пропессора 20 из локальной памяти 34.Если при выполнении микропрограммы щ,. редачк данных содержимое счетчика байтов стало равно нулю, и в канале установлен признак зацепления по данным, то микропрограмма переходит к выполнению зацепления по данным, т,е, извлекает следующее управляющее слово канала из оперативной памяти 32 и...
Селекторный канал
Номер патента: 519703
Опубликовано: 30.06.1976
Авторы: Каптюг, Качков, Коновалова, Овсянников, Тихович
МПК: G06F 3/04
Метки: канал, селекторный
...сформированное (при зацеплении) управ,чяющее слово в специальную часть оперативной памяти. После этого солеожимое регистров процессора восстанавливается из специальной части оперативной памяти и выполняется прерванная микропрограмма, начиная с адреса микрокомандьт, запомненного в регистре возврата.Выполнение казанной последовательности действий требует сравнительно много времени. Если канал рассматриваемого типа и зацепление по данным исполняет таким же образом, то он не может обеспечить зацепление по данным при номинальной скорости передачи данных межд внешним у стройством и каналом. Следовательно, канал такого типа имеет предельную скорость передачи данных с использованием режима зацепления по ланньтм ниже номинальной скорости...
Устройство управления каналами
Номер патента: 518769
Опубликовано: 25.06.1976
Авторы: Качков, Овсянников, Павлов, Тихович
МПК: G06F 9/00
Метки: каналами
...микропрограммноепрерывание, который через соответствующую шину запроса каналов на микропрограммное прерывание третьей группы шинуправления каналов 41, блок запросов намикропрограммное прерывание 15 и вторую группу шин микропрограммного управления процессора 42 поступает в уотройство микропрограммного управленияпроцессора 7. По этому сигналу выполняется специальная миКропрограмма, которая обеспечивает передачу байта данных ипи байта состояния в основную память 3.В каждом из управляемых устройством1 каналов осуществляется контроль передаваемой информации по четности, а также контроль работы интерфейса.Одной из функций предлагаемого уст,ройства управления каналами являетсяконтроль за выполнением устройством,операций ввода-вывода на...
Селекторный канал
Номер патента: 517019
Опубликовано: 05.06.1976
Авторы: Абражевич, Качков, Коновалова, Мальцев, Овсянников, Тихович
МПК: G06F 3/04
Метки: канал, селекторный
...позволяет корректиро 1 вать контрольные разряды счетчика адреса1 данных и счетчика батов параллельно иодновременно с окончанием модификации,причем их пачение всегда соответствует,содержим" му этих регистров,Блоки контроля модификации адреса дан-ных и счетчик байтов одинаковы по структуре (фиг. 2)Они содержат узлы коррек ции контрольных разрядов Х 9, узлы сверт Ю кн (формнровення допопнення до ночнее):20, узлы сравнения 21 и элементы ИЛИ йрограммы до следуюшего запроса на пере 22 ь1 дачу данных.Сигналы коррекции соответствующих Сеаекторный канал кроме коитрол правидьконтрольнык разрядов 23 формируются, ности модифквции счетчика адреса данныхесли; 5 и счетчика байтов дл контроп вь.полнеиив) прн модификацин 1 иа +1 одщ иэ чоперации...
Селекторный канал
Номер патента: 491951
Опубликовано: 15.11.1975
Авторы: Каптюг, Качков, Овсянников, Тихович
МПК: G06F 9/18
Метки: канал, селекторный
...канала и затем восстанавливает содержимое регистров процессора.Так как при выполнении зацепления по данным каналу 1 время от времени требуется за-. нимать процессор 2 для получения последующего управляющего слова канала, то время выполнения операции ввода-вывода с использованием цепочки данных увеличивастся, и, следовательно, снижается скорость передачи данных.Уменьшить время выполнения цепочки данных можно за счет предварительной выборки последующего управляющего слова канала в специальный регистр для того, чтобы после окончания передачи блока данных сразу же загрузить его в регистры канала. В качестве специального регистра могут быть использованы или ячейка с фиксированным адресом в местной памяти процсссора 2 или регистр,...
Устройство управления каналами
Номер патента: 386395
Опубликовано: 01.01.1973
Авторы: Абражевич, Аверь, Авторы, Мальцев, Овс, Тихович
МПК: G06F 9/00
Метки: каналами
...блоке 16 запросов на передачу данных (см. фиг. 3).Этот блок содержит дешифраторы 53 и 54 признаков активных каналов, триггеры 55 и 56 работы каналов и триггер 57 срочного запроса второго канала со схемами 58 - 61 установок и схемы ИЛИ 62 - 64.При возбуждении шины 65 запроса на перадачу данных первого (селекторного) канала второй группы шин 30 управления каналов устанавливается признак работа первого канала бб через дешифратор 53 первого активного канала в первую схему ИЛИ 62, если не установлены в единичное состояние триггер 56 работы второго канала и триггер 57 срочного запроса второго канала. Выход первой схемы ИЛИ 62 (работа первого канала бб) через схему 58 связан с единичным установочным входом триггера 55 работы первого канала,...
Табличное суммирующе-множительное устройство
Номер патента: 253442
Опубликовано: 01.01.1969
Авторы: Асцатуров, Кондратьев, Мальцев, Тихович
МПК: G06F 7/48
Метки: суммирующе-множительное, табличное
...соединены со входами схемы И 15 блока выдачи результата.Выход схемы И 8 блока анализа операндов и выход источника 10 сигнала умножение устройства управления соединены со входами схемы И 1 б блока выдачи результата,Выход схемы И 9 блока анализа операндов и выход источника 10 сигнала умножение устройства управления соединены со входами схемы И 17 блока выдачи результата,Выход схемы И 8 блока анализа операндов и выход источника 14 сигнала сложаше устройства управления соединены со входами четвертой схемы И 18 блока выдачи результата а.Выходы схем И 15, 1 б блока выдачи операндов и схемы И 12 блока анализа операндов соединены со входами схемы ИЛИ 19 блока выдачи результата.Выходы схем И 17, 18 блока выдачи результата и схемы И 11...