G11C 17/18 — вспомогательные схемы, например для записи в запоминающее устройство

Адресный формирователь для интегрального постоянного запоминающего устройства

Загрузка...

Номер патента: 593250

Опубликовано: 15.02.1978

Авторы: Воробьева, Кремлев, Приходько, Щербинина, Щетинин

МПК: G11C 17/18, G11C 7/00

Метки: адресный, запоминающего, интегрального, постоянного, устройства, формирователь

...транзистор 1, первыйрезистор 2, второй резистор 3, третий транзистор 4, первый диод 5, второй транзистор 6, пятый транзистор 7, второй диод 8, третий резистор, 9, четвертый транзистор 10, третий ди од 11, четвертый резистор 12, пятый резистор13, входную шину 14, выходную шину 15 и шину питания 16.При работе адресного формирователя в режиме записи информации при повышении на пряжения источника питания до величины,необходимой для записи информации, диод 11 пробивается, ток через резистор 12 протекает в базу транзистора 10 и включает его, транзистор 7 выключается, так как ток резистора 9 30 пе поступает в его базу, а течет в общую шпРедактор Л. Тюрина Подписное Изд.236 Тираж 788 НПО Государственного комитета Совета Министров СССР по...

Устройство для считывания информации из блоков памяти

Загрузка...

Номер патента: 645203

Опубликовано: 30.01.1979

Авторы: Журавский, Самофалов, Селигей, Тростянецкий

МПК: G11C 17/18, G11C 7/00

Метки: блоков, информации, памяти, считывания

...фиг, 1 представлена схемва; на фиг. 2 - временная днаионных сигналов (пунктиромформа сигналов в прототипе). Устройство содержит запомин трансформаторы 1, прошитые чис проводами 2, Обмотка считывания 3 форматора 1 подключена к коллекто вого транзистора 4 и к базе второг .зистора 5. Коллектор транзистора единен с информационным входом ра 6 и через резистор 7 - с источни тания + Е. Шины 8 и 9 - шины рования и установки триггера в нул ветственно. Выход триггера соедине зой транзистора 4..г ьева тавитель Л, А Техред С, Реда кто орректор 3. Тарасов ипенко аказ 1049/8 Изд.139 Тираж 580 Подписно НПО Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5ография, по. Сапунова,3Устройство...

Устройство для стирания информации микросхем памяти

Загрузка...

Номер патента: 1336117

Опубликовано: 07.09.1987

Авторы: Забегаев, Пешехонов, Стамболи, Шкондин

МПК: G11C 16/14, G11C 17/00, G11C 17/18 ...

Метки: информации, микросхем, памяти, стирания

...воздействия ультрафиолетового излучения намикросхемы РПЗУ приводит к увеличению их ресурса. 15На чертеже показана схема предлагаемого устройства,Устройство содержит источник 1ультрафиолетового излучения, .теневыешторки 2, электромагнитные приводы 3,20коммутатор 4, блок 5 контроля и индикации, микросхемы 6 памяти, адресные выходы 7, выходы 8 выборки микросхем и информационные входы 9 устройства, а также выходы 10 состояния 25микросхем,Блок контроля и индикации можетсодержать, например, генератор, блокуправления, счетчик адреса, счетчиквыбора микросхемы, схему анализа и 30фиксации состояния микросхем, блокииндикации адреса, информации, номераи состояния микросхем РПЗУ,Устройство работает следующим образом. 35После установки...

Программатор

Загрузка...

Номер патента: 1541669

Опубликовано: 07.02.1990

Авторы: Бремшмидт, Зайдель, Соколов

МПК: G11C 17/18, G11C 7/00

Метки: программатор

...цастоты Именно в таком режиме и работает программируемыйтаймер 22, на вход которого подаетсяформируемая генератором 21 тактоваячастота. С выхода таймера импульсыпоступают на первый вход элементаИ 23 другой вход которого являетсяразрешающим и подключен к выходуПЗУ 25. В регистр 1 после этого записывается стартовый адрес которыйперезаписывается в сцетцик 24 с начальной установкой и на выходе ПЗУ 25появляется информация, соответствующая этому адресу. На втором входеэлемента И 23 появляется разрешение,и тактовые импульсы с выхода таймера22 проходят на вход сцетчика 21. Выходы последнего являются адреснымивходами ПЗУ 25 и таким образом происходит развертка циклограммы импульсов, начиная со стартового адреса доокончания периода...