Устройство для сдвига информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1339652
Автор: Тесленко-Пономаренко
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК С 11 С 7/ОО БРЕТЕНИ ОПИСАН 3 аренк уров Б,М.,тронные схемыСоветское и У 145820ик. 1980. СДВИГА ИН ОИСТВО ДЛ(57) Изобретениетельной техникезовано для созда осится к вычислижет быть испольпоследовательноГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ РСНОМУ СВИДЕТЕЛЬС(56) Букреев И.Н., МанГорячев В.И. Микроэлецифр 9 вых устройстврадио, 1973, с. 111,Патент Вепикобританикл, С 11 С 7/00, опубл параллельных преобразователей кодов,Целью изобретения является упрощениеустройства. Поставленная цель достигается за счет того, что четвертыевходы первых и вторых элементов Ивсех разрядов нечетных и четных регистров данных соединены соответственно с прямыми и инверсными выходами триггеров соответствующих нечетных и четных разрядов первого регистра управления, С помощью двух регистров управления входная последовательная информация по циклам записывается в матрицу с максимальным быстродействием. При большой разрядностиустройства достигается большая экономия запоминающих элементов. 10 ил.39 б 52 0 В 20 30 353Изобретение относится к вычислительной технике и может быть использовано для создания последонательнопараллельных преобразователе.й кодов,Цель изобретения - упрощение устройства.На фиг.1 приведена Функциональнаясхема устройства, на Фиг.2 - временные диаграммы Функционирования устройства; на Фиг,3-9 - схемы сдвигаинформации в устройстве; на Фиг,10 -временные диаграммы функционированияпервого регистра управления с нечетным числом разрядов (и =: 5),Устройство содержит первый регистр 1 данных, разряды которого выполнены на триггерах 2 второй третий и четвертый регистры 3 данных,разряды которых выполнены на триггерах 4, первый регистр 5 управления,разряды которого выполнены на триггерах б, второй регистр 7 управления, разряды которого выполнены натриггерах 8, каждый разряд всех регистров содержит первый 9 и второй10 элементы И.Кроме того, на Фиг. обозначенывход 11 пуска устройства, информаци -онные входы 12 и 13 устройства первый 14 и второй 15 тактовые входыустройства.Устройство работает следуюшдм образом,Перед работой устройства происходит начальная установка всех триггеров в нулевое состояние (цепи начальной установки не показаны). При подаче на вход 11 сигнала "Пуск" триггеры 6 первого регистра 5 последовательно во времени, в такты Т 1 и Т 2,устанавливаются в единичное состояние, разрешая тем самым подачу сдвигающих серий импульсов Т и Т 2 навходы элементов 9 и 10 первого регистра 1 данных регистра приема последовательного кода или первой строки информационной матрицы. При этомпроисходит прием входной информациипервой строкой. За первый этап (тактТ 1) входная информация записываетсяв первый триггер, за второй этап ин -формация переписывается из первоготриггера во второй, за третий этап -с второго триггера в третий, за четвертый этап - из первого триггераво второй, а из третьего - в четвертый. После установки пятого тригг ерапервого регистра 5 управления в еди -40 50 55 ничное состояние послеловатепьно вовремени Т и Т 2 запрещается подачасдвигающих серий Т и Т 2. Так на пятом этапе информация из второго триггера перепись 1 вается в третий и запре -щается прием информации в четвертыйтриггер, На шестом этапе информацияиз первого триггера переписываетсяво второй и запрещается прием в четвертый и третий триггеры. На седьмомэтапе разрешается прием входной информации только первым триггером,Прием входной информации первой строкой показан на Фиг.3,а,б,в,г,д,е,ж.В момент выполнения четвертого этапаустанавливается в единичное состояние первый триггер регистра 7, единичное состояние которого и инверсные выходы триггеров регистра. 5 последовательно во времени, разряд за разрядом разрешают последовательнопереписывать информацию первой строки во вторую, в пятый, шестой, седьмой и восьмой этапы, На этом заканчивается первый цикл приема входной информации, т.е. с первого го восьмой этапы этого цикла (Фиг.б,а,б,в,г) информация записывается в первуюстроку матрицы, а с пятого по восьмой этапы цикла переписывается изпервой строки во вторую. К моментуокончания первого цикла устанавливается в единичное состояние второйтриггер регистра 7 управления, подготавливая разрешение на загись ин -формации в третью строку из второй 1Во, втором цикле информация второй строки переписывается последовательно разряд за разрядом, с первого по четвертый этап, в третью строку и подготавливает с четвертого этапа, единичным состоянием третьего разряда второго регистра 7 управления, запись информации из третьей строки в четвертую. С четвертого по восьмой этапы второго цикла информаци гереписывается из третьей строки з четвертую и, аналогично первому циклу, записывается в первую строк с первого по четвертый этапы а с четверто-. го по восьмой этап переписывается последовательно, разряд за разрядом, из первой строки во вторую. После выполнения четырех этапов в горого цикла информация строк матргцы соот ветствует Фиг.ч,а.б,в,г, а после выполнения восьми этапов - Фиг,5,а, б,в,г. На. третьем цикле приема вход 3 3 ной информации запрещается прием информации четвертой строкой; с перво - го по четвертый этап информация второй строки переписывается в третью, а с четвертого по восьмой этапы переписывается последовательно разряд за разрядом принятая информация первой строкой во вторую (фиг.З,а,б,в, г). На четвертом цикле входная информация принимается только первой строкой Фиг.9,а,б,в,г, Таким образом, входная информация с помощью регистров 5 и 7 управления записывается в информационную матрицу (регистры 1 и 3 данных) Первый регистр 5 управления управляет приемом информации в первую строку, регистры 5 и 7 управления - в остальные строки.Момент окончания сдвига определяется единичным состоянием последнего триггера второго регистра 7 управления и единичным состоянием первого регистра 5 управления. Перед работой в нулевое состояние последний триггер второго регистра 7 управления устанавливается сигналом по шинеПуск , благодаря этому в устройстве отпадает необходимость отсчета времени приема входной информации. Аналогичным образом реализуется устройство выдачи информации из матрицы памяти.формула изобретенияустройство для сдвига информации, содержащее первый и второй регистры управления и с первого по четвертый регистры данных, каждый разряд которых состоит из первого и второго элементов И, триггера, входы установки и сброса которого соединены с выходами первого и второго элементов И, причем первые входы первого и второго элемента И четных разрядов первого регистра управления и нечетных разрядов всех регистров данных соединены и являются первым тактовым входом устройства, а первые входы первого и второго элементов И нечетных разрядов первого и всех разрядов второго регистров управления и четных разрядов всех регистров данных соединены и являются вторым тактовым входом устройства, прямой выход триггера каждого разряда, кроме последнего, в регистрах управления соединен с вторым входом первого элемента И последующего разряда, а прямой выход39 б 52 55 10 15 20 25 30 35 40 45 50 триггер последнего разряца в первом регистре управления соединен с вторым входом Втооого Элемента И второ - го, третьего и четвертого разрядов, а прямой выход триггера последнего разряда во втором регистре управления соединен с вторым входом второго элемента И второго и третьего разрядов и четвертым входом второго элемента И первого разряда данного ре=истра, вторым входом второго элемента И первого разряца первого регистра управления, инверсные выходы триггеров второго, третьего и четвертого разрядов которого соединены с соответствующим третьим входом второго элемента И в предыдущих разрядах данного регистра, причем инверсный выход триггера второго разряда соединен с вторым входом второго элемента И пятого разряда данного регистра, инверсный выход триггера которого соединен с третьим входом первого элемента И второго, третьего и четвертого разрядов первого регистра управления, четвертый вход второго элемента И первого разряда которого соединен с инверсным выходом триггера первого разряда второго регистра управления, инверсные выходы триггеров второго и третьего разрядов которого соединены с соответствующими вторыми входами второго элемента И предыдуФщих разрядов данного регистра, а инверсный выход триггера четвертого разряда соединен с первым входом первого элемента И других разрядов второго регистра управления, второй вход второго элемента И четвертого разряда которого и второй вход первого элемента И первого разряда первого регистра управления соединены и являются входом пуска устройства, прямой выход триггера четвертого разряда первого регистра управления соединен с третьими входами первого и второго элементов И первого разряда, третьим входом второго элемента И, четвертым входом первого элемента И,третьего разряда второго регистра управления инверсный вход триггера второго разряда первого регистра управления соединен с третьим входом первого элемента И четвертого разрядавторого регистра управления и четвертыми входами первого и второго элементов И второго разряда второго ре Б1339652гистра управления, вторые входы пер- дов последующих регистров данных.вого и второго элементов И первого выходы триггера каждого разряда реразряда первого регистра данных яв- гистров данных являются выходами устляются соответственно первым и вторым ройства, вторые входы первого и втоинформационными входами устройства,5рого элементов .4 триггеров регистров1вторые входы первого и второго эле- данных, кроме первого, состветственментов И последующих разрядов перво- но соединены с прямыми выходами тригго регистра данных соединены соответ- геров второго регистра управления,ственно с инверсными и прямыми выхо о т л и ч а ю щ е е с я тем, что, сдами триггеров предыдущих разрядов целью упрощения устройства, четверзтого регистра, прямые и инверсные тые входы первых и вторых элементоввыходы триггеров каждого из разрядов И всех разрядов нечетных и четных ре -последующих регистров данных, кроме гистров данных соединены соответствыходов триггера каждого разряда чет венно с прямыми и инверсными выходавертого регистра данных, соединены с ми триггеров соответствующих нечетсоответствующими третьими входами ных и четных разрядов первого регистпервого и второго элементов И раэря- ра управления.Р 1 С 7 Редактор н аз 42 Тираж 589 Государственного комиелам изобретений и отк Москва, Ж, Раушск но-полиграФическое предприятие,Произво ВНИИПИ по1303
СмотретьЗаявка
3940905, 06.08.1985
ПРЕДПРИЯТИЕ ПЯ Р-6891
ТЕСЛЕНКО-ПОНОМАРЕНКО ВАЛЕНТИН ПАВЛОВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: информации, сдвига
Опубликовано: 23.09.1987
Код ссылки
<a href="https://patents.su/7-1339652-ustrojjstvo-dlya-sdviga-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сдвига информации</a>
Предыдущий патент: Формирователь импульсов записи
Следующий патент: Запоминающее устройство
Случайный патент: Корпус электрического прибора