G11C 11/4063 — вспомогательные схемы, например для адресации, декодирования, запуска, записи, считывания или синхронизации

Способ обращения к оперативному запоминающемуустройству

Загрузка...

Номер патента: 196097

Опубликовано: 01.01.1967

Автор: Аммосов

МПК: G11C 11/4063, G11C 7/00

Метки: запоминающемуустройству, обращения, оперативному

...связанных с адресомгруппы ячеек, триггер б находится в положении 1. Схемы совпадения 8, через которыепоступает код адреса группы на репистр ад 25 ресов отказов, блокируются, и на соответствующей части регистра фиксируется обратный код адреса отказавшей группы, Заблокируется также и схема совпадения, через которую происходит установка в нулевое и едиЗО ничное полокения соответствующих частейрегистров как адресного, так и адресов отказов, и откроется схема совпадения для прохождения сигнала передачи обратного кода адреса группы с соответствующей части регистра адресов отказов в адресный регистр,При поступлении импульса установки исходного состояния регистров ца шину 10, происходит передача обратного кода адреса отказавшей группы с...

242966

Загрузка...

Номер патента: 242966

Опубликовано: 01.01.1969

Автор: Хавкин

МПК: G11C 11/4063, G11C 8/10

Метки: 242966

...дополвертикальную и горизонталчерез диоды и резисторы сответственно, а через ключточника питания. Это позвстродейстзие и устойчивосства,На чертеже пред дешифратор,Он содержит шины Х и У, в узлах пересечения которых расположены диоды Д и на.грузка Н, а также дополнительные координатные шины Хс и У, с подключенными между ними и шинами У и Х резисторами Й и Ла и диодами Дь Дг. Шины Хо и Уо подключены через ключи 1 и 2, которые в промежутках меж ду обрашениями к ЗУ находятся в открытомсостоянии, обеспечивая заряд паразитных емкостей матрицы до потенциала источника питания, При подаче на вход ЗУ импульса запроса схема местного управления ЗУ форми рует импульс, запирающий ключи 1 и 2 практически одновременно с открыванием любого из ключей...

Запоминающее устройство

Загрузка...

Номер патента: 242974

Опубликовано: 01.01.1969

Авторы: Завадский, Лед

МПК: G11C 11/4063, G11C 5/02

Метки: запоминающее

...чертеже показано описываемое устройство,Оно содержит коммутатор 1, матрицу 2, адресные шины 3, дополнительные адресные шины 4, переключатели 5, разрядные шины 6, резисторы 7, входные сопротивления 8 усилителей считывания и переключатель 9.Устройство работает следующим образом. Если необходимо считать информацию с т-го слова матрицы, соответствующий переключатель 5 замыкается на источник напряжения,например +Ь, а остальные переключатели Б коммутатора 1 - на землю.Переключатель 9 замыкает дополнительныешины матрицы на источник - У, При этом, если т-ая шина связана с 1-ым разрядом матрицы, то на входном сопротивлении 8 усилителя считывания падает напряжение Уу которое принимается за уровень единичного сигнала. Если т-ая шина не...

Формирователь потенциалов для накопителя запоминающего устройства на мдп-транзисторах

Загрузка...

Номер патента: 546015

Опубликовано: 05.02.1977

Авторы: Андрейцев, Воронцов, Грызлов, Доценко

МПК: G11C 11/4063, G11C 7/00

Метки: запоминающего, мдп-транзисторах, накопителя, потенциалов, устройства, формирователь

...10 открыт и насыщен, поэтомутранзисторы 6 и 1 закрыты, ток в коллекторе транзистора 1 не протекает и вне зависимости от наличия сигнала в первой входнойшине 4 на резисторе 15 отсутствует падениенапряжения, т. е. на выходе формирователян а пряжение равно +Е.Во время прихода сигнала Выборка Хпо входной шине 4 транзистор 10 закрывается, и через резистор 18 и диод 9 в эмиттертранзистора 6 задается ток, определяемыйнапряжением в точке соединения резистора17 и диода 13 и величиной сопротивлений резистора 18. Так как транзистор 6 является 15 2 О 25 30 35 40 45 50 55 60 б 5 повторителем тока, то в его коллекторе протекает практически такой же ток, как и в эмиттере, Этот ток вызывает падение напряжения на цепочке: диод 7 - резистор 8. В...

Устройство выборки для запоминающих устройств на мдп транзисторах

Загрузка...

Номер патента: 591960

Опубликовано: 05.02.1978

Авторы: Копытов, Прокофьев, Сирота, Таякин

МПК: G11C 11/40, G11C 11/4063, G11C 7/00 ...

Метки: выборки, запоминающих, мдп, транзисторах, устройств

...в зто время низкий уровеньнапряжения. После окончания действиятактового импульса на шине 41 и доначала действия тактового импульсана шине 42 переключаемый конденсатор 409 разряжается через транзистор 7. Вовремя действия тактового импульса нашине 42 тактовый импульс передаетсяна выход блока возбуждения 1 черезоткрытый транзистор 3, и на выходе 45блока возбуждения 5 остается низкийуровень напряжения,Если во время действия тактовогоимпульса на шине 41 тактовых импульсов на адресном вх де 37 устанавливаЯ)ется низкий уровень напряжения, конденсатор 4 разряжается. Во время действия тактовых импульсов на шине 42тактовых импульсов на выходе блокавозбуждения 1 остается низкий уровеньнапряжения, а на выход блока 5 черезоткрытыи транзистор 8...

Устройство для считывания информации из матричного накопителя

Загрузка...

Номер патента: 767834

Опубликовано: 30.09.1980

Авторы: Глушков, Жемейцев, Милошевский

МПК: G11C 11/4063, G11C 5/02, G11C 7/00 ...

Метки: информации, матричного, накопителя, считывания

...исток - с шиной нулевого потенциала, а затвор через элемент задержки 19 соединен с шиной 22 выборки, которая также подключена к дешифраторам 17 и 18, Ко входам дешифраторов подключены также адресные шины 23 и 26.Предлагаемое устройство Функционирует следующим образом,При наличии на шине 22 потенциала,близкого к Р, потенциал на всех выходах дешнфратора 17 близок к нулю,потенциал всех выходов дешифратора18 и затвора транзистора 20 близокк Е . В результате этого все ключевые транзисторы эакрйты,а шунтирующийтранзистор 20 открыт и потенциал шины21 считывания близок к нулю, Все информационные транзисторы 5-16 открыты и потенциал истока каждого тран"зистора ключа близок к. По приходууправляющего сигнала (нулевого потенциала) на шину...

Устройство для коммутации раз-рядных tokob b блоках памяти

Загрузка...

Номер патента: 809349

Опубликовано: 28.02.1981

Авторы: Арасланов, Цимерман

МПК: G11C 11/4063

Метки: tokob, блоках, коммутации, памяти, раз-рядных

...например, выполненных в видедиодов, генератор 7 импульсов токаи компенсатор 8.Выходы формирователей тока 1 подключены ко входу компенсатора 8 и через разделительные элементы первойгруппы 5 соединены с выходами устройства, которые через разделительные элементы второй группы б подклю чены к одним из входов трансформатора 2, другой вход которого соединен с выходом компенсатора 8 и выходом генератора 7, соединенного сшиной 4.Выходы и входы устройства подключены к соответствующим разрядным обмоткам 9 и резисторам 10 блока памяти.Компенсатор 8 содержит диоды 11и 12 и параллельно соединенные резистор 13 и конденсатор 14, причемодни электроды диодов 11 и 12 подключены ко входам компенсатора 8,другие - к одному из выводов резис.тора 13,...

Устройство для последовательного выделения единиц из двоичного кода

Загрузка...

Номер патента: 922745

Опубликовано: 23.04.1982

Авторы: Мохнобров, Розанов, Сорокин, Фролов

МПК: G06F 9/46, G11C 11/4063

Метки: выделения, двоичного, единиц, кода, последовательного

...регистра. 5 4Устройство для последовательноговыделения единиц из двоичного кодаработает следующим образом,В исходном состоянии триггеры1 и 2 находятся в нуле, в результатечего элементы Ивсех ячеек открыты,и на одном из входов элементов И 3и 4 присутствует разрешающий потенциал, Кроме того, сигналами с нулевых выходов триггеров 1 открываются по второму входу элементы И 3 всех ячеек.При выделении единиц из двоичного кода значения разрядов исходного кода подается на соответствующиевходы 9 устройства и запоминаются триггерами 2.Если значение разряда исходного кода равно единице, то сигнал с единичного выхода триггера 2 соответствующей ячейки через открытый элемент И 3 поступает на запрещающий вход элемента ЗАПРЕТ б данной ячейки,...

Устройство для загрузки данных

Загрузка...

Номер патента: 1103236

Опубликовано: 15.07.1984

Авторы: Долгин, Михайлов

МПК: G06F 9/46, G11C 11/4063

Метки: данных, загрузки

...с соответствующими выходами группы выходовустройства.На чертеже показана структурнаясхема устройства для загрузкиданных.Устройство содержит регистрсдвига, группу регистров 2 номера операнда, группу входных регистров 3,группу схем сравнения 4, группублоков 5 элементов И, группу блоковб элементов И, группу выходных регистров 7, тактовый вход 8 устройства, группу входов 9 устройства, груп-,пу выходов 10 устройства,Принцип работы устройства основанна последовательной выборке операндов, находящихся в регистрах 3 всоответствии с их порядковым номе -ром, и заключается в том, что производится поочередное сравнение поряд -ковых номеров, записанных в регистрах Зс признаковыми частями всехоперандов, и выбранные операндыпоследовательно...

Устройство для формирования кода маски

Загрузка...

Номер патента: 1262573

Опубликовано: 07.10.1986

Авторы: Лопато, Подгорнов, Шостак, Шпаков, Шумейко

МПК: G11C 11/4063, G11C 19/00, H03K 5/00 ...

Метки: кода, маски, формирования

...второй группы и т.д.На выходах блоков мультиплексоровпоследней группы Формируется выходной код маски вида 111000 примаскировании младших разрядов иливида 000111 при маскированиистарших разрядов. Число .нулей и едчниц в коде маски определяется кодомусловия маски на входах 7.Пусть, например, на входы 7 поступает код 01 00 10. а на вход 8 код О.На управляющих входах блока мультип-лексоров первой группы код 01. Навыходах блока мультиплексоров первойгруппы сформирован код 1110 в соответствии с второй строкой таблицы,на выходах блоков мультиплексороввторой группы - код 1111 11111111 0000, а на выходах блоков мультиплексоров третьей группы - 64-разрядный код, в котором слева 46 единиц, а справа 18 нулей.Если на вход 8...

Адресный формирователь на кмдп-транзисторах

Загрузка...

Номер патента: 1280451

Опубликовано: 30.12.1986

Авторы: Баранов, Герасимов, Григорьев, Кармазинский, Поплевин, Савостьянов

МПК: G11C 11/4063, G11C 7/00

Метки: адресный, кмдп-транзисторах, формирователь

...для запоминанияадресных сигналов и формирования сигналов, поступающих на дешифраторызапоминающего устройства.Цель изобретения - повышение надежности и быстродействия адресногоформирователя,10После подачи тактового сигналаобеспечивается блокировка информационного входа от внутренних элементов формирователя с помощью выходныхсигналов формирователя.На чертеже дана схема предлагаемого адресного формирователя.Устройство содержит информационный 1 и тактовый 2 входы первый 3и второй 4 выходы, шину питания 5 иобщую шину 6, первый транзистор 7обратной связи и-типа и второй транзистор 8 обратной связи р-типа, пер-Вый 9 и второи 10 инверторы 1 выполненные по типовой схеме на транзисторах 11-14, первый 15 и второй 16двухвходовые элементы...

Адресный формирователь

Загрузка...

Номер патента: 1047314

Опубликовано: 15.05.1988

Авторы: Кассихин, Романов

МПК: G11C 11/40, G11C 11/4063

Метки: адресный, формирователь

...транзистора 3 обедненного типа,сток которого подключен к шине пита 35 ния 24, и транзистора 4 обогащенного 40 типа, исток которого подключен к шине общего потенциала, затвор - к выходу первого инверторного каскада 16, а сток подключен к затвору и истоку транзистора 3 в узле 17 - выходе вто рого инверторного каскада. Третий инверторный каскад содержит транзистор 5 обедненного типа, сток которого. подключен к шине питания 24, и транзистор 6 обогащенного типа, исток которого соединен с шиной общего потенциала, затвор - с выходом 17 второго инверторного .каскада, сток - с затвором и истоком транзистора 5 в узле 18 - выходном узле третьего ин 55 верторного каскада. Инверсный выход 19 подключен к шине питания 24 через транзистор 7,...

Способ записи и считывания информации в мноп-элементе памяти, мноп-элемент памяти и матричный накопитель для запоминающего устройства

Загрузка...

Номер патента: 1405088

Опубликовано: 23.06.1988

Авторы: Голтвянский, Дубчак, Костюк, Нагин

МПК: G11C 11/40, G11C 11/4063

Метки: записи, запоминающего, информации, матричный, мноп-элемент, мноп-элементе, накопитель, памяти, считывания, устройства

...с записанным зарядом сток инвертируется с истоком, т. е. подается напряжение= 6 = .,3, до появления тока в канале величицой 1 мкА.Экспериментальные зависимости (фиг. 1) резЯсняют принцип считывания информации, если ее записывать как со стороны стока, так и со стороны истока. Пусть к затвору элемента приложено некоторое напряжение Ц = -1-5 В, находящееся внутри межпороговой зоны МНОП-элемента., = 2 В, ) = 9 В). Если элемент находится ц исходном состоянии, то его выход. цая характеристика имеет виднезависичо от того, какой электрод является стоком, т. е. ток в канале идет при любом напряжении ца стоке (1, . Если произведена запись со стороны стока, то эта характеристика примет вид 2. При этом напряжение ( соответствует напряжению...

Способ записи и считывания информации в мноп-элементе памяти и матричный накопитель для запоминающего устройства

Загрузка...

Номер патента: 1405089

Опубликовано: 23.06.1988

Авторы: Голтвянский, Дубчак, Костюк, Нагин

МПК: G11C 11/40, G11C 11/4063

Метки: записи, запоминающего, информации, матричный, мноп-элементе, накопитель, памяти, считывания, устройства

...записи горячих электронов насток 5, соединенный с затвором 12, подаетсяимпульс (/л длительностью 10с, истокири этом заземлен. Принцип разогреваи инжекции электронов здесь аналогичентому, который используется в приборахс плавающим затвором, с той лишь разницейчто в данном случае захваченные электроныне растекаются вдоль канала, а сосредотачиваются на ловушках в нитриде кремниявблизи стока.В зависимости от режима записи длинаобласти вдоль канала со встроенными в диэлектрик зарядом колеблется вблизи значениямкм. При измерении эффективногопорогового напряжения такого транзисторас записанным зарядом сток инвертируетсяс истоком, т. е. подается напряжение Ь==(=l о до появления тока в канале величиной 1 мкЛ.Экспериментальные зависимости...

Способ считывания информации в мноп-элементе памяти

Загрузка...

Номер патента: 1434499

Опубликовано: 30.10.1988

Авторы: Кролевец, Сидоренко, Стиканов, Юхименко

МПК: G11C 11/40, G11C 11/4063

Метки: информации, мноп-элементе, памяти, считывания

...1 строке затвора транзистора Т 1,ю 4блока 7, открывая транзистор Т , 44 (транзистор Т; ,закрыт) и закрывая1адресные транзисторы Т,Т , где а - количество запоминающих транзисторов в строке. Формирователи 2 и б вырабатывают при этом нулевые потенциалы.45Напряжение стирания, вырабатываемое формирователем 5, воздействует одинаковым образом на затворную систему запоминающих транзисторов Т; и Т;Х;(по длительности и абсолютной величине напряжения), что при соответствующей длительности импульса стирания переводит транзисторы Т ,Т; Т , в состояние с одинаковым пороговым напряже 55 нием. В режиме "Считывание" формирователь 1 вырабатывает команды, обеспечивающие подключение блока 7 кстроке, открывая транзисторы Т;/ Т;, , Считывание информации из...