Постоянное запоминающее устройство

Номер патента: 1101897

Авторы: Горбенко, Николаев

ZIP архив

Текст

/щс рчщ САНИЕ ИЗОБРЕТЕНИЯ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСКОМУ( СВИДЕТЕЛЬСТВ(56) 1. Каган Б, М. Электронные вычислительные машины и системы. М., Энергия,1979, с. 143, рис. 4,20.2. Огнев И. В., Шамаев Ю. М. Проектирование запоминающих устройств. М.,Высшая школа, 1979, с. 135, рис. 6,6(54) (57) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее накопитель, входы которого являются адресными входами устройства, выходы первой группы накопителя соединены с входами первой группы коммутатора, выходы которого являются выходами устройства, дешифратор, выходы которого соединены с входами второй группы коммутатора, отличающееся тем, что, с целью повышения надежности путем уменьшения информационной емкости устройства, входы дешифратора соединены с выходами второй группы накопителя, а входы третьей группы коммутатора соединены с входами накопителя.10189 10 5 20 101 01 001 10 ОО 000 100 11 1 1011011 3 0001 4101 Э 0101 б 00000011 8 1111 ЗО 35 40 45 50 55 11Изобретение относится к вычислительнойтехнике, а именно к постоянным запоминающим устройствам, и может быть использовано для повышения информационной емкости.Известно постоянное запоминающее устройство, содержащее накопитель. дешифратор, усилители считывания 1.1.едостатком устройства является его невысокая информационная емкость,Наиболее близким по технической сущности и схемному решению к предлагаемому является постоянное запоминающее устройство, содержащее накопитель, коммутатор, дешифратор 21.Недостатком известного устройства является невысокая надежность, что обусловлено необходимостью для каждого типа информации иметь отде ьеу)о ячейку памяти.Цель изобретения - повышение надежности путем умецыцеция ицформацис)инойемкости устройства.Поставленная пель достигается тем, чтов постоянном запоминак)нем устройстве,содержащем накопитель, входы которого являются адресными входами устройства, выходы первой группы накопителя соединеныс входами первой группы коммутатора, выхОды которого 51 вля к)тс 51 Выходеми уст.ройства, дешифратор, выходы которого соединены с входами второй группы коммутатора, входы дешифргторя соединены с выюдами второй группы накопителя, а входь 1третьей группы коммутатора соединены свходами накопиеля.На чертеже црс;ставлена структурнаясхема постоянного зяцоминак)иего устройства.Устройств е содержит накопитель 1, регистр 2 адреса, )Ееши)р 1 тор 3, коммутатор4 и регистр 5 числа. Вход накопителя 1подключен к выходу регистра 2 адреса, причем выходы дополнительных разрядов цякоцителясоедицецы с вхо аи децифра.тора 3, вьхо,Еы которого цодклвче;ы к уп.равляонему входу коммутатора 4, другиевходы которого соединены с выходами рс. -гистра 2 и накопителя 1, я выхс)д коммутатора 4 подключен к входу регистра 5 Еисла.Устройство работает следующим образом.Ицформяци 51, подлежяЦяя записи, яця 1 и 3 и р у е т с я и 3 я и 0 с ис я е и я к 0 и и т сх 1 ь е) с О .ответствиц со следующими принципами.Перед записью анализируются значениявсех х записываемых слов и в каждо;1 изцих выделяется 1 х сосе,цИх разделов, значения которых будут определять а.1 рес последующей записи данного слова в накопитель. 11 ри этом значение К определяется изсооношения /С =- ,1 Од/Х , гдеОд 1.хближа йшее оолыпсе Еелос число. В ыбрацнаягруппа из К разрядов может размецсатьсяца любых позициях в записываемом словепо кольну. Естественно, что для различных 2слов значения выделенных К разрядов не должны совпадать и должны образовывать множество всех возможных значений адресов ячеек накопителя. Таким образом, при считывании разряды адреса будут одновременно являться информационными разрядами считываемого слова. При считывании необходимо указать порядок формирования считываемого слова, составляемого из адреса и содержимого ячейки накопителя. Для этого указывается номер позиции первого разряда адреса в составе считываемого слова. Эти указания хранятся в дополнительных разрядах каждой ячейки накопителя, а их количество определяется выражением гп= од и , где и - число информационных разрядов в записываемых словах.Например, для Х =8 произвольных четырехразрядных слов один из возможных вариантов выделения К=З разрядов приведен в таблице. Трехразрядные группы в каждом слове определяют коды адресов, по которым будут записаны соответствующие слова в накопитель. Поскольку адрес фактически является частью слова, то для хранения слова в накопителе в данном случае потребуется только один разряд ячейки памяти, а для указания порядка формирования слова при считывании в ячейке памяти необходимо выделить дополнительно два разряда. Например, для седьмого слова в ячейке накопителя по адресу 100 в основном информационном раз. ряде будет храниться 1, а в дополнительных разрядах 11. При считывании адрес ячейки накопителя поступает на адресный регистр 2 и из накопителя 1 считывается содержимое ячейки, Значения основных информационных разрядов ячейки подаются на коммутатор 4, а значения дополнительных разрядов ячейки поступают на децифратор 3, который формирует управляющий сигнал, обеспечиваюц)ий передачу на выход коммутатора 4 значений разрядов из регистра 2 адреса и накопителя 1. При этом разряды адреса занимают позиции с номера, определяемого сигЕялом де щи фр атор а 3.С выхода коммутатора окончательно сформированное слово заносится в регистр 5 числа, а затем выдается на выход устройства. При этом слово формируется таким образом, что разряды адреса занимают позиции подряд по кольцу, начиная с третьей1101897 Составитель Г. БородинТехред И. Верес Корректор О. БилакТираж 575 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж - 35, Раушская наб., д. 4/5Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 Редактор В. ПетрашЗаказ 4685/36(позиции нумеруются слева направо, начиная с нулевой), а оставшаяся позиция заполняется информационным разрядом, считанным из накопителя. Слово выдается на выход в виде 0011.Технико-экономическое преимущество предлагаемого устройства заключается в более эффективном использовании ячеек памяти накопителя. Повышение информационной емкости ячеек обусловлено тем, что значения части информационных разрядов считываемого слова образуются из значений разрядов адреса, следовательно, меньшее число разрядов накопителя необходимо для хранения того же количества слов, по сравнению с прототипом. Например, в известных устройствах для хранения 1024 6-разрядных слов требуется накопитель на 16384 разряда, в предлагаемом устройстве требуется 6144 разряда для хранения значений записываемых слов и 4096 разрядов для хранения дополнительной информации.

Смотреть

Заявка

3487072, 30.08.1982

ПУШКИНСКОЕ ВЫСШЕЕ ОРДЕНА КРАСНОЙ ЗВЕЗДЫ УЧИЛИЩЕ РАДИОЭЛЕКТРОНИКИ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ

ГОРБЕНКО АЛЕКСАНДР СЕРГЕЕВИЧ, НИКОЛАЕВ ВИКТОР ИВАНОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: запоминающее, постоянное

Опубликовано: 07.07.1984

Код ссылки

<a href="https://patents.su/3-1101897-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты