Запоминающее устройство с обнаружением ошибок
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1101898
Авторы: Ваврук, Елагин, Тимофеенко, Филимонов
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК А ц б 11 С 29/0 ПИСАНИЕ ВТОРСК ЕТЕЛЬСТ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) (57) ЗАПОМИНАЮЩЕЕ УСТРОЛСТВО С ОБНАРУЖЕНИЕМ ОШИБОК, содержащее регистр слова, адресный регистр, выходной регистр, первую и вторую группы элементов ИЛИ, первый и второй сумматоры по модулю два, первый счетчик и основной накопитель, информационные и адресные входы которого соединены соответственно с выходами регистра слова и с выходами адресного регистра, а выходы - с входами выходного регистра, выходы которого подключены к первым входам элементов ИЛИ первой группы, выходы которых соединены с входами первого сумматора по модулю два, причем вторые входы элементов ИЛИ перЯО 110189 вой группы и входы регистра слова объединены и являются информационными входами устройства, одними из выходов которого являются выходы первого счетчика, отличаю.иееся тем, что, с целью повышения надежности устройства путем обеспечения локализации ошибок при работе с непрерывно поступающими массивами информации, в него введены дополнительный накопитель и второй счетчик, счетный вход которого подключен к выходу второго сумматора по модулю два, входы которого соединены с выходами элементов ИЛИ второй группы, первые входы которых подключены к выходам регистра адреса, причем информационные входы и выходы второго счетчика соединены соответственно с одними из выходов и с одними из информационных входов дополнительного накопителя, другие выходы и другие информационные входы которого подключены соответственно к информационным входам и выходам первого счетчика, вторые входы элементов ИЛИ второй группы соединены с входами регистра адреса и являются адресными входами устройства, другими выходами которого являются выходы второго счетчика.1 Яо)ресц 3 Р 0 ос х 51 1 В 3 СГ 3 ГР,11033 ТРХ 33 к, В сс)сОСИЗсг 01 ИЦК)И 3 СТ 15) и(т Ням.Из Вес пю зацо)и ца юцес устройство с оиружецием ошибок, содержащее сухмаТОРЬ 30 )10 ДЛ 0 Двс, ВХОДНОЙ, ВЫХОДЧГ)Й И адресный реп)стры, накопитель, элемецт ИЛИ и рсверсивцый счетчик 1).31.достатком лсцНого УстРойства ЯвлЯРг цевозчожцость контроля более чем одно.Г массв иц)Орчяпи 1. ОНаиболее близким к 3 реллагяемому яв,15 РГС 51 зсц 10 миаюцесстРОЙство с ОбгЯРг.)ксцием 313;ибок, содержащее накопитель, )С 3 ИстР С,гс)Б, ЯЛРРСЦЫР И ВЫХОДНОЙ РРГИСТ- ры, нервуо и вторуор) ццы элементо 5 ИЛИс руцу элеметов И, элемент НЕ, элечент И, сумхГто)31 цо модулю два и счетчик, цр 3- чсч Входы Накопителя соелиецы соотвстс)35.13130 с В 1 хОДмР ресря слова и адрес.вго РегцстРЯ, Я 351 хо,ыс )ходам 1 зыход 1 ого рспп.тр, выходы которого соедиц ны с црвычи Входами элечецтоц ИЛИ первой Гру 1:ы, Входы первого и второго сумматора цо чол 1 л о двя сослисны соответственно с Вхолачи адрссцого регистр и с выходами элемепи ИЛИ 1 ервой группы, выходы перги)го и Второго суммторов цо модуло лвя ОРЛИЦРЦЫ СООтВЕтетВЕг 1 О С ВХОЛаМИ тРЕтЬЕ- О суммторя цо модулю лва, вторые входы ),Г чс;пов ИЛИ первой групы входы адресого Р.31 СТРЯ Р 3 ОДИ ИЗ ВЫХОДОВ СгРТЧИКЯ С 3 ЯОТС 51 К)050 СТ)РРЦЦ) И фОР Ха ЦИ О НЫХ 1 И303.ресцми вхоляхи и коцтрольцым Выход)ч усг)ОЙсВ, цервь:и ц Второй Входы эле- М,1 3 с 1 И СОРДц ц СООВСТСТВР 1130 С ВЫХОЛОЧ 1)С 3 РГ) С )1)сТОгг)с) 130 МОДЧЛ 0,15 сз ихо,)м эгсчсгя 111., Вхол которого сое 3 Р)В 3,и Вход 3 И элсСИТО 5 И руп,г3,3 531, 5 РСЯ ГЦ)с 1)Сс 1 Г)И) ВХОДОМ ЧСТРОИ- г": чс, ВОрые вхОлы элецтов И Грм 31 ы сОР- ,Ц 3 РЦ С БЫХОЛЯМИ ВЫХОДОГО г)СГИСТРЯ, а чход - с о;1:ич цз Входов счетчика, другой 3,",ол которого соедцсц с выходом элемента 1, 11 Л,)",:С В 1 ХОДЫ СОР.3 ИЦСЫ С ПРРВЫМИ ВХО ;,3 и 3 э)емгп)и сЛ Второй группы, Вто- /)3;:Р 5 ХО,31 1ОПЫХ СОРД,13 СНЫ С ВТОРЫМР 1 ВХОэлчеггго 5 И,;И перво 3 грх ппы,;) Вь- . Г)1 С ВХ)ЛЯЧИ рСГцсгра СЛ 5 вс 2.Г Ц)3 ТткРИ ИЗ 15 СТЦОГОСТРОЙСТВЯ ЯВя ГСИСВОЗМОжЮЭСтЬ,.ОКаЛЗЯЦИИ НЕИСПОаВ 4 Ц) г"31 33 ДРРС ЦСИ 53 31 ИфО)МЯЦИОННОИ ЧЯС -3, 0013;пУ жегин Оцибк;3стРОЙства;Ри 3 еисц)В 130 стц ЯДРРс 13010 )РГистРЯ и 3 РНРм Массии)В ицфорхяции. цостуцаюцей не.ц р Р р 1 ц) ц О, Т К и Я Е 3 0 С я Р 11 ) И Е )с ОЛ г 0 Г 0 М Я СЗ 3 13 И ЦЙОР Мс Ц,ИИ НРООХО ТИМО 0.ТЯ НОВИТЬ прием формации ця время ос)мец инфор.553:СР )РРсу счет 31:кчц и цакопитслем, ТО СЦЖ)Т 1 1 РсКОСТЬ ЧСТ)ОЙСТВЯ.3 св изобрете:ия - повышение цадсж.) 1 ОСТИ уСТрОЙС" 15 цх ТР,1 ОбРСПРЧЕНИя ЛОКЛИ- зПи ОПИ 100 к 3 р.1 3)ябот с неп)РрыВно поупяо 31 хи массива,.и ицформации. Поставленная цель достигается тем, что В запоминающее устройство с обнаружением ошибок, содержащее регистр слова, адресный регистр, выходной регистр, первую и вторую группы элементов ИЛИ, первый и второй сумматоры по модулю два, первый счетчик и основной накопитель, информа ионные и адресные входы которого соединены соответственно с выходами регистра слова и с выходами адресного регистра, а выходы - с входами выходного регистра, выходы которого подключены к первым входам элементов ИЛИ первой группы, выходы которых соединены с входами первого сумматора по модулю два, причем вторые входы элементов ИЛИ первой группы и входы регистра слова объединены и являются информационными входами устройства, одними из выходов которого являются выходы первого счетчика, введены дополнительный накоптель и второй счетчик, счетный вход которого подксиочен к выходу второго сумматора по модулю два, входы которого соединены с выходами элементов ИЛИ второй группы, первые входы которых подключены к выходам регистра адреса, причем информационные входы и выходы второго счетчика соединецы соответственно с одними из выходов и с одними из информационных входов дополнительного накопителя, другие выходы и друие информационные входы которого подключены соответственно к информационцым входам и выходам первого счетчика, вторые вхогы элементов ИЛИ второй группы соединены с входами регистра адреса и являются адресными входами устройства, другими выходами которого являются выходы Второго счетчика.Ня чертеже приведена функциональная схема предлагаемого устройства.Устройство содержит основной накопитель 1, регистр 2 слова, выходной регистр 3, адресый регистр 4, первую 5 и вторую 6 группы элементов ИЛИ, первый 7 и второй 8 сумматоры по модулю два, первый 9 и второй0 счетчики, дополнительный накопитель 11, информационные 12 и адресные 3 входы устройства, одни 14 и другие 15 выходы устройства. Счетчики 9 и 10 выполнены реверсивными.Устройство работает следующим образом.В исходном состоянии регистры 2 - 4 и четчики 9 и 10 обнулены.В режиме записи код адреса и код записываемого слова подаются соответственно ня входы регистров 4 и 2 и происходит запись слова в соответствующую ячейку накопителя 1. Одновременно код адреса через элементы ИЛИ группы 6 и код записываемого слова через элементы ИЛИ группы 5 подаюся соответственно на сумматоры 7 и 8, которые вырабатывают биты четности адреса и записываемого слова, сигнал управлеция групп 5 и 6 элементов ИЛИ, счетчиков1101898 итель В. ГоИ. Верес575твенного кретений и35, Раушсг, Ужгород донона Соста Техред Тираж ИПИ Государспо делам изоМосква, Ж - ППП Патент,Корректор О. БилакПодписноемитета СССРоткрытийа я на 6., д. 4/5ул. Проектная, 4 Редактор В. ПетрашЗаказ 4685/36ВН илиа 39 и 10 и дополнительного накопителя 11 не показаны. В случае единичных значений битов адреса и информации увеличивается содержимое соответствующего счетчика 1 О или 9, которые при записи информации работают как суммирующие. 5Таким образом, к концу записи всего массива информации в накопитель 1 счетчик 9 зарегистрирует количество результирующих одиночных битов информации, равных единице, 10Зафиксированные счетчиками 9 и 10 числа по фронту окончания импульса записи последнего числа массива в накопитель 1 заносятся в накопитель 11, где сохраняются до тех пор, пока соответствующий массив информации находится в накопителе 1, а 15 счетчики 9 и 10 обнуляются. С приходом импульса записи первого числа следующего массива информации устройство аналогично описанному выше производит его запись.Предлагаемое устройство обеспечивает надежность обнаружения ошибки при работе с информацией, поступающей непрерывно так как не надо прерывать прием информации для записи в накопитель 1 контрольных кодов, а запись их в накопитель 11 вписывается в цикл записи последнего числа оканчивающегося и первого числа начинающегося массивов.Перед считыванием информации соответствующие контрольные коды информации и адреса из накопителя 11 записываются в счетчики 9 и 10. 30В режиме считывания массива информации в каждом такте обращения число, соответствующее заданному адресу, извлекается из накопителя 1 и через регистр, элементы ИЛИ группы 5 поступает на сумматор 8, который, как и при записи, вырабатывает З 5 4биты четности, поступающие на счетный вход счетчика 9, который при считывании работает как выч итающи й.Одновременно код адреса с выхода регистра 4, т. е. непосредственно с входа накопителя 1, через элементы ИЛИ группы 6 поступают на сумматор 7, с выхода которого бит четности адреса поступает на счетный вход счетчика 1 О, который при считывании работает как вычитающий. После считывания последнего числа массива информации в счетчиках 9 и 1 О будет зафиксировано соответственно количество ошибок информации и адреса, причем ошибку можно локализовать, т. е. однозначно определить, в адресной или информационной цепи произошла ошибка.Если зафиксированы ошибки только в информационной части, то, учитывая, что ошибки накопителя 1 часто имеют характер сбоев и при повторном считывании могут не повториться, считывание массива производится повторно, как описано выше.Если зафиксированы ошибки адресной части (т. е. адресного регистра 4), то работу устройства необходимо остановить и произвести ремонт адресной части.Таким образом, предлагаемое устройство позволяет локализовать неисправность и повысить надежность путем дополнительного контроля адресного регистра 4 и обеспечения надежности функционирования устройства при работе с информацией. поступающей непрерывно. Технико-экономическое преимущество предлагаемого устройства заключается в более высокой надежности по сравнению с прототипом при работе с непрерывно поступающими массивами информации.
СмотретьЗаявка
3577413, 08.04.1983
ПРЕДПРИЯТИЕ ПЯ В-8751
ВАВРУК ЕВГЕНИЙ ЯРОСЛАВОВИЧ, ЕЛАГИН АНАТОЛИЙ НИКОЛАЕВИЧ, ТИМОФЕЕНКО ВЕРА ЕВГЕНЬЕВНА, ФИЛИМОНОВ АЛЕКСАНДР АЛЬДОНОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
Опубликовано: 07.07.1984
Код ссылки
<a href="https://patents.su/3-1101898-zapominayushhee-ustrojjstvo-s-obnaruzheniem-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с обнаружением ошибок</a>
Предыдущий патент: Постоянное запоминающее устройство
Следующий патент: Комбинированный кабель связи
Случайный патент: Способ автоматического управления процессом гидротермической переработки сырья в циклонном агрегате