Чалчинский

Устройство для обнаружения и исправления ошибок

Загрузка...

Номер патента: 1149263

Опубликовано: 07.04.1985

Авторы: Белалов, Рудаков, Саламатов, Чалчинский

МПК: G06F 11/08

Метки: исправления, обнаружения, ошибок

...информации, группа корректиру.ющих входов которого соединена с выходами дешифратора, выход блока кор-.рекции информации является информационным выходом устройства, содержит формирователь синдрома, содержащий шесть узлов свертки по модулю 50два, блок обнаружения четного числаошибок, содержащий сумматор по модулю два, элемент И-НЕ и элемент И,причем входы элемента И соединенысоответственно с инверсным выходом 55сумматора по модулю два и выходомэлемента И-НЕ, блок обнаружения ложной коррекции, содержащий пять влементов И-НЕ, причем выходы первого, второго, третьего и четвертого элементов И-НЕ, соединены с соответствующими входами пятого элемента И-НЕ, и элемент ИЛИ, причем входы первого узла свертки по модулю два формирователя синдрома...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1092569

Опубликовано: 15.05.1984

Авторы: Белалов, Мусиенко, Рудаков, Саламатов, Чалчинский

МПК: G11C 29/00

Метки: блоков, памяти

...5, индикаторы 28-30, клавишу входа 31режима ожидания блока управленияи блок 32 прерывания,Блок прерываний содержит (фиг.2)первый 33 и второй 34 элементы согласования, элемент И 35, первый36 и второй 37 триггеры первый 38и второй 39 формирователи одиночныхимпульсов, второй элемент НЕ 40,третий 41 и четвертый 42 элементы 45согласования.Блок управления содержит (фиг, 3)кварцевый генератор 43 импульсов,триггеры 44-53, генераторы 54 и 55одиночных импульсов, элементы5 ОИ-НЕ 56 и 57, элементы НЕ 58, элементы И 59-64 и элементы ИЛИ 65-67,первый элемент НЕ 68,Индикаторы 28-30 выполнены в виде светодиодов. Блок 1 и блок 3 реализованы на интегральных микросхемах ИИС К 559 ИП 2, блоки 4 и 5 - наИМС К 559 ИП 1, регистр 22 - на ИМС К 155 ЛРЗ,...

Устройство для тестового контроля памяти

Загрузка...

Номер патента: 1083234

Опубликовано: 30.03.1984

Авторы: Белалов, Рудаков, Саламатов, Чалчинский

МПК: G11C 29/00

Метки: памяти, тестового

...входы которого соединены с другими выходами первого блока местного управления, другие входы второго коммутатора подключены соответственно к одним из выходов первого блока местного управления и к контрольным входам первого коммутатора и выходам регистра контрольной информации, входы которого соединены с выходами третьего коммутатора.На фиг. 1 представлена функциональная схема предлагаемого устройства; на фиг. 2 и 3 - функциональные схемы первого и второго блоков местного управления соответственно; на фиг. 4 - функциональ; ная схема блока контроля считанной информации. Устройство содержит (фиг. 1) первый 1и второй 2 коммутаторы, регистр 3 контроль25 30 35 40 45 50 55 ной информации, формирователь 4 контроль.- ных сигналов, первый...

Устройство для проверки схем контроля памяти

Загрузка...

Номер патента: 1015386

Опубликовано: 30.04.1983

Авторы: Белалов, Рудаков, Саламатов, Чалчинский

МПК: G06F 11/30, G11C 29/00

Метки: памяти, проверки, схем

...выходу регистра контрольной информации, информационный выход которого связан с второй группой информационных входов коммутатора, перваягруппа информационных входов регистра контрольной информации соединена с группой информационных выходов узла формирования синдромов, вторая группа информационных входов регистра контрольной информации связана с первой группой информационных входов устройства, подключенных к соответ" ствующим входам входного регистра, вторая группа информационных входов устройства подключена к соответствующим входам. управляющего регистра.На фиг. 1 представлена структурная схема устройства для проверки схем контроля памяти; на фиг. 2- функциональная схема деаифратора кода операций; на фиг. 3 - функциональная схема...