Устройство для записи информации в оперативную память
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1092562
Автор: Гладков
Текст
СЭОЗ СОБЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН зс 5 ц С 11 С 7/00 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) 1. Авторское свидетельство СССРВ 482805, кл, С 11 С 7/00, 1974,2. Авторское свидетельство СССР11 516097, кл. С 1 С 7/00, 1974(54)(57) УСТРОЙСТВО ДЛЯ ЗАПИСИ ИИФОРМАЦИИ В ОПЕРАТИВНУИ ПАМЯТЬ, содержащее первый счетчик, первый и второйдешифраторы, первые элемент И и триггер, коммутаторы с первого по пятый,выходы которых подключены ко входам/блока ввода информации, датчик кодов,переключатель, причем одни из выходовпервого счетчика подключены к информационным входам первого цешифратора,другие - к информационным входам второго дешифратора, выходы дешифраторовподключены к информационным входамкоммутаторов, о т л и ч а ю щ ее с я тем, что с целью упрощенияустройства, в него введены второйсчетчик, элемент ИЛИ и элементы Иитриггеры со второго по пятый, причемпервый выход второго дешифратора подключен к управляющему входу первогокоммутатора и первым установочнымвходам второго и третьего триггеров,второй выход второго дешифратора подключен к первым входам первого и второго элементов И, третий выход второ"го дешифратора подключен к первымвходам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен к первым установочным входам четвертого и пятого триггеров, выходы элементов И с первого 801 О 92562 А по четвертый подключены соответствен.но к управляющим входам коммутаторовсо второго по пятый, выход пятогоэлемента И подключен к первому входуэлемента ИЛИ, выход первого триггераподключен ко вторым установочным входам второго и третьего триггеров ивторому входу элемента ИЛИ, прямой иинверсный выходы второго триггераподключены соответственно ко вторымвходам первого и второго элементовИ, прямой и инверсный выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, прямой выходчетвертого триггера подключен к пер"вому входу пятого элемента И, второму установочному вхоцу пятого триггера, а инверсный выход - ко входусброса пятого триггера, выход которого подключен ко второму входу пятогоэлемента И, выход датчика кодов подключен к первому установочному входупервого триггера, первый выход переключателя подключен ко входу сбросачетвертого триггера, второй выходпереключателя - ко второму установочному входу четвертого триггера, входы сброса второго счетчика, первоготриггера и счетный вход первого счетчика соединены и являются первым входом устройства, счетный вход второгосчетчика, управляющий вход второгодешифратора, второй установочный входпервого триггера и третий вход пятого элемента И объединены и являютсявторым входом устройства, выходом которого является выход элемента ИЛИ,выход второго счетчика подключен ковходам сброса первого счетчика, второго и третьего триггеров, первый и1092562третий выходы первого дешифратора под та И, четвертый и пятый выходы перво. ключены к третьим установочным входам го дешифратора подкра подключены к тречетвертого и пятого триггеров, вто- тьим установочнымчным входам второрой выход первого дешифратора подклю- го и третьего тригтриггеров соотчен к четвертому входу пятого элемен. ветственно.Изобретение относится к вычислительной технике и может быть использовано для записи информации в оперативную память.Известно устройство для записи 5 информации в оперативную память, содержащее генератор, счетчик, дешифраторы, блок ввода, коммутаторы, преобразователь кода 1.13Однако это устройство имеет малое быстродействие при коммутации различных информационных сигналов с целью Последовательного вывода их на элементы индикации, количество которых ограничено, 15 Наиболее близким техническим решением к предлагаемому является устройство для записи информации в оператин ную память, содержащее генератор импульсов, триггер, счетчик, дешифрато ры с первого по пятый, элемент И, блок ввода, преобразователь кода, первый коммутатор, причем первый выход генератора импульсов подключен к счетному входу счетчика, второй выход - к управляющему нходу дешифратора, первые выходы счетчика подключены ко входам первого дешифратора, вторые выходы счетчика подключены ко входам второго дешифратора и ко входам ввода параллельного кода преобразователя кода, третьи и четвертые выходы счетчика подключены ко входам третьего и четвертого дешифраторов соответственно, первые выходы первого и второго дешифраторов подключены к первому и второму входу первого элемента И, выходы с пятого по восьмой второго дешифратора подключены к АО управляющим входам с первого по четвертый преобразонателя кода, первый выход третьего дешифратора подключен к третьему входу элемента И и пятому управляющему входу преобразователя кода, второй и третий выходы третьего дешифратора подключены соответственно к шестому и седьмому управляющим входам преобразователя кода, первый выход четвертого дешифратора подключен к управляющему входу третьего дешифратора, выход элемента И подключен ко входу установки "О" преобразователя кода, выходы пятого дешифратора подключены к управляющим входам первого коммутатора, входы которого подключены к информационным входам устройства2 1.Недостатком этого устройства являются большие аппаратурные затраты. Кроме того, большое число электрических связей с блоком ввода препятствует удалению его на большие расстояния от устройства для создания более выгодных условий работы.Цель изобретения - упрощение устройства.Поставленная цель достигается тем, что в устройство для записи информации в оперативную память, содержащее первый счетчик, первый и второй дешифраторы, первые элемент И и триггер, коммутаторы с первого по пятый, выходы которых подключены ко входам блока ввода информации, датчик кодон, ,переключатель, причем одни из выходон перного счетчика подключены к информационным входам первого дешифратора, , другие - к информационным входам второ - ,го дешифратора,выходы дешифраторов под ключены к информационным входам коммутаторов,введены второй счетчик, элемент ИЛИ и элементы И и триггеры со второго по пятый, причем первый выход второго дещифратора подключен к управля.ющему нходу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход вто.рого дешифратора подключен к первым входам первого и второго элементов И, третий выход второго дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен кпервым установочным входам четвертого и пятого триггеров, выходы элементов И с первого па четвертый падключе ны соответственно к управляющим входам коммутаторов со второго по пятый, 5 выход пятого элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, прямой и инверсный выходы вто рого триггера подключены соответственно ко вторым входам первого и второго элементов И, прямой и инверсный выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, прямой выход четвертого триггера подключен к первому входу пятого элемента И, второму установочному входу 20 пятого триггера, а инверсный выход - ко входу сброса пятого триггера, выход которого подключен ко второму входу пятого элемента И, выход датчика кодов подключен к первому установочному входу первого триггера, первый выход переключателя подключен ко входу сброса четвертого триггера, второй выход переключателя - ко второму установочному входу четвертого 30 триггера, входы сброса второго счетчика, первого триггера и счетный вход первого счетчика соединены и являются первым входом устройства, счетный вход второго счетчика, управляю- З 5 щий вход второго дешифратора, второй установочный вход первого триггера и третий вход пятого элемента И объединены и являются вторым входом устройства, выхсдом которого является вы ход элемента ИЛИ, выход второго счетчика подключен ко входам сброса первого счетчика, второго и третьего триггеров, первый и третий выходы пер. ваго дешифратора подключены соатвет ственнс к третьим установочным входам четвертого и пятого триггеров, второй выход первого дешифратора подключен к четвертому входу пятого элемента И, четвертый и пятый выходы 50 первого дешифратора подключены к тре. тьим установочным входам второго и третьего триггеров соответственноНа фиг. 1 приведена структурная схема устройства для записи информации в оперативную память; на фиг. 2- схема, иллюстрирующая закон размеще-ния обмоток координаты Х блока ввада информации, выполненного в виде планшета.Устройство содержит (фиг. 1) первый и второй счетчики 1 и 2, первый и второй дешифратары 3 и 4, элементы И 5-9 с первого по пятый, датчик 10 кодов, элемент ИЛИ 11, триггеры 12- 16 с первого по пятый, коммутаторы 17-21 с первого па пятый блок ввода информаций, выполненный в виде планшета 22, переключатель 23. Позициями 24-91 обозначены соединения между блоками устройства, 92 и 93 - входы устройства, 94 - выход устройства. Выходы 56 и 57 коммутатора 1 подключены к одноименным петлеобразным кодирующим обмоткам координаты Х планшета (фиг. 2), выходы 58 и 59 подклю чены к одноименным петлеобраэным обмоткам координаты У планшета 22, вы" ходы 60-67 коммутатора 1 и выходы 68-75 коммутатора 19 подключены к од ноименньпч однаконтурным кодирующим обмоткам координаты Х планшета 22, Выходы 76-83 коммутатора 20 и выходы 84-91 коммутатора 21 подключены к од ноименным одноконтурным обмоткам координаты У планшета 22. 1(оординатное поле планшета 22 разделено на 1024 прямоугольника на фиг. 2 не показано ). Оптимальная длина сторон прямоугольника 5-50 мм.Устройство работает только при поступлении внешних синхраимпульссв н оба входа 92 и 93, При этом начинают работать счетчик 1 и дешифраторы 3 и 4, Во время действия и пульсов на выходе 40 дешифратара 4 сигнапы с выходов 36-39 дешифратара 3 проходят через коммутатор 17, производя последовательный опрос двух петлеобразных обмоток 56 и 57 координаты Х и двух петлеобразных обмоток 58 и 59 координаты У, В результате опроса кодирующих обмоток на выходе 49 дат .чика 10 появляются сигналы, воздействующие на вход триггера 12. "Единичный" сигнал на выходе 49 датчика 1 О появляется только при положении ега над "единичной" областью координатного поля планшета 22, образуемой опрашиваемой петлеобразной обмоткой Во время опроса координаты 56 Х и обмотки 58 координаты Ъ "единичные" сигналы датчика 1 О через триггер 12 производят установку триггеров 13 и 14 в положение "1". Во время действия импульсов на выходе 41 дешифра 1092562тора 4 сигналы с выходов 32-39 дешифратора 3 проходят через коммутатор 18 в случае установки триггера13 в положение "1" или через коммутатор 19, если триггер 13 установлен 5в состояние "О", 1(оммутатор 18 опрашивает только одноконтурные обмотки60-67 координаты Х, Бо время действия импульсов на выходе 41 дешифратора 4 на выходе 49 датчика 1 О можетпоявиться только один "единичныйсигнал, Во время действия импульсовна выходе 42 дешифратора 4 сигналыс выходов 32-39 дешифратора 3 проходят через коммутатор 20 в случае. поступления управляющего сигнала с нрямого выходатриггера 14 через элемент И 7 или через коммутатор 21,если триггер 14 находится в состоянии "О", Коммутатор 20 опрашивает 20только одноконтурные обмотки 76-83координаты 7, а коммутатор 21 - одноконтурные обмотки 84-91 координатыУ, Во время действия импульсов навыходе 42 дешифратора 4 на выходе 49датчика 1 О может появиться толькоодин "единичный" сигнал. Бсе сигналыс выхода 49 датчика 10 через триггер12 и элемент И 31 И 11 поступают на выход 94 устройства. Бо время действия 30импульсов на выходе 43 дешифратора 4 в случае работы переключателя 23 происходит последовательная установкав положение "1" триггеров 15 и 16, врезультате чего на выходе 48 элементаИ 9 формируется одиночный сигнал, поступающий через элемент ИЛИ 11 навыход 94 устройства, При снятии сигнала на входе 92 сигнал с выхода 50счетчика 2 производит установку счетчика 1, триггеров 1.3 - 14 в положение"0" и работа дешийраторов 3 и 4 прекращается. Б это время на вход 93может поступать сигнал сигнализациина элемент индикации 1 не показан нафиг. 1),Технико-экономическое преимушество предложенного устройства заключается в том, что в нем повышена нацежность в случае удаления планшета на большие расстояния за счет уменьшения числа магистральных связей, приемо- передатчиков и снижения требования к форме и длительности импульсов син,хронизации, Устройство не содержит распределителя сигналов построенного на громоздких линиях задержки, что значительно его упрощает. 1(роме того, по одному из двух входов 92 или 93может передаваться сигнал индикации в момент отсутствия синхроимпульса.Зака 3263 ыиал ППП "Патент", г. Ужгород, ул. Проектная, 4 Тираж 575 ВНИИПИ Государст по делам изобре 13035, Чосква, Женного ений иРауш Подписноемитета СССРкрытийя наб., Л, 4/
СмотретьЗаявка
3477666, 30.07.1982
ПРЕДПРИЯТИЕ ПЯ А-3706
ГЛАДКОВ ВЛАДИМИР ДМИТРИЕВИЧ
МПК / Метки
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
Опубликовано: 15.05.1984
Код ссылки
<a href="https://patents.su/6-1092562-ustrojjstvo-dlya-zapisi-informacii-v-operativnuyu-pamyat.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для записи информации в оперативную память</a>
Предыдущий патент: Устройство для обращения к памяти (его варианты)
Следующий патент: Формирователь импульсов на мдп-транзисторах
Случайный патент: Устройство тактовой синхронизации псевдослучайных последовательностей