Патенты с меткой «память»
Устройство для записи информации в оперативную память
Номер патента: 482805
Опубликовано: 30.08.1975
Автор: Гладков
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...кн ( нязяцня 31 н рс 5 ки 0)3 работы.Д:151 СНПЫ 1)яНН 51 Кодс) КООЗдицЛТ КяКОГО- либо квадрата координатной ссткп нсобходи5 о 15 мо совместить указатель датчика кодов 3 с данным квадратом, фа затем нажать кнопку датчика кодов 3.Ниже приводится порядок работы оператора при основных режимах работы,После установки режима записи кодов символов по адресу оператор считывает сначала код адреса в зоне адресов координатной сетки блока 2. Этот код из регистра координат 5 вводится в счетчик адреса 8. Затем оператор считывает код символа, который из регистра координат 5 вводится в регистр 7, а затем в память.После установки режима последовательной записи байтов оператор считывает сначала код начального адреса выоранного массива ячеек...
Устройство для записи информации в оперативную память
Номер патента: 516097
Опубликовано: 30.05.1976
Автор: Гладков
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...для установки режимов его работы, а также для ввода кода символов или кода адресов ячеек оперативной памяти.Блок контроля 5 предназначен для обнаружения любой запрещенной комбинации комбинированного кода. В этом случае сигнал пригодности кода не формируется,Регистр 6 содержит два триггера с обмоткой Х и два триггера с обмоткой У. Один из тригтеров с обмоткой Х регистра 6 устанавливается в положение 1 под действием единичного сигнала датчика кодов 3 в момент опроса дополнительной обмотки Х планшета 2 токовым импульсом полной амплитуды. Установка в 1 другого триггера с обмоткой Х регистра 6 происходит во время повторного опроса той же обмотки токовым импульсом меньшей амплитуды.Лналогичным образом происходит установка в 1 обоих...
Устройство для управления обращением в оперативную память
Номер патента: 641454
Опубликовано: 05.01.1979
Авторы: Новизенцев, Сердюкова, Сухих, Тяпкин
МПК: G06F 13/06
Метки: обращением, оперативную, память
...соединены соответственно с выходами блока приоритетного выбора запросов, а выходы - подключены к первым входам блока приоритетного выбора запросов и блоке управления приемом запросов, вторые входы которых соединены соответственно со вторым выходом регистра обращения к памяти и с выходами узлов ответа, выход дешифратора соединен с соответствующими входами элементов И третьей группы.Схема устройства представлена на чертеже, где обозначено: регистр обращения к памяти 1; адресные регистры 2; группа элементов И для выдачи кода адреса обра.щения в ОП 3; кабели связи процессора с ОП 4; группа элем.нтов И для приема кода в буфер запросов 5; блок .хранения очереди запросов 6; группа элементов И для приема на регистр выдачи 7; регистр выдачи 8;...
Устройство для записи информациив оперативную память
Номер патента: 809354
Опубликовано: 28.02.1981
МПК: G11C 7/00
Метки: записи, информациив, оперативную, память
...являются соответственно первым, вторым и третьим выходами устройства.Координатное поле блокавводаданных, выполненного в виде планшета, состоит из зоны считывания байтов и зоны установки режимов работы. Зона считывания байтов состоит из 256 квадратов, а эона установки режимов работы разделена на четыре столбца 10 с названиями режимов работы.Работа узлов устройства синхронизируется непрерывно работающим блоком 1 синхронизации. Некоторые импульсы блока 1 синхронизации могут коммутироваться кодом координат, поступающим от преобразователя 4 кодов.В начале каждого цикла работыблока 1 синхронизации происходит опрос кодирующих обмоток блока 2 и пре образование возбуждаемых при этомпоследовательных сигналов датчика 3кодов в параллельный...
Устройство для записи информации в оперативную память
Номер патента: 886047
Опубликовано: 30.11.1981
Авторы: Акимова, Гладков, Горощенко, Рябов, Чудинов
МПК: G11C 7/10
Метки: записи, информации, оперативную, память
...трафареты с различными видами координатных сеток, Координатное пож планшета 2 позволяет й формировать любой байт, устанавливать различные режимы работы сопряженнного устройства. Координатные сетки некоторых сменных трафаретов имеют зону типов решаемых задач и зоны ввода кода различных параметров и чисел в регис ры 7. Датчик 3 кодов посждовательно воспринимает сигналь с поверхности планшета 2. Преобразователь 4 кодовпредназначен для преобразования после довательного комбинированного кода, поотупающего от датчика 3 кодов, в паралдельный двоичный код координат Х и У.1 енаратор 5 одиночных импульсов предназначен для формирования в момент нажатия кнопки ввода одиночных сигналов поступивших посждовательно в различные це 1 щ; например,...
Устройство для контроля информации, записываемой в оперативную память
Номер патента: 1003149
Опубликовано: 07.03.1983
Автор: Малышев
МПК: G11C 29/00
Метки: записываемой, информации, оперативную, память
...иэ ячеекмассива, связанный поразрядно с усилителями блока 7 индикации, к выходам которых подключены светодиоды Размер массива и разрядность слова,записываемого в ячейку ОЗУ 12, определяют необходимое число элементовв коммутаторе 6 и блоке 7 индикации.Предлагаемое устройство работаетследующим образомНа наборном поле датчика 13 (фиг.2) устанавливается начальный адрес массива ячеек ОЗУ 12, предназначенногодля отображения на блоке 7 индикации.Значение начального адреса черезкоммутатор 15 записывается в регистр16, а также поступает в блок 7 дляотображения. Ключ 14 из положения"Начальный адрес" устанавливается вположение "Размер массива", при этом выход датчика 13, на котором набирается размер массива отображения, коммутатором 15 подключается...
Устройство для записи информации в оперативную память
Номер патента: 1005184
Опубликовано: 15.03.1983
Автор: Гладков
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...появляется двухразрядный код, представленный единицей только в одном разряде, В преобразовании этого кода принимаютучастие триггер 135, элемент И 136,триггер 158, на выходах 79, 88 которого формируется код У 4, У 4.Во время действия импульсов навыходах 42, 43 код от датчика 4 через триггер 135, элементы И 136,141 поступает на счетчик 142. Приправильной работе на контрольномвыходе 89 элемента И 149 появляетсясигнал, поступающий на элемент индикации 16 и в генератор 7, Код навыходах преобразователя 5 сохраняется до конца цикла работы блока 1.Генератор 7 работает только принажатии кнопки блока 6. Установкадвух дополнительных режимов работыдостигается с помощью счетчика 9.Изменение кодового состояния счетчика 9 происходит при считываниикода...
Устройство для записи информации в оперативную память
Номер патента: 1049966
Опубликовано: 23.10.1983
Автор: Гладков
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...сигналов, первый 3, второй 4 и третий 5 элементы И, первый преобразомтель 6 кода, прецназначенный для преобразования послецовательного комбинированного кода в параллельный двоичный коц, первый 7, второй 8 и третий 9 триггеры, пеши ратор 10, предназначенный цля формирования признаков областей координатного поля записываемых цифр, второй преоб- разователь 11 опа, прецнаэначенный цля преобразования двоичного кода в пвоично-десятичный, распределитель 12 сигналов и коммутатор 13. На фиг. 1 обозначены выхоцы 14-49 с первого по тридцать шестой генератора синхросигналов, выхоц 50 формирователя информационных сигналов, выходы 51 первого, 52 второго и 53 третьего триггеров, информационные 54-62 и контрольный 63 выхоцы первого...
Устройство для записи информации в оперативную память
Номер патента: 1089624
Опубликовано: 30.04.1984
Автор: Гладков
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...входу преобразователя кодов, второй и третий выходы третьего дешифратора Зо подключены соответственно .к шестому и седьмому управляющим входам преобразователя кодов, первый выход четвертого дешифратора подключен к управ" ляющему входу третьего дешифратора, выход первого элемента И подключен к входу установки 0" преобразователя кодов, выходы пятого дешифратора подключены к управляющим входам первого коммутатора, входы которого являются 4 б информационными входами устройства, введены второй триггер, элементы И с второго по пятый, шестой дешифратор, регистр и второй коммутатор, причем второй выход первого дешифратора подключен к первому входу второго элемента И, четвертый выход первого дешифратора подключен к входу установки "1"...
Устройство для записи информации в оперативную память
Номер патента: 1092562
Опубликовано: 15.05.1984
Автор: Гладков
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...подключен к управля.ющему нходу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход вто.рого дешифратора подключен к первым входам первого и второго элементов И, третий выход второго дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен кпервым установочным входам четвертого и пятого триггеров, выходы элементов И с первого па четвертый падключе ны соответственно к управляющим входам коммутаторов со второго по пятый, 5 выход пятого элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, прямой и инверсный выходы...
Устройство для обучения записи информации в память эвм
Номер патента: 1153340
Опубликовано: 30.04.1985
Авторы: Осокина, Федотов, Федотова
МПК: G09B 9/00
Метки: записи, информации, обучения, память, эвм
...код числа иэ формирователя 6 кодов числа через Формирователь 5 импульсов заносится в ячейкунакопителя 4, адрес которой хранится Формирователем 1 кодов адреса.Формирователь 5 импульсов управляет разрядными обмотками (обмотками запрета,1 накопителя 4 и обеспечи-вает в них ток, равный по величине,адресному полутоку записи. Формирователь работает в такте "Запись" и посылает ток в обмотки запрета, когдав соответствующую ячейку накопителя4 необходимо запи.ать "О".Формирователь 6 кодов числа принимает и хранит код числа, считанныйс сердечников накопителя 4 и усиленный усилителями воспроизведения (непоказаны)Формирователь 1 кодов адресауправляет генератором 9 контрольныхкодов, выход которого через коммутатор 10 режимов работы...
Устройство для записи информации в оперативную память
Номер патента: 1198564
Опубликовано: 15.12.1985
Авторы: Владыченский, Гладков
Метки: записи, информации, оперативную, память
...кода, выходы дешифратора соединены свходами группы распределителя импульсов, выходы группы которогосоединены с соответствующими входами регистров группы и регистра, выходы блока элементов ИЛИ соединеныс соответствующими входами регистра.8564 аказ 7724/50 Тираж 583 Подписно НИИ Филиал ППП "Патент" оектная, 4 Уж. ород,1 119Изобретение относится к вычисли 1 тельной технике, а именно к устройствам для записи информации в оперативную память, и может быть использовано в координатных пультах ввода, информацииЦелью изобретения является повышение быстродействия устройства.На чертеже представлена структурная схема устройства.Устройство для записи информации в оперативную намять содержит блок 1 синхронизации, блок 2 ввода информации,...
Устройство для записи информации в оперативную память
Номер патента: 1208582
Опубликовано: 30.01.1986
Авторы: Булдаков, Гладков, Макунин, Серебренников
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...92, элемент НЕ 93, счетчик 94, элемент ИЛИ 95, элемент И 96, триггер 97, регистр 98, дешифратор 99 и счетчик 100.30Блок 12 содержит схему опроса кодирующих обмоток, датчик кодов и кнопку ввода. Координатное поле блока 12 содержит зону квадратов, в которых изображены номера источников данных, Зоны квадратов разделены на восемь строк по числу входных информационных магистралей. Количество квадратов в строке равно шестнадцати по числу источников данных, подключенных к каждой информационной магистрали. Выходы регистра 17 подключенык восьми элементам индикации по числувходов 74-81, а выходы регистра 18 45подключены к шестнадцати элементаминдикации по числу разрядов последовторого дешифратора, выходы первогои второго регистров являются...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1231508
Опубликовано: 15.05.1986
Авторы: Головин, Денищенко, Ерзаков, Черепьяная
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...второй группы 27, 28, с выходов которых по31508 6 5 10 15 20 30 35 40 15 50 55 В 12 ступают на информационные входы второго узла 34 приоритета. Аналогично поступают заявки на считывание сообщений иэ ОЗУ 3 на информационные входы первого узла 33 приоритета с выходов признаков ненулевого состояния счетчиков 31, 32 заявок и на информационные входы третьего узла 35 приоритета с выходов признаков переполнения счетчиков 31, 32 заявок. С помощью трех узлов 33-35 приоритета определяется заявка., которую необходимо обслужить в данный момент. Если обслуживается заявка на запись, сообщения в ОЗУ 3, то на одном из выходов второго узла 34 вырабатывается сигнал логической "1", по которому Формируется требование прерыва.ния в соответствующую...
Многоканальное устройство для ввода аналоговых данных и буферная память
Номер патента: 1238054
Опубликовано: 15.06.1986
Авторы: Апыхтин, Трушин, Фихман
МПК: G06F 12/00, G06F 3/05
Метки: аналоговых, буферная, ввода, данных, многоканальное, память
...триггер 8 обслуженного модуля 1 в нулевое состояние, что приводит к снятию запроса от этого модуля. К моменту прихода заднего фронта с третьего выхода счетчика 28 через элемент ИЛИ 33 на С-вход триггера 26 на 0-входе будет установлен уровень логической 1, если запросы были сформированы несколькими модулями процедура записи повторится, в противном случае на Р-входе триггера 26 будет сформирован уровень логического О и триггер перейдет в нулевое состояние, при этом будет возобновлено фор- мирование ступенчато изменяющегося образцового напряжения до появления очередного запроса. По достижению ступенчато изменяющимся образцовым напряжением границы диапазона счетчик 3 формирует импульс Переполнение, который через элемент ИЛИ 3...
Устройство для сопряжения двух процессоров через общую память
Номер патента: 1287167
Опубликовано: 30.01.1987
Авторы: Персианцев, Рой, Скурихин, Щербаков
МПК: G06F 12/16, G06F 13/16
Метки: двух, общую, память, процессоров, сопряжения
...источника адреса производится 40 триггером 5, на который поступает сигнал асинхронного запроса доступа процессора. Блок 4 обеспечивает формирование сигналов управления блока 1 с удвоенной частотой. В отсутствие сигнала доступа от процессора адрес от видеоконтроллера 8 поступает в блок 1, откуда происходит выборка информации для видеоконтроллера 8 и ее запоминание в регистре 3. Видеоконтроллер 8 принимает данные с частотой отображения на экране индикатора. При поступлении сигнала асинхронного доступа от процессора мультиплексор 2 производит подачу адреса с входа 13 адреса на блок 1, блокируя посредством элемента И 6 запись выбранной из блока 1 информации в регистр 3. При этом происходит переключение двунаправленного шинного...
Устройство для ввода информации в память микроэвм с общей шиной
Номер патента: 1290336
Опубликовано: 15.02.1987
Авторы: Астахов, Вашутин, Красильщиков, Лукьянов, Лунин, Рогожин, Стамболи, Тяпкин, Шкондин
МПК: G06F 13/00
Метки: ввода, информации, микроэвм, общей, память, шиной
...ДЗП через 400 нс ОЗУ формирует задний фронт сигнала ОТВ, ко 1торый, воздействуя на блок 3 управления, завершает цикл обмена, При появлении нового запроса на обмен информацией цикл записи повторяется,Блок 3 управления также работает в соответствии с временными диаграммами на фиг. 4. Согнал ГТ, указывающий на то, что данные и адреса готовы для передачи в микроЭВМ, ин 3 1290336сигналов (ОБМ, ОТВ, ДЗП), По окончании передачи информационного мас"сива устройство ввода информации впамять микроЭВМ формирует признакокончания обмена, инициирующий запуск процессора микроЭВМ на продолжение выполнения рабочей программы.При этом устройство прямого доступа в память микроЭВМ переходит в режим ожидания, запрещающий любой вид 10обмена с ОЗУ....
Устройство для записи информации в оперативную память
Номер патента: 1322371
Опубликовано: 07.07.1987
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...первом выходе блока 6 сравнения формируется сигнал Больше, который подготавливает к открыванию элемент И 4. После опроса блока 12 дешифратором 15 в данном цикле начинает работать дешифратор 16. Импульс с первого выхода дешифратора6 открывает элемент И 4 и разрешает запись информации с выходов блока 12 в регистр 1. Импульс с второго выхода дешифратора 16 переписывает код счетчика 8 в регистр 7. Импульс с третьего выхода дешифратора 16 обцуляет счетчик 8 и начинается следующий цикл опроса выходов блока 12 дешифратором 15. В следующих циклах за счет движения носителя число, фиксируемое счетчиком 8, последовательно приближается к истинному числу пробивок данной информационной строки. Причем в каждом последукццем цикле это число счетчика 8...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1388881
Опубликовано: 15.04.1988
Авторы: Головин, Денищенко, Ерзаков, Кравченко
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...сформированных в управляющейчасти форматов сообщений, передаваемых по выходу "Выход сообщений" устройства в общую память. Формат этихсообщений следующий: 111 в признаке "код типа информации",Команда управления Начало масива в виде кода 111 ХХХХХ содержится в трехпервых разрядах признака Данные1 команда управления "Конец массива в виде кода ОООХХХХХ, команда управления "Пуск" - в виде кода 110 ХХХ,а команда управления Стоп - в виде кода 101 ХХХХ с запоминанием в триггере запуска.Устройство начинает работать после того, как на блок управления режи мом поступает команда Пуск . Триг 138888гер запуска устанавливается в состояние 0 по каналу управления разрешается 1-го узла приоритета.При поступлении команды управления 5 "Разрешение...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1444800
Опубликовано: 15.12.1988
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...сообщения на вход сообщений устройства. На выходе "Признак считывания" блока 23 формируется сигналкоторый устанавливает по вторым входам второй 4 и третий 5 мультиплексоры в режим "Считывание", при котором на выход второго 4 и третьего 5 мультиплексоров соответственно поступают коды с их первых информационных35 входов и выбирается секция адреса считывания блока 6. Код с выходов второго и третьего 5 мультиплексоров образует соответственно адрес секции общей памяти системы, из которой выби О рается сообщение в соответствующий регистр 2-1, 2-И, и адрес ячейки секции адресов считывания блока 6, в которой хранится адрес ячейки заданной секции общей памяти системы, откУда 45 считывается необходимое сообщение. Сигнал "1" с выхода "Признак...
Многоканальное устройство для ввода аналоговых данных и буферная память
Номер патента: 1453397
Опубликовано: 23.01.1989
Авторы: Апыхтин, Третьякова, Трушин, Фихман
МПК: G06F 3/05
Метки: аналоговых, буферная, ввода, данных, многоканальное, память
...устройства далее о"уществляется так же, как и в режиме измерения при записи с последовательной адресацией. До переполнения счет 1453397 1020 чика 49 (начало записи ранга) триг" гер 32 блока 7 управления блокирует сигнал Е 1 буферной. памяти 3, что соответствует сигналу отсутствия информации в данной зоне бУферной памяти. После переполнения счетчика 49 в буферную память 3 начинают записываться значения с номерами больше за. данного в ранжированном ряду. Сигнал "Конец поиска ранга" 27 (выход переполнения счетчика 5) действует аналогично сигналу "Конец цикла". К этому моменту в буферную память записан отрезок ранжированного ряда между двумя заданными ранговыми статистиками. Модификациями данного режима являются следующие.Измерение...
Устройство для сопряжения двух процессоров через общую память
Номер патента: 1515172
Опубликовано: 15.10.1989
Авторы: Антипин, Волков, Каюшев, Киселев, Циглер, Чуев
МПК: G06F 15/167
Метки: двух, общую, память, процессоров, сопряжения
...ожидания эапро.са,При обращении к блоку 1 оперативной памяти второго процессора 21 устройство работает аналогично.При одновременном появлении сигналов на входах 10 и 11 запроса доступак блоку 1 оперативной памяти триггер6 сохраняет свое состояние, осуществляя обслуживание одного из процессоров аналогично описанному процессу.После снятия сигнала с входа 10или 11 запроса доступа к блоку 1 оперативной памяти процессором 20 или 21,получившим доступ, триггер 6 переключается за счет наличия на его входесигнала запроса от другого процессора 20 или 21 и устройство обслуживаетсоответственно другой процессор.Формула из о бре тенияУстройство для сопряжения двух процессоров ч ерез общую память, содержащее блок оперативной памяти, мультиплексор...
Устройство для ввода видеосигнала в память эвм
Номер патента: 1520562
Опубликовано: 07.11.1989
Авторы: Дубровин, Чернявский
МПК: G06K 9/00
Метки: ввода, видеосигнала, память, эвм
...и 38 выполнены по стандартной схема.Второй счетчик 11, а также счетчики 23 и 28 представляют из себя последовательное соединение двухдвоичных счетчиков,Вход 2 второго счетчика 11 и входы сброса счетчиков 23 н 28 являютсявходом нУстановка 0" двоичных счетчиков, Выходом счетчиков 1, 23 и 28является один иэ выходов двоичныхсчетчиков, соответствующий заданному коэффициенту счета. Для второгосчетчика 11 выход соответствует пятому разряду счетчика (коэффициентсчета 16), для 23 - седьмому разряду(коэффициент счета 64), для 28 - шестому разряду (коэффициент счета 32).Формирователь 2 слов содержитшестнадцать Р-триггеров, С-входы которых являются входами формирователя слов, Р-входы объединены и являются информационным входом формирователя слов,...
Электронная вычислительная машина с прямым доступом в память
Номер патента: 1529240
Опубликовано: 15.12.1989
Авторы: Евтушенко, Кухарь, Потапенко, Соколов
МПК: G06F 15/16
Метки: вычислительная, доступом, память, прямым, электронная
...ПДП при наличии активного сигнала в цепи 6 информация 40с шины 14 передается на шину 12 шинным формирователем 31) .Узел памяти работает следующим образом.Режим записи. В адресной части 45цикла в выбранный б. ок памяти по цепи 17 на входы элементов 52 и 53 подается потенциал высокого уровня, При подаче сигнала низкого уровня по дев пи 19 1,"Вывод" ) на выходе элемента 50 появляется "1", обеспечивающая на вы -ходе элемента 52 активный низкий уровень, подаваемый на вход выборки кристалла ОЗУ 54. При этом сигнал высокого уровня на входе элемента 5355 формирует на входе кода операции ОЗУ сигнал записи, обеспечивающий запись информации с шины 14 по адресу, опре - деляемому шиной 16. Режим чтения реализуется при низком уровне сигнала по цепи...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1557570
Опубликовано: 15.04.1990
Автор: Ерзаков
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...6 поступает сигнал "0", который запускает циклы записи блоков 3 и 4 по ранее установленным адресам.1При работе в режиме "Считывание" на выходе признака считывания блока 11 вырабатывается сигнал "1", которыйпоступает на вход первого блока 5 управления памятью и вход блока 10 синх-.ронизации. Одновременно на выходе адреса считывания заявок блока 11 вырабатывается позиционный код, которыйпоступает на соответствующий вход разрешения передачи соответствующего блока 1, на вход строба соответствующегорегистра.2 и входы шифратора 9, Блок 1 и регистр 2 подготавливаются к приему данных с входа сообщений устройства и к передаче их соответствующему процессору, а шифратор вырабатывает двоичный код, который поступает на выходы адреса секции общей...
Устройство для записи информации в память на магнитных вихрях
Номер патента: 1417669
Опубликовано: 07.09.1990
Авторы: Барьяхтар, Гришин, Мартынович
МПК: G11C 11/14
Метки: вихрях, записи, информации, магнитных, память
...рождается .цепочка МВ и зти МВ начинают двигаться вглубь пленки под действием магнитных сил. После импульса все рожденные МВ покидают устройство под действием сил притяжения со своими изображениями на берегах джозефсоновского контакта, кроме единственного МВ, которыи закрепился на ЛФ 2 Импульс тока управления продвигает генерироваяный вихрь с ЛФ 2 к соседней Лф 2 и освобождает ЛФ 2 для генерации следующего вихря,Считывание магнитных вихрей. Устройство позволяет считывать вихри только с ближайшеи ко дну желоба 3 ЛФ 2, Через джозефсоновский переход токовая шина - изолятор - пленка пропускается импульс тока считывания. Если на ЛФ 2 закреплен вихрь, то магнитный поток вихря проникает в джозефсоновский переход и приводит к уменьшению...
Устройство прямого доступа в память эвм
Номер патента: 1689957
Опубликовано: 07.11.1991
Авторы: Кропотов, Матвеичев, Чекушкин
МПК: G06F 13/00
Метки: доступа, память, прямого, эвм
...импульсом на входданных ОЗУ 11 подается информация с источника данных. ОЗУ 11 по сигналу с триггера 5 переводится в режим записиинформации. По заполнению счетчика 9адреса выдается сигнал, который сбнуляетсчетчик обращений к оперативному запоминающему устройству 8, устанавливает триггер 5 в ноль и запись в оперативное управляющее устройство прекращается, Сигнал с триггера 5 передается на регистр б команд и состояний памяти и является сигналом, сигналиэирующим ЭВМ о том, что устройство готово к считыванию информации, ЭВМ периодически проводит опрос регистра б команд и состояний памяти.В процессе ввода информации в ЭВМ она выставляет адрес регистра 13 данных памяти. Изменение на "1" состояния счетчика обращений к ОЗУ...
Устройство сопряжения видеоконтроллера и процессора через общую память
Номер патента: 1689964
Опубликовано: 07.11.1991
Авторы: Вайсман, Докунин, Кац, Кистра, Козлов, Тютюнник
МПК: G06F 12/16, G06F 13/16, G06F 3/153 ...
Метки: видеоконтроллера, общую, память, процессора, сопряжения
...обращения процессора, Таким образом, на выходе элемента ИЛИ 6 формируется сигнал записи, поступающий на соответствующий вход блока 1 оперативной памяти, В блок 1 оперативной памяти записывается информация, поступающая по шине данных через вход-выход 10 от процессора. При этом на адресные входы блока 1 оперативной памяти поступает через мультиплексор 2 адрес с адресной шины процессора. При считывании информации из блока 1 оперативной памяти процессор выставляетсигналы "ВЫБОР" и "ЧТЕНИЕ" низкого уровня, поступающие на входы элемента ИЛИ 8. Сигнал низкого уровня на выходе этого элемента выводит регистр 5 процессора из третьего состояния, и его выходы подключаются в шине данных процессора через вход-выход 10. По фронту сигнала на...
Электронная вычислительная машина с прямым доступом в память
Номер патента: 1751776
Опубликовано: 30.07.1992
Автор: Потапенко
МПК: G06F 15/16
Метки: вычислительная, доступом, память, прямым, электронная
...памяти 40 4 щ и с третьими входами задания режимов М блоков управления па мятью З,Зп, выходы 18 признака обращения к памяти операционного блока 1 и контроллера 2 прямого доступа в память обьединены через МОНТАЖНОЕ ИЛИ и соединены с входами запуска М блоков управления памятью 30."Зт, вцход подтверждения выборки 6 контроллера прямого доступа 2 соединен с входом подтверждения блокировки операционного блока 1 и с входами задания режима М блоков управления памятью 33 п, информационный вход-выход 7 операционного блока 1 через информационную шину соединен с информационным выходом контроллера 2 прямого доступа в память и с первыми информационными входами-выходами М блоков управления памятью 3,3 п 1, выход требования 8 передачи блока...
Устройство для записи информации в оперативную память
Номер патента: 1751811
Опубликовано: 30.07.1992
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...кодов поступают по входу 18 устройства, импульсы сопровождения байтов - по входу 20 устройства, Параллельный код каждого байта последовательности удерживается внешним устройством на входах 18 до получения им сигнала запроса следующего байта, который (запрос) формируется на выходе 24 устройства после обработки текущего байта последовательности, Каждый байт последовательности через входы 18 подается на информационные входы блока 1 оперативной памяти, на первые адресные входы блока 9 постоянной памяти и на информационные входы регистра 10, Код, хранящийся в регистре 10, подается на вторые адресные входы блока 9 постоянной памяти, Блок 9 постоянной памяти предварительно запрограммирован следующим образом, Адреса ячеек блока...