Дешифратор для запоминающего устройства

Номер патента: 1140166

Автор: Романов

ZIP архив

Текст

(21) (22) (46) (72) (53) (56) врем ого овы ВМ) Мтип)(прот (54) ( ГО УС Р ДЛЯ ЗАПОМИНАЮЩЕ ержащий матрицукоторых выполненрвые и вторые клюасования, каждый 57) ДЕШИФ ТРОЙСТВА, иф каждый анзисторе, элементы со РАТО сод из лю а т чи и Май ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРпО делАм изОБРетений и 07 нРытий 3599802/24-2401.06.8315.02.85. Бюл. В 6В.В. Романов681,327,66(088,8)1, Запоминающие устройства сонных ЭЦВМ, Под ред. А.А. КрупМ., "Мир", 1968, с. 185-188.Шигин А.Г Дерюгин А,А, Циф,вычислительные машины (память"Энергия", .1976, с. 200 из которых выполнен на трансформаторе, причем коллекторы транзисторовявляются выходами дешифратора, эмиттеры транзисторов каждой из строкматрицы соединены с, выходом соответ"ствующего первого клюФа, базы транзисторов каждого из стобцов матрицысоединены с одним концом вторичнойобмотки соответствующего трансформа"тора, один конец первичной обмоткикоторого соединен с выходом соответствующего второго ключа, а другойконец - с шиной нулевого. потенциала,отличающийся тем, что,с целью упрощения дешифратора, вторые концы вторичных обмоток трансформаторов соединены с входами первыхключей.1140166 Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах(ЗУ).Известен дешифратор для ЗУ, со. 5 держащий матрицу ключей, выполненных на транзисторах, эмиттерные и базовые ключи Г 13.Недостатком этого дешифратора является его сложность, обусловлен ная наличием источников напряжения смещения и резисторов смещения.Наиболее близким к предлагаемому по технической сущности и достигаемому результату является дешифра тор, содержащий матрицу ключей, каж. дый из которых выполнен на транзисторе, эмиттеры транзисторов каждой ,из строк соединены с выходами эмиттерных .ключей, базы транзисторов 20 каждого из столбцов соединены с выходами базовых ключей, а коллекторы транзисторов являются выходамидешифратора 21.Недостатками известного дешифратора являются его сложность, обусловленная наличием источников напряжения и резисторов смещения, а также невозможность использования его в качестве предварительного дешифратора, например, при оконечном диодном дешифраторе.Цель изобретения - упрощение устройства.Поставленная цель достигается тем, что в дешифраторе для запоминающего устро 4 ства, содержащем матрицу ключей, каждый из которых выполнен на транзисторе, первые и вторые ключи и элементы согласования, каждый из 40 которых выполнен на трансформаторе, причем коллекторы транзисторов является выходами дешифратора, эмиттеры транзисторов каждой из строк матрицы соединены с выходом соответст вующего первого ключа, базы транзис" торов каждого из столбцов матрицы соединены с одним концом вторичной обмотки соответствующего трансформатора, один конец первичной обмотки которого соединен с выходом соответствующего второго ключа, а другой конец - с шиной нулевого потенциала,Ужгород,ул. Проектшая, 4 ЗНИИПИ Заказ 266/40 Филшаа ШВ фЪатештфф, г. вторые концы вторичных обмоток трансформаторов соединены с входами первых ключей.На чертеже изображена функциональная схема предлагаемого дешифратора.Дешифратор содержит матрицу ключей, каждый иэ которых выполнен на транзисторе 1, первые 2 и вторые 3 ключи и элементы согласования, каждый иэ которых выполнен на трансформаторе 4, причем коллекторы 5 транзисторов 1 являются выходами дешифратора. На чертеже изображены также входы 6 ключей и шина 7 нулевого потенциала.Дешифратор работает следующим образом.В исходном состоянии все транзисторы 1 заперты из-заотсутствия в них базового тока. При выборе одного иэ первых ключей 2 и одного иэ вторых ключей 3 во вторичной обмотке соответствующего трансформатора 4 появляется ток; проходящий через выбранный ключ 2 и эмиттерно-базовый переход выбранного транзистора 1. Транзистор открывается и от ис. - точника питания, подключенного через токозадающнй резистор (не показан) к входам 6 ключей, и от выбранного первого ключа 2 адресный ток проходит в нагрузку, подключенную к соответствующему выходу 5 дешифратора.е Изобретение позволяет сократить количество используемого оборудова ния (за счет дополнительных источников питания и резисторов цепей смещения) при тех же функциональных возможностях устройства. Это возможно потому, что на базы транзисторов невыбранных столбцов подается запирающее напряжение смещения относительно выбранного столбца, равное напряжению на вторичной обмотке выбранного трансформатора. Устройство благодаря введенной потенциальной привязке базовых цепей транзисторов может быть использовано в качестве предварительного дешифратора, например,.при оконечном диодном дешифраторе. Тираж 584 Нодпшсиое

Смотреть

Заявка

3599802, 01.06.1983

ПРЕДПРИЯТИЕ ПЯ А-7162

РОМАНОВ ВИКТОР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G11C 8/10

Метки: дешифратор, запоминающего, устройства

Опубликовано: 15.02.1985

Код ссылки

<a href="https://patents.su/2-1140166-deshifrator-dlya-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор для запоминающего устройства</a>

Похожие патенты