Ямпурин
Устройство для подавления помех
Номер патента: 1396257
Опубликовано: 15.05.1988
Авторы: Кангин, Павельев, Шаров, Ямпурин
Метки: подавления, помех
...шин 12 и 13 счетчики 6 и 8 устанавливаютея в состояние К, при этом на их выходах переноса появляются сигналы "1" (фиг.2 г,д), которые разрешают прохождение тактовых импульсов на вычитаю- щие счетные входы счетчиков 6 и 8. Кроме того, эти сигналы "1", поступая на входы разрешения записи счетчиков 7 и 9, разрешают их работу.Если импульсы входного сигнала удовлетворяют условию и т ( К Ггде и - максимально допустимое количество пропущенных подряд импульсов входного сигнала; Т- минимальный интервал между соседними пачками, что достигается соответствующим ныбо6257 30 50 55 3 139 ром К и с, то счетчики 6 и Я не успевают сброситься в О до поступления следующих импульсов пачки и устанавливаются ими снова в состояние К, поэтому в течении всей...
Измеритель частоты импульсов
Номер патента: 1357862
Опубликовано: 07.12.1987
Авторы: Кангин, Павельев, Ямпурин
МПК: G01R 23/00
Метки: измеритель, импульсов, частоты
...с выходов измерителя 7, при этомна его выходе заема появляется сигналлогической "1", который поступает навход элемента И 8 и разрешает прохож- ЗОдение через него импульсов опорногогенератора 11 на вычитающий счетныйвход формирователя 9 интервала и суммирующий счетный вход счетчика 5 периодов опорной частоты. Задним фрон 35том первого импульса измеритель задержки сбрасывается в нуль и сигналлогической "1" на его выходе переносапоступает на вход элемента И б и разрешает прохождение через него импульсов опорного генератора 11 на суммирующий счетный вход измерителя 7 задержки,К моменту прихода второго импульсав измерителе 7 задержки присУтствУет 4 бкод числа М соответствующий периодумежду первым и вторым импульсами входного...
Измеритель частоты заполнения пачек импульсов
Номер патента: 1337798
Опубликовано: 15.09.1987
Авторы: Кангин, Павельев, Ямпурин
МПК: G01R 23/00
Метки: заполнения, измеритель, импульсов, пачек, частоты
...поступая на вход элемента И 2,разрешает прохождение через него импульсов опорного генератора 8 на вычитающий счетный вход формирователя 406 интервала и суммирующий счетныйнход счетчика 5 периодов опорной частоты.Если период Т импульсов входногохсигнала удовлетворяет условию Т сКсо, 45что обеспечивается соответствующимК, то на выходе заема формирователя6 в течение всей пачки импульсов будет сигнал логической единицы, а сигнал логического нуля на его выходе 50заема появится через время К , относительно переднего фронта последнего импульса пачки (фиг. 2 б).Таким образом, с выхода заема формирователя 6 интервала снимается импульс, длительность которого равнаТ + К Г . Счетчик 5 периодов опорнойи счастоты осуществляет измерение этого 98...
Буферный регистр
Номер патента: 1251180
Опубликовано: 15.08.1986
Авторы: Грачев, Кангин, Кангина, Ямпурин
МПК: G11C 19/34
...блок1 триггеров с одновременной передачей ее на выходную шину 14 данных.Таким образом, н случае, когда навходе 15 управления режимом работы присутствует логическая единица, предлагаемььй регистр Функционирует аналогично прототитту.Если на вход 15 управления режимом работы подан логический ноль, регистр настраивается на работу в многопроцессорной системе. В этом случае входы 9 и 10 испоттьзуются для выборки регистра процессором-приемником информации, а входы 11 и 12 для выборки регистра процессором-источником информации. Гистемная шина данных процессора-источника информации подключается к чхоцной шине 13 данных, а системная птина данных процессора-приемника информации - к выходной шине 14 данных, В рассматриваемом режиме работы на...
Цифровой синтезатор частот
Номер патента: 1188845
Опубликовано: 30.10.1985
Авторы: Станьков, Шишов, Ямпурин
МПК: H03B 19/00
Метки: синтезатор, цифровой, частот
...этого длякаждого нового периода выходной частоты на выходе формирователя 8 кодаформируется новое случайное числои ( Е, Режим работы первого сумматора 1 (сложение или вычитание) задается выходным сигналом с делителя7 частоты, В положительный полупериод выходного сигнала делителя 7частоты на выходе первого сумматора 1 формируется код числа К + и,а в отрицательный полупериод - кодчисла К - и. Таким образом, на первый и второй 50 входы мультиплексора 2 непрерывно поступают коды чисел К + и и К. Пока сигнал переноса первого сумматора 1 равен нулю, на управляющий вход мультиплексора 2 в каждый такт рабо ты цифрового накопителя, выполненного в виде второго сумматора 4 и второго регистра 5, будет поступать нуль, и 8845 г на выход...
Цифровой накопитель
Номер патента: 1058069
Опубликовано: 30.11.1983
Авторы: Станьков, Шишов, Ямпурин
МПК: H03K 23/00
Метки: накопитель, цифровой
...цель достигается 40 тем, что в цифровой накопитель, содержащий регистр и два сумматора, первый вход первого сумматора является входом цифрового накопителя, первым и вторым входами которого являются соответственно выход переноса первогосумматора и выход регистра, тактовыйвход которого является тактовым входом цифрового накопителя, а выходрегистра соединен с вторым входом первого сумматора, выход суммы которого соединен с первым входом второго сумматора, введен мультиплексор, информационные входы которого соединены с выходами сумм первого и второго сумматоров, а выход и управляющий 55 вход мультиплексора соединены соответственно с входом регистра и выходом переноса первого сумматора.На чертеже показана структурная схема цифрового...