Свинтилов
Аналоговое запоминающее устройство
Номер патента: 1305779
Опубликовано: 23.04.1987
Авторы: Зенченко, Малевич, Пранович, Свинтилов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...потока в блоке 1 Т . С выхода блока 2 импульсы постулают на элемент И 4 и первый импульс, ЗО пройдя через него, запускает одновибратор 11 с длительностью 7 с Т (макЯсимальная длительность интервала времени, записываемого в устройство, не должна превышать), Через время 35 элемент И 4 открывается и вновь пропускает старт-импульс интервала вре 40 45 50 55 мени. Процесс выделения старт-импульса повторяется до тех пор, пока неосуществится перезапись интервалавремени в блок 1,Во время, когда блок 1 воспроизводит часть периода между последним хранимым в нем импульсом и опорным импульсом или в случае, когда блок 1 очищен, триггер 10 разрешает открыть формирователю 8 коммутатор 5. Формирователь 8 при этом по сбросу одновибратора 11...
Динамическое запоминающее устройство
Номер патента: 1233216
Опубликовано: 23.05.1986
Авторы: Иванов, Малевич, Пранович, Свинтилов
МПК: G11C 21/00
Метки: динамическое, запоминающее
...3.,1:При этом ца каждом периоде Т, нач:1111151 с песе сзгс, ссу 111 ес гв:Е.те.ге я текумт " : . г т-.:.у"тьсов хранимого 10- тока т.о 1:,1: с тзыхоДа РеЦИРкУЛЯЦцОнцсга сок тУ 1 В хР 1 нец 51 Я 1 тзтсРой выход формирователя 7), Б момент Рая ЕЕЕСЕЗ а ЕСОЧОВ 1 зсвтз С ЕЕ тч 1 И СОЕЗ З И, 2, что свидегельствует о завершении ачередцагс полного цикла рециткуляции всех и 1 пу 31 ьс 013 патсесав с,с 1ч ка лыходс блока 3 срагнеция ксздсв формируется Быхсднсй сиГнал который сбрасывает в исхаднэе нулевое состояние счетчик 2 и адтотзремек -но стацавливает в едипиччсе состая- НПЕ ТР;ЕГГЕР 4, 3 РЕЗУЛЬтатЕ ТРтГ ГЕР тт разретшает селекттию элемента;т И 5 блежайтпеГО п 0 Времеццаму 110 лсжекитп импульса хранимого потока, которым,в данкам случае, всегда...
Анализатор амплитудно-временных параметров случайных сигналов
Номер патента: 1179228
Опубликовано: 15.09.1985
Авторы: Иванов, Малевич, Свинтилов
МПК: G01R 23/00
Метки: амплитудно-временных, анализатор, параметров, сигналов, случайных
...позиционный код состояний пороговых устройств 17 в двоичный или двоично-десятичный код для минимизации емкости ЗУ 1 О и3 1179 воз 1 ожности дальнейшей цифровой обработки; линия 5 задержки компенсирует задержку запуска генератора 2 развертки относительно входного сигнала Б, усилитель б представляет собой усилитель с регулируемым коэффициентом усиления и обеспечивает масштабирование входного сигнала по уровню с целью полного использования рабочей площадки экрана ЭЛТ 4,второйкоммута О тор 14 по командам с блока 7 автоматики обеспечивает, в зависимости от режима работы, коммутацию на вход ЭЛТ 4 непосредственно сигнала (выход линии 5 задержки ц, усиленного 15сигнала Б(г.) (выход усилителя 6), сигналов калибровки (выход блока 3...
Фотоприемное устройство
Номер патента: 1088093
Опубликовано: 23.04.1984
Авторы: Басов, Иванов, Свинтилов, Шух
МПК: H01J 43/30
Метки: фотоприемное
...элемент, первый и второй фотоприемные блоки, схему совпадения иключ, оптический вход соединен свходом оптического светоделительного элемента, первый и второй выходыкоторого оптически связаны с входамипервого и второго фотоприемных блоков, выход первого фотоприемногоблока соединен с первым входом схемысовпадения, управляющий вход второго фотоприемного блока соединен с выходом ключа, а выход - с вторым входом схемы совпадения, введены компаратор, элемент задержки, вторая схема совпадения и схема объединения,причем выход первого фотоприемногоблока через последовательно соединенные компаратор и первый вход второйсхемы совладения соединен с,первымвходом схемы объединения, а черезэлемент задержки - с вторым входомвторой схемы...
Логарифмический преобразователь амплитуды импульсов
Номер патента: 903906
Опубликовано: 07.02.1982
Авторы: Белоносов, Ильянок, Свинтилов, Ямный
МПК: G06G 7/24
Метки: амплитуды, импульсов, логарифмический
...напряжение повторителя 11 напряже"ния сравнивается вторым компараторомб с напряжением второго дополнительного источника 21 опорного напряжения, Второй компаратор 6 срабатывает.по его сигналу блок 25 управлениязамыкает первый и третий ключи 10 и12, размыкает четвертый ключ 13 и от"ключает выход блока 2 усиления от накопительного конденсатора 3,На этом преобразование заканчивается. Время от начала разряда досрабатывания второго компаратора 6пропорционально произведению постоянной времени цепи разряда накопительного конденсатора 3 и логарифма отношения амплитуды импульса на входе1 к величине напряжения второго до"полнительного источника 21 опорногонапряжения.Блокирующий конденсатор 19 предохраняет от срабатывания третий компаратор 7 при...
Логарифмический аналого-цифровой преобразователь
Номер патента: 675598
Опубликовано: 25.07.1979
Авторы: Подольный, Свинтилов, Чумак, Ямный
МПК: H03K 13/17
Метки: аналого-цифровой, логарифмический
...я, 4 жгород, ул. Проектна атент" г тирующему входу операционного усилителя 4, ключа 8 и устройства 9 уйравления и регистрации.В режиме зарядаЯС-фильтра 7 ключи 8, 3 и 6 открыты устройством 9.При этом ЯС-фильтр 7 оказывается подключенным к входной шине и заряжается до вхоаного напряжения У. Этот же .потенциал прикладывается к неннвертирующему входу операционного усилителя 4, охваченному отрицательной обратной связью через ключ 6. С выхода усили- теля 4, через ключ 3 входное напряжение прикладывается кЯ 6-фильтру 1 и входу комнаратора 2, ко второму входукоторого прилоЖено йороговое .напряже Ю,Таким образом, в режиме заряда йб-фильтры 1 н 7 заряжаются до равного потенциала. В режиме разряда К-фиды ров 1 и 7 формируется экспойента, кото-...
Логарифмический аналого-цифровой преобразователь
Номер патента: 669484
Опубликовано: 25.06.1979
Авторы: Подольный, Свинтилов, Ямный
МПК: H03K 13/02
Метки: аналого-цифровой, логарифмический
...ключ 8 замкнут, а третий ключ.9 разомкнут). На конденсаторе 7 накапливается напряжение, пропорциональное интегралу от входного сигнала. Через время, определяемое блоком 3, ключ 4 и ключ 8 раз. мыкаются, а ключ 9 замыкается, конденсатор 7 начинает разряжаться по экспоненциальному закону через резистор б. Ври достижении порогового напряжения Опор компаратор 2 сра.3батывает, и в блоке 3 вырабатываются нмпуль. сы, длительность которыхтпр " о 1 вх/1 поргде Овх - входное напряжение;с - постоянная времени, равная произ. ведению величины конденсатора 7 на величину разрядного резистора б;Опор - пороговое напряжение на компараторе 2.Следовательно, время преобразования пропор. ционально логарифму входного сигнала. Потен. циал на выходе усилителя...