Формирователь временных диаграмм

Номер патента: 1817133

Авторы: Бурьян, Солонин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 17133 А 1 С 7 00 Е ИЗОБРЕТЕНИ ОПИСАНИ К АВТОРСКОМУ СВ ЕТЕЛЬСТВУ ектное ро Гочкслисист Х ДИ- ительчис зов о для Изобретение огносится к вычислительной технике и может быть использовано при.построении универсальных программаторовмикросхем ПЗУ и средств диагностического оборудования вычислительной техники (например, внутрисхемного контроля).Цель изобретения - расширение области применения устройства за счет возможности формирования временных диаграмм, д содержащих импульсы с перекрытием.На фиг. 1 приведена схема предлагае- д мого формирователя временных диаг- х рамм; на фиг. 2 - временная диаграмма, поясняющая работу предложенного устройства и иллюстрирующая преимущества д предложенного устройства по сравнению с х прототипом; на фиг, 3 - схема конкретного выполнения предложенного устройства, подтверждающая возможность осуществлеа ГОС/ДАРСТВЕННОЕ ПАТЕНТНОВЕДОМСТВО СССР(71) Конотопское специальное прконструкторско-технологическое бюсударственного комитета СССР по втельной технике и информатике(56) Авторское свидетельство СССРМ 1292040, кл. 6 11 С 29/00, 1985;Микропроцессорные средства имы. 1985, М 3, с. 84-88, рис,3,. (57) Изобретение относится к выной технике и может быть исполь 2формирования сигналов программирования микросхем или имитации сигналов для поиска неисправностей цифровых устройств.Целью изобретения является расширение области применения устройства за счет воэможности формирования временных диаграмм, содержащих Импульсы с перекрытием. Устройство использует про. межутки времени между импульсами, формируемыми известными таймерами, для разнесения во.времени фронтов импульсов временной диаграммы или формирования самих импульсов временной диаграммы, . Формирователь временных диаграмм содержйт блок таймеров, блок памяти, счет-.чик, элемент И, 1 ил. ния изобретения и уменьшающая обьем подготовительных работ по его использованию.Блок таймеров 1 содержит количество выходов (таймеров) близкое к половине количества временных интервалов самой сложной формируемой временной диаграммы. Точное количество его выходов и выхоов 2 устройства определяется для каждого конкретного случая из анализа временных иаграмм, подлежащих формированию. Выоды счетчика 4, соединены с адресными входами блока памяти 3, Дополнительно введен элемент "И" 5, входы которого соеинены с выходами блока таймеров 1, а выод - со входом счетчика 4 и входом блок памяти 3;Устройство работает следующим обра-, 1817133Таким образом схема предложенногоустройства проще прототипа благодарятребуемому меньшему объему блока памяти 3 (информация в нем располагаетсяболее компактно) и необходимости меньшего количества таймеров в блоке 1. Расширены функциональные возможности,так как появилась возможность формиро вания более сложных временных диаграмм,например, содержащих импульсы, охватывающие во времени друг друга,50 55 Блок таймеров 1 под управлением микро-ЭВМ, входящий в его состав, формируетна своих выходах последовательность импульсов с запрограммированной длительностью, Поочередно на каждом его выходе 5 появляется импульс, который, пройдя через элемент "И" 5, подсчитывается счетчиком 4, Выходной.код счетчика 4 является адресом выборами Информации из блока памяти 3, К одному из адресных входов блока 3 памяти. 10подключен выход элемента "И" 5. Поэтомупериодическое возвращение логических состояний выходов блока таймеров 1 в исходное состояние вызывает изменение логического состояния только одного адрес ного входа блока памяти 3, к которому подключен выход элемента "И" 5, показания счетчика при этом не меняются, В результате происходит обращение к ячейке памяти, к которой ранее обращения не было, В бло ке памяти 3 предварительно занесена информация о логических состояниях его выходов во время каждого временного интервала формируемой диаграммы (один код на один интервал). В течение каждого вре менного интервала, определяемого длительностью импульса на выходах блока таймеров или промежутка между импульсами, логические состояния выходов и адресных входов блока памяти 3 не меняются, 30В качестве блока памяти 3 можно использовать также, как и в прототипе, микросхему ПЗУ с предварительно занесенной информацией, например, с помощью программатора, или микросхему ОЗУ, в которую предварительно заносят информацию известными путями, При необходимостиформирования нескольких разнообразных временных диаграмм можно отвести для этой цели несколько дополнительных адресных входов блока памяти 3. Код устанавливаемый на них с помощью микро-ЭВМ,входящий в состав блока 1, и определяет выбранную временную диаграмму, После окончания формирования временной диаграммы показания счетчика 4 сбрасывают импульсом по шине 6 начальной установки (также, как и в прототипе). При выборе счетчика 4 с более высоким быстродействием, чем блок памяти 3, его переходные процессы практически никакого влияния на выходные сигналы формирователя не оказывают, Кроме того, аналогичные переходные процессы имеют место и в прототипе от работы таймеров и могут быть устранены известными путями, например введением интегрирующих конденсаторов на выходах устройства.Соединение выходов блока таймеров 1 со входами элемента И 5 не означает, что блок таймеров 1 не известный. Блок таймеров подробно описан в прототипе, он представляет собой, например, микросхему КР 580 ВИ 53, соединенную с магистралью микропроцессора (т.е, с шинами адреса и данных). Так как любая известная микро-ЗВМ, как правило, содержит микросхему КР 580 ВИ 53 (или аналогичную другой микропроцессорной серии) со свободными выходами, а входами соединенную с шинами адреса и данных микропроцессора, то любая известная микро-ЭВМ (например серийно выпускаемая К 1 - 20) является блоком таймером предложенного устройства, 8 описании блока таймеров прототипа показаны соединения микросхемы КР 580 ВИ 53, содержащей три таймера, включенных друг с другом последовательно, Их выходы и являются выходами блока таймеров прототипа и и редложен ного устройства. Необходимое количество таймеров (в прототипе и в предложенном устройстве) определяется конкретными условиями проектирования, а именно максимальной сложностью временных диаграмм из номенклатуры формируемых, Внутренняя связь известного блока таймеров, соединяющая таймеры последо-. вательно, не является существенным признаком, так как под управлением микропроцессора таймеры могут работать последовательно и безэтой связи, Если появляется необходимость в количестве таймеров больше трех, то применяют несколько микросхем КР 580 ВИ 53, все таймеры . которых включены одинаково, как показано в описании прототипа (например для формирования описанных выше временных диаграмм). Таким образом при формировании . временных диаграмм одинаковой сложности блок таймеров предложенного устройства и прототипа отличаются только количеством таймеров и эти блоки общеизвестны.Уменьшение количества таймеров в предложенном устройстве следует из того простого факта, что оно использует паразит-, ные промежутки между импульсами, формируемыми таймерами (то есть между окончанием предыдущего импульса на одном таймере и началом последующего им- .мировэть временные диаграммы более пульса на другом таймере) для разнесения сложные, чем прототип. То есть налицо расво времени фронтов импульсов формируе- . ширение функциональных возможностей - мой временной диаграммы на разных (не создание возможности формирования одинаковых, впротивоположностьпрототи более сложных временных диаграмм, пу) ее участках, В описании прототипа и вСледовательно, используя пэразитныепросправочнойлитературе подробно разьясне- межутки времени вместо импульса из тайна работа таймеров и формирование пара- мера, предложенное устройство требует в зитных промежутков,: . два раза меньшее количество таймеров, чемРазъясним более подробно на примере 10 прототип. При формировании одинаковых работы микросхемы КР 580 ВИ 53. Импульс . временных дйагрэмм, например; вместо 12 на выходе таймера появляется при наличии таймеров в прототипе необходимо б таймезайускающего сигнала и по фронту тактово- ров в предлбженном устройстве, а счетчик в го импульса, После прохождения колйчест-предложенном устройстве йонадобится ва тактовых импульсов, равного числу, 15 трех разрядный (чтобы не переполнился от предварительно, занесенному в таймер, вы- б импульсов из таймеров). То есть усложнеходной импульс заканчивается, то есть на. ние счетчикапо сравнению спрототипом на его выходе появляется высокий логический два разряда, а упрощение предложенного уровень, который является сигналом зэпу- : устройства на б таймеров, то есть явное ска второго таймера, так как выход первого 20 упрощение схемы предложенного устройст- таймера соединен с запускающим входом ва по сравнению с прототипом даже без второго таймера (то есть в предложенномучета упрощения блока памяти. Однако упустройстве как и в прототипе таймеры сое- .: рощается в предложенном устройстве и. диненыпоследовательно). Навыходевторо-блок памятй, В нашем примере ой с 4 разго таймера появляется импульс также по 25 рядными входами адреса в предложенном фронту тактового импульса, Поэтому неиз- . устройстве и с 12 разрядными входами адбежен промежуток. времени,равный перйо-.реса (по количеству .выходов таймеров) в ду следования тактовых импульсов, между. прототипе, То есть в йредложенйом устрой- окончанием импульса на выходе первого . стае нужйо 16 ячеек памяти, э в прототипе таймера и началом импульса на выходе вто 4096 ячеек памяти,следовательно упрощерого таймера. Так поочередно срабатывает", : ние блока памяти - в 256 раз. В прототипе вся последовательная цепочка таймеров," память адресуется бегущим нулем (импулькак в прототипе, так и в предложенном уст-сы из таймеров появляются поочередно на ройстве. Таким образом, после окончания "адресных входах блока памяти), а в предло- каждого импульса логические состояния на 35 жейном устройстве - двоичным кодом, что всех выходах таймеров высокие, то есть та-: свидетельствует о более плотном располокие, как и в исходном состоянии, и продал жении информации в блоке памяти предложается такое состояние в течение времени, женного устройства (без пропусков пустых равном периоду тактовых импульсов блока "ячеек, имеющих место в прототипе), Это таймеров. Это состояние является паразит значительно упрощает предварительное заным в прототипе, так как оно возвращает несение информации в блок памяти (упроего временную диаграмму в одно и то же - щэет программу), а следовательно, является состояние (не в начальное благодаря его:."бдним из факторов, снижающих стоимость, счетчику). А в предложенном устройстве . По мере усложнения формируемых временоно используется для разноса фронтов им ных диаграмм, требующих большее количепульсов на время, равное периоду следова-ство импульсов, охватывающих друг друга, ния тактовых импульсов, Прототип для этой увеличиваются преимущества предложен-цели использует импульсы из таймеров, тоного устройства в упрощении схемы, Прото- есть таймеров в прототипе больше,.чем втип, в противоположность предложенному предложенном способе, Эти паразитные бб устройству, вообщеимеетпредел в повыше- временные интервалы (а от них невозможно нии сложности формируемых временных . избавиться без усложнения схемы), возвра- диаграмм. Таким образом, коды временных щая временную диаграмму после каждого диаграмм, записываемые в блоке памяти, импульса на выходе таймера в одно и то же: одинаковы в предложенном устройстве и в состояние. не позволяют формировать про прототипе, только записаны они по разным тотипом временные диаграммы, состоящие . адресам из-за указанной разной адресации. из нескольких импульсов, охватывающих " Коды определяются конкретными времендруг друга, как в описанном выше примере. ными диаграммами, формируемыми на вы- А предложенное устройство, использующее -: ходах 2, Каждое изменение состояний эти временные интервалы, позволяет фор- выходов таймеров приводит к изменениюадреса выборки ячейки памяти (как в предложенном устройстве, так и в прототипе), аследовательно, к изменению временной диаграммь на выходах 2. Время удержаниякода на выходах 2 определено временем 5следования импульса с выхода таймера иливременным интервалом между импульсамина выходах таймеров.Так, например, временную диаграмму,пример которой приведен,.состоящую из 10трех импульсов, из которых во времени третий охватываетсявторым, а второй охватывается первым, предложенное устройствоформирует следующим образом. Допустимпервый импульс формируется на первой шине выходов 2, второй - на второй шине, атретий - на третьей шине,В исходном состоянии, когда на выходах таймеров присутствует уровень "лог, 1",а импульсов нет, младший адресный вход 20блока памяти 3, к которому .подключен выход элемента И 5 находится в состоянии лог,1, Обращение идет к первой ячейке памяти,в которой записано исходное состояние .временной диаграммы на выходах 2, например состояние промежутка между импульсами, В нашем примере - все "лог, 0",При появлении импульса на выходе первого таймера появляется импульс на первойшине выходов 2, Первый таймер запрограммирован на время разнесения фронтов между передним фронтом первого импульса ипередним фронтом второго импульса, какправило, - 1 мкс для программаторов и устройств диагностики ЭВМ. Обращение идет 35к нулевой ячейке памяти, в которой записана лог, 1 для первой шины выходов 2, а дляостальных шин - "лог. 0".При окончании импульса на выходе первого таймера появляется импульс на второй 40шине выхода 2, Паразитный йромежуток используется для разнесения передних фронтов второго и третьего импульсов, то же, какправило, 1 мкс, Обращение идет к третьей .ячейке памяти, так как счетчик 4 один раз 45перебросился (увеличил число на выходе наединицу по фронту перехода из "лог. 0" в"лог, 1" на его счетном входе, подключенном.к выходу элемента И 5), а младшийадресный вход блока 3 памяти, подключенный к 50выходу элемента И 5, находится в состоянии"лог, ", В этой ячейке записаны "лог, 1" дляпервой и второй шин выхода 2, а для остальных - "лог, 0",При появлении импульса на выходе второго таймера появляется импульс натретьей шине выходов 2, Второй таймер запрограммирован на длительность третьегоимпульса. Обращение идет к второй ячейкепамяти, так как счетчик не меняет свое положение, а выход элемента И 5 находится в"лог. 1" для первой, второй и третьей шинвыхода 2, а для остальных - "лог. 0",При окончании импульса на выходе второго таймера прекращается третий импульсна третьей шине выходов 2, Паразитныйпромежуток используется для разнесениязаднего фронта третьего импульса и заднего фронта второго импульса, В прототипедля этой цели нукно использовать импульсс выхода таймера, т.е, нужен был бы ещеодин таймер. Обращение идет к пятой ячейке памяти, так как счетчик второй раз изменил свое состояние на единицу, а выходэлемента 5 находится в "лог, 1", В этой ячейке памяти записаны "лог, 1" для первой ивторой шин выхода 2, а для остальных -"лог. 0",При появлении импульса на выходетретьего таймера прекращается второй импульс на второй шине выходов 2, Третийтаймер запрограммирован на время разнесения фронтов между задним фронтом второго импульса и задним фронтом первогоимпульса. Обращение идет к четвертой,ячейке памяти, так как счетчик не меняетсвои состояния выходов, а выход элемента5 находится в состоянии "лог. 0". В этойячейке памяти записана "лог. 1" для первойшины выхода 2, а для остальных - "лог, 0".При окончании импульса на выходетретьего таймера прекращается первый импульс, т.е. закончились все 3 импульса иидет промежуток между выходными импульсами, т.е, между задним фронтом первогоимпульса и передним фронтом следующегопервого импульса, Его длительность равнадлительности импульса на выходе четверто-,го таймера в сумме с промежутком междуокончанием импульса на выходе третьеготаймера и началом импульса на выходе четвертого таймера, Обращение идет в промежутки к седьмой ячейке памяти, а затем кшестой во время работы четвертого таймера, В этих двух ячейках записаны все "лог,0", Можно для формирования интерваламежду импульсами задействовать (кодами вОЗУ) и все остальные таймеры, имеющиесяв конкретной схеме,После окончания работы четвертоготаймера обнуляют счетчик 4 и вновь запускают таймеры сначала, Идет формирование очередной триады импульсов и т,д.В прототипе та кую временную диаграмму сформировать не представляется возможным, Пришлось бы совмещать вовремени (выдавать одновременно) передние фронты второго и третьего импульсов,а также задние фронты третьего и второгоимпульсов, так как благоодаря его счетчику ся эффектом предложенного устройства,временная диаграмма во время паразитных При одной и той же сложности формир епромежутков между импульсами на выходах мых временных диаграмм прототип требуеттаймеров возвращается в одно и то же со- больше таймеров, чем предложенное устстояние подлительности равное длительно ройство, так как для разнесения во временисти паразитного промежутка, Его удается фронтов формируемых им импульсов он исиспользовать ля азнед р з есения передних пользует таймеры и всего лишь один промефронтов. первого и второго импульсов и за- жуток между импульсами (то есть вседних фронтов второго и первого импульсов промежутки представляются одним, так как(эти промежутки времени временной диаг они имеют один адрес обращения к блокураммы одинаковы), При этом временные ин- памяти), а предложенное устройство истервалы меж такими т иаду р адами импульсов пользует все промежутки и в каждом из нихвообще не удается сформировать прототи- изменяет адрес обращения к блоку памяти,Т.е. предложенное устройство при том же15 количестве таймеров имеет больше адресовПри большем количестве импульсов, обращения к блоку памяти чохватывающих во в еменимяти, чем прототип,щих во времени друг друга, Таким образом, для формирования временнеизбежно е е большее,а тнойвщ ее нарушение стан- ныхдиаграммпредложенноеустро сд р ременнои диаграммы при форми- пользует те интервалы времени, которые в,ровании ее прототипом (еще большее 20 прототипе мешают формированию временколичество фронтов, совме аемыхфр, щ ь х во вре- ных диаграмм. Предложенное устройствомени друг с другом), т.е, такие временные не требует увеличения количествад раммы прототипом невозможно сфор- ров. При этом же колитва таимем же количестве таймеров ономировать, а предложенное свойство их фор- формирует более сложные временные диаг 255 раммы, а при тех же по сложности формируОписанное расширение функциональ- емых временных диаграммах в нем можноных возможностей и иобу ращение схемы использовать меньшее количество тай е условлено отличительными признаками ров. Таким обмким о разом, в предложенном устпредложенного устройства, так как в ре- ройстве блок таймеров об еизвестныйзультате их вве ения и и кажд ия при каждом указан более того он такой же как и в прототипе,ном пэразитном и омеж тке вр у времени, а Его упрощение заключается в необходимотакже при наличии имп льу са на выходелю- стименьшегоколичестватаймеровприфорбоготаймерапроисходитизменениеадресамировэнии одинаковых по сложностина выходе блока памяти 3, обусловливающе- .временных диаграмм, Большинство ячеекго изменение временной диаграммы на вы блока памяти остаются пуст (б фд . тдельное введение в прототип мации), тэк как сигналы из блока таймеровшифратора (который сам по себе сложнее поступают на адресные входы блока памятивыводимого в предложенное устройство прототипа в позиционном ко ( бде (в виде егуи дополнительных разрядов щего нуля). Поэтому многие ячейки блокасчетчика) между входами блока памяти и 40 памяти остаются незадействованными (квыходами таймеров не приводит кдостиже- ним не происходит обращение), а сле ованию поставленной ели так ка бй цели, так как будут ис- тельно, блок памяти прототипа по емкостит о ращение), а следовапользованы казанные и ом жу промежутки, т.е, не больше, чем блок памяти предложенногоусбудет использован каждый таймер как два. тройстеа, в котором задействованы всеТолько совокупность признаков предло ячейки благодаря адресации двоичным коженного ст ойства, со е жИу р, д р ащего элемент дом. Уменьшение емкости памяти является .ем независимо от количества, соединение выхода элемента И с адрес- ее упрощением неным входом блока памяти и другие его корпусов микросхем т к ксоединения, казанные вем, тэк как количество, у анные в формуле, обеспе- корпусов микросхем обусловлено выборомчивает достижение поставленной цели, Не 50 типов микросхем, а не совокупностью приодин признак предложенного устройства в знаков предложенного устройства. Вообще,отдельности не вносит остиженд тижение постав- все устройство можно выполнить нэ одномленной цели, Т.е. нали оц существенность кристалле в одной микросхеме, Тогда предотличий предложенного устройства от про- ложен ное устройство упрощает кристалл55 микросхемы. Доводы об упрощении блокаКоличество таймеров не является суще- памяти, как это пытается представить эксственным признаком и оп е еляр ределяется слож- пертиза, а ее подсчеты корпусов микросхем,ностью формируемых временных диаграмм так как речь в заявке идет о схеме, а не окак в прототипе, так и в предложенном уст- конструкции, однако экспертиза пытаетсяройстве. Уменьшение их количества являет- рассматривать неь не то, что предложено, Ут- .1817133 11 12верждения экспертизы о наличии в предло- ще не имеет импульса, то есть импульс 8 женном устройстве элемента И, счетчика и прототип вообще не формирует, Таким обблока памяти не являются усложнением разом, прототип не может сформироватьсхемы; так какблок памяти и счетчикимеют- временную диаграмму, формируемую .ся в прототипе(тоеготриггер,т,е,однораз предложенным устройством, из-за невозрядный счетчик), причем блок таймеров и . можности использования с пользой всех паблок памяти уменьшаются предложенным раэитных промежутков 1, Во время их устройством на значительно большее чис- следования он возвращаетвременнуюдиагло ячеек, чем усложняется счетчик, Схема рамму в одно и то же положение, что вызыэлемента И проще даже одной ячейки бло вает искажения, а при большей сложности и ка памяти или таймера Количественйые . дробление или ликвидацию импульсов. В . оценки упрощения схемыочевидны, так описанном примере это положение выбракак при позиционной адресации, напри- но (и задано кодами в блоке памяти 3) так, мер на трех адресах блока памяти, можно чтосоздаетналичиеимйульсов 9,10 иотсутобратиться к трем его ячейкам, а при адре ствие импульсов 11, 12. Поэтому совместисации двоичным кодом можно обратиться к . лись задние фронты импульсов 9, 10, так как восьми ячейкам памяти, то есть упроще-перед ними следовал промежуток Ьс, в коние блока памяти в несколько раз, И это, тором импульсы 9, 10 присутствуют, При и рй трех таймерах, каждый. выход которых этой и более сложной временной диаграмме подключен ко входу блока памяти, а при 20 выбор ее другогоположения в промежутке большем количестве таймеров, то есть при . не устраняет искажений, которые могут возбольшемколичествеадресныхвходовбло-никнуть и в другом МеСте, или появится . ка памяти упрощение последнего его боль- дробление или йолная ликвидация импуль ше.,,. . : . сов Импульс 8 сформирован предложенНа фиг. 2 показан пример формирова-. 25 ным устройством в промежутке.А прототипния временной диаграммы предложенным в этом же промежутке сформировать им- .устройстеом и прототипом, Для ее формиро- . пульс не может, поэтому сигнал 12 не имеет .вания предложенноеустройство и прототип: . импульса, Таким образом, предложенное должны иметь по 4 таймера, например, точ- . устройство может сформировать временно также включенных как в прототипе вклю нуюдиаграмму, формируемую прототипом, чено 3 таймера, то есть последовательно.: а прототип не.может сформировать времен- Четвертый таймер введей для формирова- ную диаграмму, формируемую предложенния периода Т следования выходных им- ным устройством. И:такихвременных пульсов. Импульсы 1, 2, 3, 4 формируются диаграмм может быть множество,на выходах таймеров с периодом Т. Между 35 Изобретение выполняется следующим ними имеется.паразитный промежуток Л 1,"образом. На фиг, 3 показана. конкретная возникающий прй. использовании общеиз- схема его выполнения, разработанная для вестных таймеров; например размещенных программатора. Блок таймеров 1 содержит в микросхеме КР 580 ВИ 53; Сигналы 5, 6, 7, 8 две микросхемы КР 580 ВВ 53, соединенные сформированы предложенным устройст входамисмикро-ЭВМ, блокпамяти 3 выполвом, а"сигналы 9, 10, 11, 12 сформированынен в двух микросхемах КР 531 РУ 9, счетчик прототипом, За время т происходит пере- выполнен на микросхеме К 155 ИЕ 7, элемент загрузка й подгоговка таймеров к очередно-., И. 5 - на микросхеме К 155 ЛА 2. Остальные му запуску, .:.: .". элементы, показанные на схеме фиг. 3, неНапример, необходимо сформировать 45 относится к признакам предложенного уствременную диаграмму, состоящую из им- ройства и введены в схему для пояснения пульсов 5, 6, 7, 8. Она без искажений форми-,использования устройства. Они обеспечируется предложенным устройством, что вают.возможность записи информации в, обусловлено изменением адреса на его бло- ОЗУ через счетчик, Выбор микросхем памяке памяти в начале каждого импульса 1, 2, 3, 50 ти по шине Ч 2 происходит сигналом из пор 4 ипромежуткат,Такая временнаядиаграм- . та микро-ЭВМ при выдаче временных ма необходима. напримеР, при программи- диаграмм, или из дешифратора адреса микровании микросхем КР 556 РТ 1, . ро-ЭВМ, размещаемом высоким логическимПрототип формирует эту же временную уровнем из порта при записи информации вдиаграмму с искажениями(сигналы 9, 10, 11, 55 микросхемы памяти; записывая ее в счет). Как видно, импульсы 9, 10 в противопо- . чик. Запись информации в микросхемы паложность импульсам 5, 6 имеют одновре-мяти происходит их переключением по.., менный задний фронт, а разнесение во шине Ч 1 из выдачи вприеми обратно после бремени задних фронтов импульсов 10, 11 записи информации в счетчик для чего иболЬше, чем импульсов 6, 7, Сигнал 12 вообслужит стробирование тактовой частотой г, Таким образом при чтении информации из ОЗУ можно выбирать последнее,не обращаясь к счетчику,или же записывать информацию в ОЗУ через счетчик, или устанавливать 5 счетчик в нужное положение через его параллельные входы, запретив при этом обращение к ОЗУ, Для адресации ОЗУ используются только три разряда счетчика, а четвертый применяется только при записи информации в ОЗУ. При 10 этом он подает сигнал на старший адресный вход микросхем памяти через элемент ИЛИ вместо сигнала из элемента И 5 (К 155 ЛА 2).Изобретение используется в программаторе "Проминь". 15 Формула изобретения1 Формирователь временных диаграмм, содержащий блок таймеров, блок памяти, выходы которого являются выходами формирователя, счетчик, выходы которого соединены с входами блока памяти, о т л и ч аю щ и й с я тем, что, с целью расширения области применения устройства за счет возможности формирования временных диаграмм, содержащих импульсы с перекрытием, в него введен элемент И, входы которого соединены с выходами блока таймеров, выход - с входом синхронизации счетчика и адресным входом блока памяти.оставитель В. Солонхред М.М.оргентал Тираж ПодписноеГосударственного комитета по изобретениям и открытиям при ГКНТ С113035, Москва, Ж, Раушская наб., 4/5

Смотреть

Заявка

4762370, 18.09.1989

КОНОТОПСКОЕ СПЕЦИАЛЬНОЕ ПРОЕКТНОЕ КОНСТРУКТОРСКО ТЕХНОЛОГИЧЕСКОЕ БЮРО ГОСУДАРСТВЕННОГО КОМИТЕТА СССР ПО ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКЕ И ИНФОРМАТИКЕ

СОЛОНИН ВЛАДИМИР ЮРЬЕВИЧ, БУРЬЯН СЕРГЕЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G11C 7/00

Метки: временных, диаграмм, формирователь

Опубликовано: 23.05.1993

Код ссылки

<a href="https://patents.su/8-1817133-formirovatel-vremennykh-diagramm.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь временных диаграмм</a>

Похожие патенты