Регистр
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСО.ИАЛИСТИЧЕСКИХРЕСПУБЛИК 1 С 19/00 О 06 Г 7 РЕТЕНИЯ в 1, с.122 -У 1 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ САНИЕ ИЗО РСНОМУ СВИДЕТЕЛ(57) Изобретение относится к вычис тельной технике и предназначено дл использования в интегральных логич ких микросхемах и цифровых ЭВМ дляР 801425785 А 1 построения контролепрнгодных устройств. Цель изобретения - расширение области применения регистра за счет возможности генерации псевдослучайных комбинаций. Поставленная цель достигается тем, что регистр содержит элемент И 11 с соответствующимисвязями, Подаваемый на входы 9,10 элемента И 11 код управляет режимами работы регистра. При наличии логического нуля на входах 9,10 элемента И 11 на вход первой ячейки 3 регистра подается информация с выхода 13 последней ячейки 3 регистра. В результате регистр переходит в режим генерации псевдослучайных комбинаций,1 илИзобретение относится к вычислительной технике и предназначено дляиспользования в интегральных логичесКих микросхемах и цифровых ЭВМ, дляпостроения контролепригодных устройств.Цель изобретения - расширение. области применения регистра путем обесПечения возможности генерации псев- Одослучайных комбинаций.На чертеже представлена принципиальная схема регистра,Регистр содержит мультиплексор 1,блок 2 обратной связи, ячейки 3, сос таящие иэ элементов И 4, ИЛИ-НЕ 5,ИСКЛЮЧАЮЩЕЕ ИЛИ б, триггеров 7, ин-формационные входы 8 параллельногокода, входы 9 и 10 установки режимаработы регистра, элемент И 11, инфор мационный вход 12.параллельного кода, выход 13 последовательного кода,выходы 14 параллельного кода.Регистр работает следующим образом. 25При подаче на входы 9 и 1 О сигналов логического "0" на входы триггеров 7 всех ячеек 3 регистра кроме,регистр преобразуется в генераторпсевдослучайных последовательностей.При подаче на входы 9 и 1 О сигналов логической 1 на входы триггеров 7 всех ячеек 3 регистра черезэлементы И 4 и ИСКЛЮЧАЮЩЕЕ ИЛИ 6 поступает информация, только с информационных входов 8 регистра. Таким образом, регистр распадается на множество несвязанных друг с другом триггеров 7, которые, например, могутиспользоваться в произвольном цифровом устройстве для выполнения егосистемных Функций. Прн подаче на 50вход 9 сигнала логической "1", а на.вход 10 сигнала логического "0" информация с выходов всех ячеек 3 ре"гистра, кроме первого и.последнего,через элементы ИЛИ-НЕ 5 и с информационных входов 8 регистра через элементы И 4 складываются по модулю дваэлементов ИСКЛЮЧАЮЩЕЕ ИЛИ б и поступают на входы триггеров 7 последующих ячеек 3 регистра. Информация с информационного .входа 8 первого разряда через элемент И 4 и информация с выхода блока 2 обратной связи через мультиплексор 1 и элемент ИЛИ-НЕ 5 первого разряда регистра складывается по модулю два элементом ИСКПОЧАЮЩЕЕ ИЛИ б и подается на вход триг гера 7 первой ячейки 3 регистра. Таким образом, регистр преобразуется в параллельный сигнатурный анализатор.При подаче на вход 9 сигнала логического "0" а на вход 10 сигнала логической ."1" на входы триггеров 7 всех ячеек 3 регистра, кроме первой, через элементы ИЛИ"НЕ 5 и ИСКЛЮЧАЮЩЕЕ ИЛИ б поступает информация с выходов предыдущих ячеек 3 регистра, На вход триггера 7 певой ячейки 3 регистра через мультиплексор 1 и элементы ИЛИ-НЕ 5 и ИСКЛОЧА 1 ОЩЕЕ ИЛИ б подается информация с входа 12 усто рбйства. Таким образом, регистр преобразуется в линейный регистр сдвига. В этом режиме можно выводить инФормацию через выход 13, накопившуюся в регистре во время работы в резиме сигнатурного анализатора или в режиме работы в системе, а также производить установку триггеров 7, вводя информацию в регистр через вход 12,Формула изобретения Регистр, содержащий ячейки, каждая из которых состоит из элемента И, элемента ИЛИ-НЕ, элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, триггера, входы которого соединень 1 с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого соединен с выходом элемента И, а второй вход - с выходом элемента ИЛИ-НЕ, причем первые входы элементов ИЛИ-НЕ каждой .ячейки, кроме первой, соединены с выходами тригтеров предыдущих ячеек, первые входы элементов И всех ячеек объединены и являются первым входом установки режима работы регистра, а вторые входыявляются информационными входамй параллельного кода регистра, выходы триггеров ячеек являются выходами регистра, мультиплексор, вход выборки канала которого является вторымвходом установки режима работы регистра, блок обратной связи, вход которого соединен с выходам триггера пос14257 В 5 Составитель С КоролевТехред Л.Сердюкова Корректор М.Васильева Редактор М.Бланар Заказ 477952Тираж 590 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, 3-35, Раушская наб д, 4)5 Производственно-полиграфическое предприятие, г. Ужгород, уп. Проектная, 4 ледней ячейки регистра, а выход " с первым информационным входом мультиплексора, второй информационный вход которого является информацион 5 иым входом последовательного кода регистра, а выход соединен с первым входом элемента ИЛИ-ИЕ первой ячейки регистра, о т л н ч а ю щ и й с я тем, что, с целью расширения области 1 О применения регистра путем обеспечения воэможности генерации псевдослучайных комбинаций, он содержит элемент И, первый вход которого соединен с входом выборки канала мультиплексора, второй вход - с первымивходами элементов И всех ячеек, авыход - с вторыми входами элементовИЛИ-НЕ всех ячеек.
СмотретьЗаявка
4236902, 30.03.1987
МОСКОВСКИЙ ИНЖЕНЕРНО-ФИЗИЧЕСКИЙ ИНСТИТУТ
МЕРЕНКОВ АНДРЕЙ МИХАЙЛОВИЧ, ПАНФИЛОВ АРКАДИЙ ПАВЛОВИЧ
МПК / Метки
МПК: G06F 7/58, G11C 19/00
Метки: регистр
Опубликовано: 23.09.1988
Код ссылки
<a href="https://patents.su/3-1425785-registr.html" target="_blank" rel="follow" title="База патентов СССР">Регистр</a>
Предыдущий патент: Оптоэлектронный сдвигающий регистр
Следующий патент: Устройство выборки-хранения
Случайный патент: Устройство для разведения концов секций обмоток электрических машин