Постоянное запоминающее устройство

Номер патента: 1410101

Авторы: Мухопад, Чекмарев

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК С 11/40 ЕТЕНИЯ,ВУ нологическииЧекмарев СССР976.ание специаых вычисли 81, с. 44 - 48,ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ ИЗОК АВТОРСКОМУ СВИДЕТЕ(54) ПОСТОЯННОЕ ЗАП ЕЕ УСТРОЛСТВО(57) Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах. Целью изобрете. ния является повышение надежности запоминающего устройства. Поставленная цель достигается тем, что постоянное запоминающее устройство, содержащее блок схем контроля информации, блок выделения единиц, блок выделения ошибки и шифратор адресов неисправных групп информационных шин, соединенных соответствующим образом, выполняет функцию самоконтроля. 1 ил.Изобретение относится к вычислитель, ной технике и может быть использовано ввычислительных системах.Целью изобретения является повышениенадежности устройства.5На чертеже представлена структурнаясхема предлагаемого устройства.Постоянное запоминающее устройство содержит регистр 1 адреса, дешифратор 2,накопитель 3 с геометрическим кодом хранимой информации, блок 4 шифраторов,в хдной регистр 5 и блок 6 синхронизации.Б,нк 6 синхронизации начинает работуигцалу на входе 7 запуска.1 нр 1 адреса имеет адресные входы.,ццнся адресными входами устрой1, цо 1 мацииным выходам накопителя.дцць групы информационныхбл ка 4 цифраторов и группы ицН.;ццц,х входов блока 9 схем контроляц ,ц 1 чьцццц Информационные выходы бло,ццц ны с информационными вхока 1 О выделения единиц.,Перваяцц цн 1 ормационных выходов блока 1 Одцца с информационными входами шифратора 11. 11 ервая группа информационных 25входон блока 12 выделения ошибки соединсна с информационными выходами блока9, а вторая группа - с второй группой информационных выходов блока 10. Блок 12выделения ошибки имеет выход 13 сигналаошибки и выход 14 контроля выдачи номе- З 0ров неисправных информационных выходовнакопителя. Выходы 13 и 14 соединены ссоответствующими входами блока 6 синхронизации,Выход 15 шифратора 11 является контрольным выходом устройства. Блок 6 синхронизации имеет вход 16 запроса номеровНеисправных групп и вход 17 запроса ситуации, а также выходы 18, 19 и 20 запуска блоков 1, 2 и 3, соединенные с соответствующими входами этих блоков, и установочные выходы 21 и 22 для установки блоков 10 и 12 в исходное состояние,Блок 1 О выделения единиц представляет собой схему, позволяющую выделить последовательно любую из единиц (начинаяС первой) из информационного кода на входе блока 10, и может быть реализован какрегистр сдвига,Схема контроля информации, входящаяв блок 9, формирует на своем выходе сигнал ошибки в том случае, если в группе 50Выходов накопителя не пришел единичныйсигнал или пришло два и больше единичныхсигналов. В этом случае на выходе 13 блокавыделения ошибки фиксируется сигналошибки. Блок синхронизации производитанализ информации о наличии ошибки на 55выходе 13. При наличии ошибок в нескольких группах на запрос устройства по входу 16 блока синхронизации на контрольном выходе 15 устройства начинается выдача номеров групп выходов накопителя, в которых имеется ошибка. Когда будут последовательно выданы все адреса неисправных групп, на выходе 14 блока выделения ошибки появится соответствующая информация о том, что все номера ошибок введены на внешнее устройство по запросу.Все блоки устройства могут быть реализованы на известных интегральных схемах, выполняющих логические функции, и регистровых системах,Постоянное запоминающее устройство со всеми блоками, обеспечивающими самоконтроль, может быть реализовано как единая интегральная схема,формула изобретенияПостоянное запоминающее устройство, содержащее регистр адреса, адресные входы которого являются адресными входами устройства, дешифратор, адресные входы которого соединены с адресными выходами регистра адреса, накопитель, адресные входы которого соединены с адресными выходами дешифратора, блок шифраторов, группы информационных входов которого соединены с соответствующими выходами накопителя, выходной регистр, информационные входы которого соединены с выходами блока шифраторов, блок синхронизации, первый, второй и третий выходы запуска которого соединены с входами запуска соответственно регистра адреса, дешифратора и выходного регистра, отличающееся тем, что, с целью повышения надежности устройства, оно содержит блок схем контроля информации, группы входов которого соединены с соответствующими выходами накопителя, блок выделения единиц, информационные входы и установочный вход которого соединены соответственно с выходами блока схем контроля информации и соответствующим входом блока синхронизации, шифратор, входы которого соединены с первой группой выходов блока выделения единиц, а выход является контрольным выходом устройства, блок выделения ошибки, первая группа, вторая группа информационных входов и установочный вход которого соединены соответственно с выходами блока схем контроля информации, второй группой выходов блока выделения единиц и соответствующим выходом блока синхронизации вход контроля и вход сигнала ошибки блока синхронизации соединены с соответствующими выходами блока выделения ошибки, а вход запроса ситуации и вход запроса номеров блока синхронизации являются соответствующими выходами устройства.Составитела Техред И. ВересТираж 590енного комитета СССР поМосква, Ж - 35, Раушсьиграфнческое предпринти Б. Венков Корр ек Подпис делам нзобр ая наб., д

Смотреть

Заявка

4067826, 15.05.1986

ВОСТОЧНО-СИБИРСКИЙ ТЕХНОЛОГИЧЕСКИЙ ИНСТИТУТ

МУХОПАД ЮРИЙ ФЕДОРОВИЧ, ЧЕКМАРЕВ ЮРИЙ ДМИТРИЕВИЧ

МПК / Метки

МПК: G11C 11/40

Метки: запоминающее, постоянное

Опубликовано: 15.07.1988

Код ссылки

<a href="https://patents.su/3-1410101-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты