Полупостоянное запоминающее устройство

Номер патента: 1049976

Автор: Савельев

ZIP архив

Текст

СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСКИ РЕСПУБЛИН) (вЗюб 1 ГОСУДАРСТВЕННЫЙ НОМ 11 ТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ ОПИСАНИЕ ИЗОБРЕТ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3404355/18-24 рователей числовьм токов записи, одни (22) 26,03.82 из входов формирователей числовых токов (46) 23.10.83. Бюл. М 39 считывания и другие входы регистра чис- (72) А.И. Савельев ла являются одними из входов устройства, (71) Московский ордена Трудового о т л и ч а ю щ е е с я тем, что, с Красного Знамени текстильный институт целью повышения быстродействия устройим. А.Н. Косыгина ства, в него введены элемент ИЛИ, триг- (53) 681. 327.6 (088.8) гер, ключ, формирователь сигналов, эле (56) 1. Петерсен М, Бортовая память мент НЕ, сумматор, генератор импульсов на элементе микробиакс со считыванием и дополнительный усилитель считывания, без разрушения информации. МРП СССР вход которого подключен к другому выхаперевод М 2433. ду накопителя, а выход через элемент НЕ2. Яеэсоо, рй. 4, 2.5, рр-7 соединен с первым входом сумматора, прототип) . второй вход которого подключен к выходу генератора импульсов, а выход соеди- (54)(57) ПОЛУПОСТОЯННОЕ ЗАПОМИ- нен со входом формирователя сигналов, НАЮЩЕЕ УСТРОЙСТВО, содержашее на- выход которого подключен к одному из копитель, входы которого подключены к входов триггера, выход которого соединен выходам формирователей числовьм токов . со входом ключа, выход которого подклюзаписи и считывания и к выходам форми- чен к первому входу элемента ИЛИ, выход рователей разрядньм токов записи, входы которого соединен с другими входами которых соединены с выходами регистра формирователей числовых токов считывачисла, одни из входов которого подключе- ния, причем управляющий вход ключа, ны к выходам усилителей считывания, входы триггера и второй вход элемента .входы которых подключены к одним из ИЛИ являются другими входами устрой- выходов накопителя, причем входы форми- ства,1049976 3ится к вычислитель- Поставленная цель достигается тем,значено для исполь" что в полупостоянное запоминающее уствычислительных маши. ройство, содержащее накопитель, входытребованиями к быстро- которого подключены к выходам формироустройства хранения, 5 вателей числовых токов записи и считывасменной информации. ния и к выходам формирователей раэрютоянное запоМинаю- ных токов записи, входы которых соединеержашее накопи ль ны с выходами регистра числа, одни изферритовых элемежах, входов которого подключены к выходамньцс токов записи и О усилителей считывания, входы которыхй регистр, соединень подключены к одним из выходов накопилителей считывания, теля, причем входы формирователей чисядно-считываюшим ловых токов, записи, одни. иэ входов формирователей числовых токов считыванияустройства являет и другие входы регистра числаявляютсяпредусмотрено повы- одними иэ входов устройства, введеныя при считывании при элемент ИЛИ, триер, ключ, формироваении высокой инфор- тель сигналов, элемент НЕ, сумматор,эа счет считывания генератор импульсов и дополнительныйого разрушения, 20 усилитель считывания, вход которого подк изобретению поключен к другому выходу накопителя, аи является полупось-вьиод через элемент НЕ соединен сее устройство, содер- первым входом сумматора, второй входыполненный на эле- которого подключен к выходу генератораиакс, формйрователи 25 импульсов, а выход соединен со входомитывания, усилители формирователя сигналов, выход которогоенные к числовой подключен к одному из входов триггера,выход которого соединен со входом ключа, выход которого подключен к первомустного полупостоян- ЗО входу элемента ИЛИ, выход которого соеустройства с электри- динен с другими входами формирователеймации яющется отсут- числовых токов считывания, причем управодготовки числовых . лающий вход ключа, входы триггера иля считывания непо- второй вход элемента ИЛИ являются друиси В них информа гими входами, устройства,ловых линеек в таком На чертеже изображена структурнаяестваиться с по- схема полупостояиного запоминающеголько непосредствен- устройства.м для получения ста- Устройство содержит накопитель 1,сигнала чтения, что 40 формирователи 2 числовых токов записи,ания оптимальных ре- формирователи 3 числовых токов считытелей считывания. вания, формирователи 4 разрядных токовбольшинстве случаев записи, регистр 5 числа, усилители 6мация считывается считывания, входы 7 устройства, элебыстродействию за мент ИЛИ 8, ключ 9, триггер 10, фородобных устройствах мирователь 11 сигналов, дополнительныйтельно меньшие. тре- усилитель 12 считывания, элемент НЕ 13,может быть записа- сумматор 14 и генератор 15 импульсов. Изобретение относной технике и прерщэования в цифровыхнах с повышеннымидействию в качествезаписи и считыванияИзвестно пог;упосщее устройство, содна Мкогоотверстныхформирователи линейсчитывания, числово.ный с выходами усиподключенных. к раэрлиниям накопителяНедостатком этогося то, что в нем нешение быстродействиодновременном сохранмационной надежностипосле предварительнНаиболее близкимтехнической сушносттоянное запоминающжащее накопитель, вментах типа микроблинейных токов и счсчитывания, подключчасти накопителя 2Недостатком извеного запоминающегоческой сменой инфорствиэ воэможности илинеек накопителя дсредственно после запции. Подготовка чисустройстве может осущмощью разрушения тоно перед считываниебильных импульсовнеобходимо для созджимов работы усилиУчитывая то, что водна и та. же информногократно и что кциси информации в ипредъявляются значибования (информацияна только однажды), такая организация устройств, т.е, устройств без разрушения после записи нецелесообразна, так как эго может привести не только к снижению быстродействия, но и к снижению общего быстродействия. Бель изобретения - повышение быстро 55 действия полупостоянного запоминающего устройства и его информационной надежности при считывании. Устройство работает следующим образом,В режиме записи по сигналу, поступившему на один из.входов 7, происходитанализ кода числа, предварительно запи:санного в регистр 5. В зависимости откода числа, т.е. от кода ф 1" или фОф,запускаются формирователи положитель-.ных или отрицательных разрядных токовзаписи и по разрядно-считывающим лини3 10499 ям накопителя. 1 протекают соответствующие токи разрядной записи, которые долж ны начинаться по времени несколько раньше токов записи формирователей 2 а заканчиваться несколько позднее их, что требует условие надежной записи информации. Таким образом, с некоторой задержкой во времени относительно запускаформирователей 4 запускается соответствующий формирователь 2, кото Орый вырабатывает разнополярные токи записи. В результате этого в накопи 4- тель 1 по соответствующему адресу записъаается необходимая информация, причем в контрольный разряд данного адреса всег 15 да записывается ф 1 ф. После окончания записи запускается соответствующий формирователь 3. Запуск формирователя 3 осуществляется за счет того, что поступает управляющий сигнал на разрушение, 20 который устанавливает триггер 10 в то положение, которое соответствует открытому ключу 9. С этого времени через. ключ 9 тактовые импульсы поступают на элеМент ИЛИ 8, а следовательно, и на 25 запуск формирователей 3. За счет этого происходит разрушение ф 1 ф в контроль ном разряде данного адреса, а следовательно, и в каждом разряде числовой линейки. Этот процесс продолжается до ,зо тех пор, пока ф 1 ф в контрольном разряде не достигнет по амплитуде необходимой величины.Тактовый импульс проходит через "ключ 9 и запускает формирователь 3 до тех пор, пока проинвертированный .сигнал чтения с усилителя 12 не достигнет 76 4такой велйчины, которая по абсолютнойвеличине станет меньше опорного импульса генератора 15. Если суммарный импульс напряжения достигает заранее установленного порога срабатывания формирователя 11, происходит формирование управляющего сигнала на выходе формироватеЪля 11, который поступает на выход устройства и служит сигналом конца разрушения. Этот же сигнал поступает на входтриггера 10, который опрокидывается висходное состояние, ключ 9 закрывается,и тактовые импульсы далее не поступаютчерез элемент ИЛИ 8 на запуск формирователя 3. Режим считывания в предлагаемом устройстве протекает как в известном По одному иэ входов 7 поступает управляющий сигнал на вход элемента ИЛИ 8. Сигнал с выхода элемента ИЛИ 8 запускает соответствующий формирователь 3, вырабатывается один однополярный ток считывания, На усилители 6 поступают соответствующие сигналы чтения, которые после усиления подаются на регистр Б. Гаким образом, время считывания не включает в себя необходимое время раз/- рушения, в течение которого усилители считывания должны быть закрыты, а сит- налы чтения не воспринимаются, что предотвращает выход из нормальных режимов работы усилителей 6 считывания.Технико-экономическое преимущество предлагаемого устройства Lо сравнению с известным. заключается в его более высоком быстродействии.1049976 витель В. Рудак хред А,БабинецКорре О. Чер едакто Филиал ППП фПатентф, г. Ужгород, ул. Проектная, 4 8436/49 Тираж 594 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж-ЗБ, Раушская наб., д. 4/5

Смотреть

Заявка

3404355, 26.03.1982

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ТЕКСТИЛЬНЫЙ ИНСТИТУТ ИМ. А. Н. КОСЫГИНА

САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, полупостоянное

Опубликовано: 23.10.1983

Код ссылки

<a href="https://patents.su/4-1049976-polupostoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Полупостоянное запоминающее устройство</a>

Похожие патенты