Кренгель

Запоминающее устройство

Загрузка...

Номер патента: 613651

Опубликовано: 15.03.1987

Авторы: Баксанский, Гусев, Кренгель, Курамшин, Михайлов, Сорокин, Ярмухаметов

МПК: G11C 11/00

Метки: запоминающее

...триггер 15.Входы дополнительных дешифраторов14 подключены к одним из выходов второго блока 10 памяти, а выходы -к входам блока 9 диагностики. Другиевыходы блока 10 соединены с первыми6136входами элементов И-НЕ 12 и 13, вторые входы которых подключены к выходу первого триггера 15, Выходы элементов И-НЕ 12 подсоединены к входампервого блока 2 управления, выходыэлементов И-НЕ 13 - к первым входамэлементов ИЛИ-НЕ 7, вторые входы которых связаны с выходом второго триггера 6, а выходы - с другими входамидешифраторов 3. Входы триггеров 15 1 Ои б подключены соответственно к выходам блока 9 диагностики и выходутретьего блока 4 управления.Устройство работает следующим образом, 15Выполнение операций процессоромпроизводится путем выборки...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1280619

Опубликовано: 30.12.1986

Авторы: Галеев, Гусев, Дапин, Кренгель, Песошин, Якимов

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, чисел

...обновлением информации в Е разрядах за такт рабо:ы.Предварительно в генератор заносится начальное состояние (цепи синхронизации и установки в начальное Ю состояние на фиг. 1-7 не показаны). С приходом тактового импульса генератор псевдослучайных чисел переходит . в следующее состояние. Период смены1 Чсостояний Т=2 -1, т.е. генератор фор мирует последовательность максимальной длины (М-лоследовательность),Доказательство этого утверждения разберем на примере работы 7-разрядного (п=7) генератора псевдослучай ных чисел. Из таблицы выберем 1=4.Матрица А, описывающая работу генератора псевдослучайных чисел, бу, дет выглядеть следующим образом: 10 Зили 711 2 или 915 1,4,7 8,11 или 14 Построим 7-разрядный генератор псевдослучайных чисел с...

Генератор случайных чисел

Загрузка...

Номер патента: 1280618

Опубликовано: 30.12.1986

Авторы: Галеев, Гусев, Дапин, Кренгель, Кузнецов, Песошин

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...Целью изобретения является повышение надежности съема информациии качества формирования случайныхчисел.Поставленная цель достигается тем,что в генератор случайных чисел, содержащий датчик случайных импульсови датчик псевдослучайных чисел, введены генератор импульсов, блок элементов И, элемент ИЛИ, выход которогосоединен с тактовым входом датчикапсевдослучайных чисел, первый входэлемента ИЛИ соединен с выходом датчика случайных импульсов, второй входэлемента ИЛИ соединен с выходом генератора импульсов и объединен свходом блока элементов И, группы вхо-.дов которого соединены с соответствующими выходами датчика псевдослучайных чисел, а выходы блока элементов И являются выходами генератора.На фиг. 1 изображен генератор случайных...

Устройство для формирования случайных и псевдослучайных чисел

Загрузка...

Номер патента: 1012252

Опубликовано: 15.04.1983

Авторы: Галеев, Гусев, Дапин, Иванов, Кренгель, Кузнецов, Песошин, Початков

МПК: G06F 7/58

Метки: псевдослучайных«, случайных, формирования, чисел

...10 НЕ-И, второй элемент 11 И, второй делитель 22частоты, второй 13 элемент ИЛИ,второй блок 14 индикации сбоя, первый элеменТ 15 задержки, второй . 5 пэлемент 16 задержки, выходы.17 и 18,вход 19.Каждый блок индикации сбоя содер"жит элементы 20 задержки, сумчато"ры 21 по модулю два, триггерй 22,Юходы 23, 24 и 25, выходы 26, 27и 28, вход 29.Блок анализа контроля содержит.вход 30, триггеры 31-36, счетчики 37"39, входы.-40-42, выходы 43-48Устройство может работать в дйух 60режимах: режиме формирования йсевдослучайных чисел (для этого навход 19 управления СЧ-ПСЧ необходимо подать сигнал 0) и режимеформирования случайныхчисел для 65 этого на вход 19 управления СЧ-ПСЧ необходимо подать сигнал фф 1 ф) .Генератор 1 случайных чксел вырабатывает...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1010622

Опубликовано: 07.04.1983

Авторы: Галеев, Гусев, Далин, Кренгель, Кузнецов, Песошин

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, чисел

...с сигналами,поступающими на управляющие входы,могут быть выполнены, например,какпоказано на фиг,2,При отсутствии сигнала "1" навходе 13 (14) управления расширением сигнал по входу 18 переключается на один иэ выходов 24-28 посигналам управления, поступающимна входы 19-23, причем только наодном из входов должен присутствс -вать сигнал "1", а на остальныхвходах - сигналы "0",(б) 0 0 О О 1 О 0 0 0 0 О О 1 1 По матрице С построим схему генератора (фиг. 4), используя Р-триггеры и сумматоры по модулю два.Схему на фиг. 4 можно изобразитьв другом виде (фиг. 5),Схема на фиг. 5 с переупорядоченной нумерацией изображена на фиг,б,Так как 2 -1 и М взаимопростыечисла (и = 7, Е = 4), то генераторпсевдослучайных чисел .(фиг. 4) формирует...

Динамическое полупроводниковое запоминающее устройство

Загрузка...

Номер патента: 1001173

Опубликовано: 28.02.1983

Авторы: Гизатуллин, Иванов, Кирсанов, Кренгель, Пермитин, Федосов, Хорьков

МПК: G11C 11/403, G11C 7/00

Метки: динамическое, запоминающее, полупроводниковое

...накопителя 16, связанных с адресами выбора строки матрицы накопителя информации. При этом на управляющие входы первого и третьего коммутаторов 13 и 15 с выхода первого формирователя б в режиме ОБРАЩЕНИЕ поступает такой уровень напряжения, который разрешает прохождение информации через коммутаторы 13 и 15 с второй группы входов Работа третьего коммутатора 15 по передаче информации на выход со стороны второй группы входов аналогична работе первого и второго коммутаторов 13 и 14. При поступлении, например, высокого уровня напряжения на управ ляющий вход третьего коммутатора 15 (Фиг.2) по первым входам открыты элементы И 19 первой группы 18, что обеспечивает прохождение инфорМации с второй группы входов коммутатора 50 15 через элементы...

Генератор случайной последовательности

Загрузка...

Номер патента: 962933

Опубликовано: 30.09.1982

Авторы: Галеев, Гусев, Дапин, Иванов, Кренгель, Кузнецов, Песошин

МПК: G06F 7/58

Метки: генератор, последовательности, случайной

...фазой. При достаточно большой величине п и ощутимой разнице средних временных задержек, п риведенных по каждому входу счмматооа 1 по модулю два (поэтому последовательная схема данного сумматора 1 и является более предпоч" тительной), требование к иррациональности соотношений этих задержек значительно снижается, а на этапе инженерной практики не учитывается вообще. Однако в целях создания устойчивого режима генерирования контура, должно быть обязательно выполнено следующее условие (аналогично присутствию инвертора в известной схеме )В, 1 Я(Ду ЯяЖ(АТОВ)Т(АО+19 С)ТЯВ=1, (1) где У = 0,1 - сигнал с выхода сумматора 1;А = 0,1 - оператор инверсии уси-лителя-формирователя 2;В = 0,1 - оператор инверсии последовательно соединенных...

Запоминающее устройство

Загрузка...

Номер патента: 877613

Опубликовано: 30.10.1981

Авторы: Гусев, Иванов, Кренгель, Персов, Шагивалеев, Ярмухаметов

МПК: G11C 11/00

Метки: запоминающее

...активиэируюшие соответствующий адресный вход блока памяти адресов 1. Третьим источником являетсяблок счетчиков 9. Какой из источниковадреса должет быть подключен к соответствующему дешифратору 5 и 6, оп"ределяется коммутаторами 7. Коммутаторы подключают к дешифраторамюйбо наиболее приоритетный источник - таковым является вход устройства (с пульта вмешивается оператор - ему дан высший приоритет),либо тот источник, подключение которого определяется состоянием регист"ра 10 признаков адресов дополнитель-,ными разрядами блока 8 памяти микропрограмм,При адресации блокапамяти адресов из блока 8 памяти микропрограммкоммутаторы 7 работают следующим образом (фиг. 2): часть разрядов (поле)адреса задает номер ячейки блок 4 памяти адресов, а другой...

Устройство для деления

Загрузка...

Номер патента: 734682

Опубликовано: 15.05.1980

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Персов, Шагивалеев, Щетинин, Ярмухаметов

МПК: G06F 7/39

Метки: деления

...сдвиговой 14.Тк, например, при комбинации выбранных разрядов остатка 000 очередные два разряда частного будут 00. В этом случае остаток, находящийся на регистре остатка 1, сдвигается влево на два разряда, и этот сдвинутый код является новым остатком. На регистр выбранных разрядов остатка 12 через коммутатор 14 поступают выбранные разряды нового остатка, в дополнительный регистр 13 заносится код 00 и сдвигается влево на два разряда.При комбинации выбранных рзрядов остатка 001 очередные два разряда частного могут быть либо 01, либо 00. В этом случае на первую информационную шину 3 поступает остаток из регистра остатка 1, а на вторую информационную шину 7 поступает делитель из регистра делителя 4, и в сумматоре 8 по сигналу из блока...

Генератор псевдослучайных последовательностей двоичных сигналов

Загрузка...

Номер патента: 674204

Опубликовано: 15.07.1979

Авторы: Кренгель, Мешковский

МПК: H03K 3/84

Метки: генератор, двоичных, последовательностей, псевдослучайных«, сигналов

...следующим образом. Тактовые импульсы частоты 1 т генератора 1 осуществляют последовательное продвижение записанной в циклических регистрах сдвига 9-11 двоичной информации, при этом каждое и-разрядное двоичное число, находящееся в течение периодами а- генератора 1 в выходных разрядах этих регистров, является двоичным кодом номера соответствующего разряда И-разрядного циклического регистра генератора 3. Появляющийся на одном из выходов дешифратора 12 соответствующий этому коду сигнал открывает один из логических элементов И 5-7 и пропускает двоичный сигнал с выхода соответствующего разряда М -разрядного циклического регистра генератора 3 на вход рогического элемента ИЛИ 4.В результате циклических сдвигов информации в блоке программ 8 на...

Устройство для умножения

Загрузка...

Номер патента: 651341

Опубликовано: 05.03.1979

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Шагивалеев, Щетинин, Ярмухаметов

МПК: G06F 7/39

Метки: умножения

...разрядов регистра множителя 6 выбирают следуюшим образом. Содержимое группы разрядов 7 - 9 регистра множителя 6 через элементы И - НЕ 14 - 16 по сигналу из блока управления 22 5 Опринимается на разряды 18 - 20 буферногорегистра 17. При этом ввиду отсутствия сиг, нала со счетчика 23, свидетельствующего о его нулевом состоянии, в старший разряд651341 6Умножение происходит путем многократ.ного Выполнения действий, приведенных в таблице. Оно состоит из элементарных операций: либо сложения суммы частных произведений, расположенной на сдвиговом регистре 3, и множимого, расположенного на регистре множимого 2, либо вычитания множимого из суммы частных произведений и операцийсдвига результата на двойном сдвигателе, образованном сдвиговым регист...

Устройство для обработки данных переменной длины

Загрузка...

Номер патента: 648984

Опубликовано: 25.02.1979

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Поливода, Скворцов, Шагивалеев, Щетинин, Ярмухаметов

МПК: G06F 15/00

Метки: данных, длины, переменной

...Большинство систем команд современных ЭВМуказывают только адреса исходных операндов, определяя адрес записи результата косвенно. Например, в системекоманд ЕС ЭВМ результат долженбыть записан по адресу первого операнда, т.е. занять его место в памятипосле обработки. Поэтому выгодно выравнивать один операнд по другому, например, по первому, чтобы результатоказался автоматически в той позиции,в которой он должен бьггь записан впамять, Как видно из фиг. 2, процессвыравнивания может бьггь осуществленпутем сдвига вправо всех байтов одного операнда до тех пор, пока крайнийправый байт этого операнда не займетпозицию крайнего правого байта другогооперанда при выравнивании по правойгранице или аналогичным процессомсдвига влево при выравнивании...

Микропрограммное устройство управления

Загрузка...

Номер патента: 591075

Опубликовано: 05.02.1979

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Шагивалиев, Щетинин, Ярмухаметов

МПК: G06F 9/16

Метки: микропрограммное

...выбор горизонтальной линейки триггеров и одновременно подаются микропрнказы на чтениеилн запись. Поскольку первые выходы всехтриггеров регистров 1 - 14 подключены кблоку 2, то по их состоянию можно провестимодификацию адреса следующей за выпол.няемой микрокомандой, а следовательно, ивыбрать путь выполнения микрокоманды в юзависимости от состояния того или иноготриггера, а также совокупности триггеров,находящихся в одной линейке (регистр матрицы). Кроме того, возможно провести переустановку какого-либо триггера, напримеррегистра 11 в соответствии со значениемтриггера, например, регистра 3 путем подачи сигналов чтения на регистр 14 и одновременно сигнала записи по входам ре. гистра 11. Чтение информации на выход устройства позволяет...

Генератор псевдослучайных последовательностей двоичных сигналов

Загрузка...

Номер патента: 632067

Опубликовано: 05.11.1978

Авторы: Кренгель, Мешковский

МПК: H03K 3/84

Метки: генератор, двоичных, последовательностей, псевдослучайных«, сигналов

...И.Структурная схема генератора приведена на чертеже.632007 Формула изобретения Составитель Б. Егорова Редактор П, У скина Техред О.;1 уговая Корректор Н. Тупица Заказ 6365 56 Тираж 1044 11 однисное ЦНИИПИ Гос 1 дарственного комитета Совета Министров СССР по делам изобретений и открытий 13035, Москва, Ж, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4Генератор содержит генератор тактовых импульсов 1, делитель 2 частоты с коэффициентом деления и, генератор 3 гп-последовательности, М-входовый сумматор 4 по модулю два, логические элементы И 5 - 7 и блок программ 8, состоящий из М п-разрядных циклических регистров сдвига 911. Выходной сигнал снимается с выхода 12. Генератор 3 гп-последовательности в дан. ном случае...

Ячейка памяти для матричной однородной структуры

Загрузка...

Номер патента: 624295

Опубликовано: 15.09.1978

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Шагивалеев, Щетинин, Ярмухаметов

МПК: G11C 11/40

Метки: матричной, однородной, памяти, структуры, ячейка

...этомединичная информация на информационныхшинах 6 остается только в тех разрядах5 Оматрицы, на котооые одновременно считывались " единицы. В разрядах же, накоторые считывалса хотя бы один "нуль;,остаетса",нулевая информация.Операция ИЛИ выполняется одновре 55менной записью в одну ячейку 10 информации с различных информационных шин6. При этом, если хотя бы одна "единяца есть на любой из информационных шин 6, она записывается в данную ячейку 10,Операции перекомпоновки выполняютсяне ячейках 10, различные выходы которых эекоммутированыс информационнымишинами 6 других столбцов матрицы (нафиг. 2 см. нижнюю строку матрицы), Например, операции сдвигов вправо выполняются записью в эту строку по первымвходам ячеек с первой информационнойшины 6,...

Устройство для выбора информации из блока памяти

Загрузка...

Номер патента: 615538

Опубликовано: 15.07.1978

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Шагивалеев, Щетинин, Ярмухаметов

МПК: G06F 12/02, G06F 9/00, G11C 7/00 ...

Метки: блока, выбора, информации, памяти

...4, и сигналы микроприказов с его выходуправляют устройством в течение одного таьта работы, Это могут быть мнкроприказы загрузки констант на счетчики О н 11, пересылки данных по шинам 12 и 13 н т. п, действия по обработке информации, Достаточно сложные микропрограммы, как 1 в правило, имеют общие блоки стандартнойможно выполнять по микропрограмме вычитания, т 1 рервавее выполнение до ветви записи результата. В этом случае решение о прекращении операции принимается по колу команды. Команду умножения полуслов можно выполнять по микропрограмме умножения целых слов, прервав цикл по содержимому счетчиков. Иногда возникает необходимость проанализировать передаваемые по информационным шинам данные для принятия решения с ветвлений, например,...

Запоминающее устройство

Загрузка...

Номер патента: 613402

Опубликовано: 30.06.1978

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Шагивалеев, Щетинин, Ярмухаметов

МПК: G11C 11/00

Метки: запоминающее

...1 и 2 памяти и на коммутатор 8.Коммутатор 8 подключает к адресному входу дополнительного блока 2 памяти выход счетчика 7. Таким образом информация записывается одновременно в одноименные регистры обоих блоков 1 и 2 памяти по адресу, определяемому содержимым счетчика 7, Запись следующих операндов проводится аналогично, путем смены адреса записи на счетчике 7 загрузкой в него определенного поля следующей команды загрузки или увеличением содержимого счетчика 7 на единицу при загрузке массива. Продвижение счетчика 7 осуществляется по сигналу из блока 10 управления, После загрузки блоков памяти в обоих блоках одна и та же информация будет расположена в одноименных регистрах запоминающего устройства.В некоторый момент времени процессор ЭВМ, в...

Запоминающее устройство

Загрузка...

Номер патента: 613401

Опубликовано: 30.06.1978

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Шагивалеев, Щетинин, Ярмухаметов

МПК: G11C 11/00

Метки: запоминающее

...микрокоманд для активизации тех или иных цепей объекта управления.Последовательность ячеек блока памяти может представлять собой какую-либо подпрограмму, к которой обращается ряд программ. При этом вход в данную подпрограмму определяется адресом ее начала и может быть указан в программе, а адрес выхода из подпрограммы в каждом конкретном случае разный и определяется видом программы. Следовательно при входе в подпрограмму необходимо заранее задать адрес выхода,В устройстве возврат осуществляется следующим образом: перед входом в подпрограмму на регистр 7 с регистра 2, а именно с части его разрядов, называемых полем 3 констант, загружается адрес возврата. Каждая подпрограмма в последней своей ячейке содержит приказ приема адреса с регистра...

Ячейка памяти

Загрузка...

Номер патента: 486376

Опубликовано: 30.09.1975

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Шагивалеев, Щетинин

МПК: G11C 11/40

Метки: памяти, ячейка

...и 8запрещающий, С подачеЧ 10 па один из вкодов 11, 12 адресцого сигналасчитывания ца информационных шццак 2, 3 появляется соотвсгсгвующцй слцццчному значению сигнал. При поступлении адресного сигнала считывания па вкод 10 элемента 4 15 информация в шццс 1 устанавливается толькопри наличии строоирующего сигнала на входе 9. В случае подачи на вход 14 адресного сигнала считывания в шине 2 образуется инверсное значение кол, хранящегося в триггере 16.20 Информационные шины 1, 2, 3 могут обьслипяться с аналогичными шинами другцк ячсск системы.Иа входы 17, 18 ц 20 подаются адресныесигналы записи, ца вкоды 19 ц 21 -- стробиру ющие сигналы за 1 иси. Г 1 ри подаче, например,на вход 17 адресного сигнала записи сигнал с шины 1, соответствующий...