Аналоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социалистических РеспубликОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22) Заявлено 08.0280 (21) 28804 94/18-24 с присоединением заявки йо Государственный комитет СССР но делам изобретений и открытий(71) Заявитель 154) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относится к вычислительной технике и технике регулирования.В технике регулирования часто возникают задачи длительного хранения величины управляющего воздействия, например, хранение постоянного напряжения на управляющем входе кварцевого генератора, находящегося в кольце фазовой автоподстройки, при 1 О раэьвткании петли ФАП и других системах автоматического управления.Известно аналоговое устройство для хранения и выборки информации, кбторое состоит из двух каналов записи 15 информации. Информация в виде постоянного напряжения запоминается на двух интегрирующих конденсаторах, при этом величины емкостей выбираются разными, поэтому постоянные 20 времени разряда конденсаторов разные. Напряжения на конденсаторах сравниваются схемой сравнения, При рассогласовании двух напряжений со схема сравнения выдаются команды на 25 включение генераторов коротких импуль-сов, Короткие импульсы подаются на кон-. денсаторы и подзаряжают нх. Таким образом поддерживается равенство ф напряжений на конденсаторах 11 . 30 Недостатком данного устройства является невысокая надежность дли 8 тельного хранения постоянного напря жения, так как со временем напряжение на конденсаторах будет уменьшатьсяеНаиболее близким к предлагаемому по технической сущности является аналоговое запоминающее устройство, состоящее иэ интегратора, нуль-органа, ключа, преобразователя код"напряжение, реверсивного счетчика, логического блока, компаратора и генератора тактовых импульсов . первый вход интегратора является входом устройства, а второй вход соединен с выходом ключа. Выход интегратора, являющийся выходом устройства, подключен ко второму входу компаратора, первый вход которого подключен к выходу преобразователя код-напряжение, Информационные входы преобразователя код-напряжение соединены с информационными выходами реверсивного счетчика, а управляющий вход преобразователя подключен к выходу управления логического блока, другие выходы которого подключены ко входам реверсивного счетчика. Первый, Второй, третий и четвертый входы логического блока подключены соответственно к выход генератора тактовых импульсов, к выходу компаратора,.соединенному с сигнальным входомключа, к выходу нуль-органа, соединенному с управляющим входом:ключаи к выходу реверсивного счетчика.Первый вход нуль-органа подключен ковходу устройства, а второй к общейшине устройства 21,Недостатком данного устройстваявляется невысокая надежность длительного хранения запоминающего напряжения.В случае сбоя реверсивного счетчика в режиме хранения напряжениена интеграторе будет устанавливать.ся равным напряжению на выходе преобразователя, в результате отслеживания интегратора состояния реверсивного счетчика.Цель изобретения - повышение надежности устройства.Поставленная цель достигаетсятам, что в аналоговое запоминающееустройство, содержащее интегратор,первый вход которого соединен с первым входом нуль-органа и со входомустройства, ключ, выход которогосоединен со вторым входом интегратора, генератор тактовых импульсов,выход которого подключен к первомувходу блока управления, второй входблока управления соединен с выходом нуль-органа, второй вход. которого подключен к шине нулевого потенциала, выход блока управления соединен с первым входом реверсивногосчетчика, выходы которого соединены со входами преобразователя коднапряжение, компаратор, первых входкоторого соединен с выходом преобразователя код-напряжение, второй входкомпаратора подключен к выходу интегратора, выход компаратора соединенс третьим входом блока управления,введен пассивный элемент, один извыводов которого подключен к выходупреобразователя код-напряжение, другой вывод соединен с первым входомключа, второй вход которого со вторым выходом блока управления.На чертеже изображена функциональнаясхема предложенного устройства.Устройство содержит интегратор 1,нуль-орган 2 ключ, 3, генератор 4тактовых импульсов, блок 5 управления,реверсивный счетчик б, преобразователь 7 код-напряжение 7 ПКН 3,комцжратор 8, пассивный элемент 9и шину 10 нулевого потенциала.Устройство работает следующим образом.1При наличии входного сигнала срабатывает нуль-орган 2 и выдает. команду в блок 5, с которого выдаетсякоманда на размыкание ключа 4, интегратор 1 запоминает напряжениевходного сигнала. При этом срабатывает компаратор 8 и выдает команду. в блок 5 управления, разрешая работу цифровой следящей системы (генератор 4 тактовых импульсов, блок5 управления, реверсивный счетчик б) .На реверсивный счетчик 6 начинаютпоступать импульсы с выхода генератора 4 тактовых импульсов, до техпор, пока напряжение на выходе ПКН 7не станет равным напряжению на выходе интегратора 1. При этом по коО манде с компаратора 8 поступлениеимпульсов с генератора 4 на вход реверсивного счетчика б прекращается.При уменьшении входного сигнала15до "О" срабатывает нуль-орган 2 иэта команда проходит блок 5, при наличии одновременно с этой командойкоманды с компаратора 8, соответствующей совпадению напряжений навыходах интегратора 2 и ПКН 7, блоф ком 5 выдается команда на ключ 3,и выход ПКН 7 подключается черезпассивный элемент 9 и замкнутыйключ 3 ко второму входу интегратора 1. При этом на выходе интеграто 25 ра 1 поддерживается напряжение, рав -ное напряжению на выходе ПКН 7,В случае сбоя реверсивного счет-чика 6 на выходе ПКН 7 мгновенно изменяется напряжение, на элементе 93 О выделяется разность напряжений навыходе интегратора 1 и ПКН 7, срабатывает компаратор 8, по его командеблок 5 размыкает ключ 3, а реверсивный счетчик б описанным выше способом восстанавливает свое состояние,а, следовательно, и напряжение навыходе ПКН 7, равное напряжению навыходе интегратора 1,При равенстве напряжений на выходе ПКН 7 и интегратора 1 компаратор8 срабатывает, по его команде блок 5запрещает поступление импульсов нацифровую следящую систему и замыкает ключ 3. Таким образом, интегратор 1 будет продолжать поддерживать45 напряжение на выходе запоминающегоустройства постоянным,Обеспечение постоянного выходного напряжения с высокой точностьюдостигается путем выбора соответству 50 ющего значения постоянной временицепи разряда интегратора 1, а именно, такого, чтобы за время пересчетареверсивного счетчика б интегратор 1разрядился на величину, не превышающую величины напряжения последнегоразряда ПКН 7,Таким образом, при сбое реверсивного счетчика б от импульсных помех,сетевых помех, а также при кратковременном пропадании сети предложен 60 ное аналоговое., запоминающее устройство обеспечивает высокую надежностьдлительного хранения напряжения.Кроме того, предлагаемое запоминающее устройство может быть исполь 65 зовано для длительного хранения ин875464 Формула изобретения 10 Аналоговое запоминающее устройство, содержащее интегратор, пер. вый вход которого соединен с первым входом нуль-органа и со входом уст ройства, ключ, выход которого сое динен со вторйм входом интегратора, генератор тактовых импульсов, выход которого подключен к первому входу блока управления, второй вход блокауправления соединен с выходом нуль О органа, второй вход которого подключен к шине нулевого потенциала, выход блока управления, соединен со оставитель А.ехред Л. Пекарь ни ректор Г. Назаро едактор. Т иселев Подписноемитета СССРоткрытийсная наб., д.4/5 9356/78 Тираж 648 ВНИИПИ Государственного к по делам изобретений и 113035, Москва, Ж, Раушилиал ЦПП фПатент", г.ужгород, ул.Проектна 5формации в цифровом виде, Эта информация может быть записана в реверсивный счетчик 6, напряжение наинтеграторе 1 запоминается равным напряжению на выходе ПКН 7 и может храниться длительное время, причем в случае сбоя реверсивного счетчика 6, оно восстанавливается,входами реверсивного счетчика, выходы которого соединены со входами преобразователя код-напряжение, компаратор, первый вход которого соединенс выходом преобразователя код-напряжение, второй вход компаратора подключен к выходу интегратора, выходкомпаратора соединен с третьим входом блока управления, о т л и ч а ющ е е с я тем, что, с целью повиаения надежности устройства, в неговведен пассивный элемент, один извыводов которого подключен к выходупреобразователя код-напряжение, другой вывод соединен с первым входомключа, второй вход которого соединен со вторым выходом блока управления. Источники информаций,принятые во внимание при экспертизе1 Авторское свидетельство СССРР 649043кл.6 11 С 27/00, 1977.2. Ав то рское свидетель ство СССРР 628437, кл,С 11 С 27/00, 1977
СмотретьЗаявка
2880494, 08.02.1980
ПРЕДПРИЯТИЕ ПЯ В-2203
НОВИКОВ ГЕННАДИЙ ДАВЫДОВИЧ, КОЗОДАЕВ АЛЕКСАНДР ГЕОРГИЕВИЧ, КРАСНЕНОК ЕВГЕНИЯ ПЕТРОВНА, ЗАХРЯПИН МИХАИЛ БОРИСОВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналоговое, запоминающее
Опубликовано: 23.10.1981
Код ссылки
<a href="https://patents.su/3-875464-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>
Предыдущий патент: Регистр сдвига
Следующий патент: Аналоговое запоминающее устройство
Случайный патент: Корректирующее устройство для следящих систем