Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советскнх Соцнапистичесних Республнк(22) Заявлено 260479 (21) 2758028/18-24С ПРИСОЕДИИЕНИЕМ ЗаЯВКИ йо(5)м ц з О 11 С 11/00 Государственный комитет СССР но делам изобретений и открытий(54) БУФЕРНОЕ ЗАПОМИНАЮЦЕЕ УСТРОЙСТВО Изобретение относится к вычислительной технике.Известно буферное запоминающее устройство (БЗУ)., которое позволяет передавать информацию в одном направлении 1) .Недостаток данного устройства невозможность передачи информации в двух направлениях.10Наиболее близким по технической сущности к предлагаемому является БЭУ., обеспечивающее передачу,(прием) информации в двух направленияхОно содержит накопитель, входы которого подключены через первую 15 группу элементов И к входным шикам и к шинам записи, а выходные шины и нины считывания подключены через вторую группу элементов И к выходам накопителя, Формирователь адреса, 2 О подключенный через третью группу элементов И к адресным входам нако пителя, элемент ИЛИ.Фсрмирователь адреса в БЗУ состоит из датчика адреса записи и датчика считывания, выходы которых подключены ко нходам схем сравнения. Выход схемы сравнения подключен к первому входу элемента И, второй вход которого соединен с шиной сигналов считывания и с входом датчикакода адреса считывания, а выход подключен к первому входу элемента ИЛИ,второй вход которого соединен с шиной сигналов записи, а выход - с входом датчика кода записи 2),Недостатком БЗУ является то, чтоинформация, поступившая из каналасвязи и записанная в накопитель поадресам, формируемым датчиком адресасчитывания, вылодится на приемноеУстройство с некоторой задержкой приобращении к накопителю по адресам,формируеьым датчиком адреса записи.Величина этой задержки является переменной и зависит от сдвига междусостояниями датчиков адресов записии считывания и может быть равна нремени полного обхода накопителя, т.е.длительности цикла смены адресов.Указанный недостаток снижает быстродействие и оперативные нозможности БЗУ, особенно в случае применения БЭУ в аппаратуре связи.Цель изобретения - повышение быстродействия устройстна,Поставленная цель достигаетсятем, что буферное запоминающее устройство, содержащее накопитель,входы которого подключены через эле20 25 30 35 40 45 50 55 60 менты И первой группы к входным шинам, а выходы - через элементы И второй группы к выходным шинам, формирователь адреса, выходы которогоподключены через элементы И третьейгруппы к адресным входам накопителя,ополнительно содержит управляемыйенератор импульсов, входы которогоподключены к выходам элементов И второй группы, элемент И, первый входкоторого подключен к выходу управляемого генератора импульсов, элементзадержки, вход которого подключенк выходу элемента И и к входам элементов И второй группы, дополнительный формирователь адреса, вход которого подключен к выходу элементазадержки, элементы И четвертой груп"пы, первые входы которых подключенык выходу элемента И и к входам элементов И второй группы, а выходы -к адресным входам накопителя, схемусравнения, первый вход которой подключен к выходу дополнительного формирователя адреса, а второй вход - ксоответствующим выходам формирователяадреса, элемент НЕ,вход которого подключен к выходу схемы сравнения,а выход - ко второму входу элемента И.На чертеже представлена структурная схема предлагаемого устройства,Устройство содержит накопитель 1,формирователь адресов 2, элементыИ 3-4 первой группы, элементы И 5-6второй группы, элементы И 7-8 третьей группы, элемент ИЛИ 9, управляемый генератор 10 импульсов, элемент11 задержки, дополнительный формирователь 12 адресов, схему 13 сравнения, элемент НЕ 14, элемент И 15,элемент И 16 четвертой группы.На шины 17-18 поступает информация, подлежащая записи в накопитель,соответственно от передающего устройства и из канала связи, а нашину 19 - управляющие сигналы записи информации в накопитель из передающего устройства. На шину 20поступают управляющие сигналы считывания информации из накопителяв канал связи, Информация, считаннаяиз накопителя в канал связи, поступает на шину 21, а информация, считанная из накопителя в приемное устройство, - на шину 22. На шины 23и 24 поступают сигналы смены адреса,на шину 25 - управляющие сигналызаписи информации в накопитель изканала связи. Формирователь 2 адресов записи и считывания состоитиз блока 26 записи адреса, блока 27адреса считывания, блока 28 сравнения, элемента И 29 и элемента ИЛИ 30.Ввод-вывод информации в (из) накопитель , поступающей из (в) каналасвязи, осуществляется по адресам,которые вырабатываются формирователем,2 адресов, и через элементы И 7 и 8, на вторые входы которых подаются управляющие сигналы соответственно от шины 19 и от элемента ИЛИ 9.Блок 28 сравнения, элемент И 29,элемент ИЛИ 30, входящие в составформирователя адресов, обеспечиваютсравнение адресов в блоках 26 и 27адреса и их установку в положение,при котором адрес записи блока 26никогда не отстает от адреса считывания блока 27. Подгон аДреса записи осуществляется сигналом сменыадреса, Формирующимся на первой адресной шине 24 и поступающим черезэлемент И 29 и элемент ИЛИ 30 навход датчика 26, Считывание принятой из линии информации на выходныешины 22 обеспечивается входящимив состав устройства блоками 10-16.Датчик 10 формирует управляющие сигналы считывания с частотой, определяемой кодом на шине 22; при отсутствии информации в накопителе управляющие сигналы поступают с высокой, ограничиваемой быстродействием накопителя частотой; при наличии информации в накопителе управляющие сигналы поступают с низкой,ограничиваемой быстродействием приемного устройства частотой. Еслиадрес в формирователе 12 совпадаетс адресом в формирователе 2, то навход элемента И 15 с выхода блока13 сравнения через элемент НЕ 14поступает сигнал, разрешающий прохождение с генератора 10 управляющих сигналов на вход элемента И 15,на вход элемента И б и через элементзадержки 11 - на вход дополнительного формирователя 12 адреса, Присовпадении кодов на входах формирователей 12 и 2 с выхода блока 13 сравнения через элемент НЕ 14 навход элемента И 15 поступает сигнал,запрещающий прохождение сигналов сгенератора 10.Последовательность ввода и выводаинформации из накопителя 1 определяется управляющими сигналами на шинах 19,20 и 25, которые формируютсяв зависимости от состояния линиисвязи,В режиме Линия связи свободна информация может поступать по каналу передачи и по каналу приема, при .этом на шину 20 поступает сигнал, обеспечивающий считывание передаваемой в канал связи информации по адресу, определяемому формирователем 2 (блок 27), и ее вывод в канал связи по шине 21. На шину 25 поступает сигнал, обеспечивающий запись принимаемой из канала связи информации по адресу, который был опрошен и освобожден по сигналу, поступающему с шины 20 в предыдущем такте. На шину 19 поступает сигнал, обеспечивающий запись информациив накопитель по адресу, определяемо-( му формирователем 2 (блок 26).Сигналы смены адреса поступают на шины 23 и 24 поочередно, при этом частота поступления сигналов на шину 23 определяется частотой работы приемного и передающего аппаратов, (а частота поступления сигналов на шину 24 - скоростью передачи информации в линии связи.Считывание принятой из линии связи информации и ее вывод на выходные шины 22 осуществляется сигналами генератора 10 по адресам, определяемым формирователем 12.Благодаря тому, что генератор 10 управляется состоянием шины 22, до стигается минимальная задержка вывода из накопителя информации на приемное устройство.В режиме Линия связи занята передача информации в линию связи 20 и прием ее из линии связи отсутствуют, При этом управляющие сигналы на шины 20 и 25 и сигналы смены адреса на шину 24 не поступают. В данном режиме подаются управляющие д 5 сигналы на шину 19, а сигналы смены адреса - на шину 23При этом осуществляется запись в накопитель информации, поступающей на шину 17 от передающего устройства, и вывод принятой из канала связи информации на шину 22 в соответствии с сигналами датчика 10. При заполнении накопителя запись прекращается, Считывание информации из накопителя также прекращается, как только код адреса на выходе формирователя 12 совпадает с кодом адреса на выходе формирователя 2 (блок 27).Предлагаемое БЗУ может быть исгользовано в стартстопных синхронных 40 системах передачи (приема) информации, когда информация передается в двух направлениях с промежуточным хранением в памяти. При этом устраняется задержка в выводе принятой 45 из линии связи информации на приемное устройство (тем самым сокращается общее время доведения сообщения от источника до приемника информации) . Это особенно важно при передаче некоторых видов быстростареющей информации и при ведении переговоров двух абонентов связи.Формула изобретенияБуферное запоминающее устройство,содержащее накопитель, входы которого подключены через элементы Ипервой группы к входным шинам, а выходы - через элементы И второй группы к выходным шинам, формировательадреса, выходы которого подключенычерез элементы И третьей группы кадресным входам накопителя, о тл и ч а ю щ е е с я тем, что, сцелью повышения быстродействия устройства, оно содержит управляемыйгенератор импульсов, входы которогоподключены к выходам элементов Ивторой группы, элемент И,первыйвход котерого подключен к выходууправляемого генератора импульсов,элемент задержки, вход которогоподключен к выходу элемента И и квходам элементов И второй группы,дополнительный формирователь адресавход которого подключен к выходуэлемента задержки, элементы И четвертой группы, первые входы которыхподключены к выходу элемента И и квходам элементов И второй группы,а выходы - к адресным входам накопителя, схему сравнения, первыйвход которой подключен к выходу дополнительного формирователя адреса,а второй вход - к соответствующимвыходам формирователя адреса, элемент НЕ, вход которого подключен квыходу сравнения, а выход - ко второму входу элемента И.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 446052, кл. С 06 Р 5/00, 1971.2. Авторское свидетельство СССРР 583476, кл. С 11 С 11/00, 1976834766 Составитель С, Шустднко Техред Ж.Кастелевич Корректор М. Коста Редактор Л. филь Закаэ 4110/79 Тираж 645 Подписное ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5
СмотретьЗаявка
2758028, 26.04.1979
ПРЕДПРИЯТИЕ ПЯ Г-4812
СУЛИМОВ ЮРИЙ ВАСИЛЬЕВИЧ, ГОЛУБЕВ ВЯЧЕСЛАВ СЕРАФИМОВИЧ
МПК / Метки
МПК: G11C 11/00, G11C 19/00
Метки: буферное, запоминающее
Опубликовано: 30.05.1981
Код ссылки
<a href="https://patents.su/4-834766-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Усилитель считывания
Следующий патент: Элемент памяти
Случайный патент: Червячная машина для переработки высоковязких полимерных материалов