Аналоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 799013
Автор: Емельянов
Текст
третьими выходами генератора тактовых импульсов, выходИ элементов стробирования соединены с одними из входов интегрирующих усилителей, другие входы которых подключены к четвертым выходам генератора тактовых импульсов, выход пврвЬга интегрирующего усилителе через второй переключатель соединен со входами суммирующего усили-теле и выходом второго интегрирующего усилителя, выход третьего интегрирую О щего усилителя соединен через нуль- орган со вторым входом генвратора тактовых импульсов, выход четвертого интегрирукщега усилителя через третий переключатель совцинен с одним из входов первого ключа, выход которого 1 соединен с третьим входом третьего интегрирующего усилителя и вцхоцом второго ключа, вход второго ключа соединен со входом третьего и четвертого ключей и шиной напряжения пер- Щ ваго операнда, входы пятого к шестого ключей соединены с шиной напряжения второго операнда, выходы третьего н шестого ключей, соответственно подсоединены к выходам первого и ру четвертого элементов стробирования, вьосоды четвертого и пятого ключей савцинвнц со входами первого и чвтввртаго элементов стробирования, управляющие входы ключей соединены с пятыми выходами генератора тактовых импульсоа 14Нвдоста ток устрой ств а - . низ кое быстрацействие при выполнении множительно-двлительнцх операций .Цель изобретвния - повышение быстроцействия устройства при выполнении множительно-делительных операций .Поставленная цель достигается тем, что в устройство, содержащее накопитель, входы которого подключены к вы О ходам блока выборки адресов, блок записи, блок поочередной выдачи кодов адресов, первые входы которого соединены с информационными шинами устрой- ства, второй вход блока поочередНой 4 выдачи кодов адресов подключен к шине управления к к одному из входов генератора тактовых импульсов, первый выход которого соединен с третьим входом блока поочередной выдачи ко- ур ,цов адресов и одним из входов блока выборки адресов, другие входы которого соединены с выходами блока поочередной выдачи кодов адресов, четыре элемента стробиравания, причем один кз входов первого элемента стра-бирования соединен со вторым выходом генератора тактовых импульсов, суммирующий усилитель, выход которого соединен с выходом устройства, нуль- орган, шесть ключей, четыре разряд- бО нцх ключа, четыре интегрирующих усилителя, три переключателя режимов, при этом один из входов второго и третьего элементов стробирования соединены с выходом накопителя и через б 5 первый переключатель режимов с однимииз входов первого и четвертого элементов страбирования, другие входыэлементов стробирования соединены стретьими выходами генератора тактовыхимпульсов, выходы элементов страбирования соединены с оцними нз входовинтегрирующих усилителвй, другие входы которых поцключены к четвертым выходам генератора тактовйх импульсов;выход первого интегрирующего усилителя через второй переключатель режимов соединен со входами суммирующего усилителя и выходом второгоинтегрирующего усилителя, выход третьего интегрирующего усилителя соединен через нуль-орган со вторымвходом генератора тактовых импульсов, выход четвертого интегрирующего усилителя через третий переключатель режимов соединен с одним из входов первого ключа, выход которогосоединен с третьим входом третьегоинтегрирующего усилителя и выходомвторого ключа, вход второго ключасоединен со входом третьего и четвертого ключей и шиной напряжения первого операнда, входы пятого и шестого ключей соединены с шиной напряжения второго операнда, выходы третьего и шестого ключей, соответственно,поцсовдинены к выходам первого и четвертого элементов стробироэания, выходы четвертого и пятого ключей соединены со входами первого и четвертого элементов стробиравания, управляющие входы ключей соединены с пятыми выходами генератора тактовых импульсов, введены фиксатор уровня иседьмой ключ, причем первый входфиксатора уровня соединен с выходомустройства, выход Фиксатора уровнясоединен с первым входом блока записи,второй вход которого соединен с выходам устройства, при этом первыйвход которого соединен с выходомустройства, при этом первый вхоц седьмого ключа является аналоговым входом устройства, а выход его подключен к первому входу блока записи ивходу четвертого интегрирующего усилителя, управляющие же входы фиксатора уровня, блока записи и седьмого ключа соединены с шестыми выходамк генератора тактовых импульсов, соответственно,На Фиг . 1 - изображена схема устройства; на Фиг. 2 и 3 - временныедиаграммная, поясняющие работу устройства э режимах умножения одного записываемого числа на другое с последующей записью произведения и деления одного записываемого числа надругое с записью частного, соответственно.Устройство содержит накопитель 1(Н), блок 2 (БВА) зыборки адресов,блок 3 (БПВА) поочередной выдачи кодов адресов, блок 4 (УЗ) записи, фиксатор 5 (Ф) уровня, шину.б управле-. ния, интегрирующие усилители 7, 8, 9 и 10 (ИУ), нуль-орган 11 (НО), суммирующий усилитель 12 (АС), шины 13, 14 напряжений первого и второго операндов, разрядные ключи 15-18 (РК) входящие в интегрирующие усилители, элементы 19-22 (СС) стробирования, ключи 23-29 (К), генератор 30 (ГТИ) тактовых импульсов, переключатели 31 32 и 33 (П) режимов, контакты 34-38 переключателей 31, 32 и 33.Устройство работает следующим образом.Режим записи одного числа задает- ся положением переключателей 31, 32 и 33 и сигналом операции на шину 6 управления генератора 30 тактовых импульсов. Принцип записи соответствует известному принципу записи в элементы памяти с замкнутой структурой . В этом режиме работы постоянно замкнут ключ 29, и на выход блока 4 записи поступает записываемое число . Процесс считывания записываемого в накопитель 1 числа аналогичен известному, за исключением коммутации разрядными ключами 17, 18 запоминающих конденсаторов интегрирующих усилителей 9, 10 по заднему фронту импульса записи с целью подготовки выходного устройства к следующему такту считывания. Сравнение входной и выходной величин в блоке 4 записи и запись разности в накопитель 1 происходят по сигналам управления, выдаваевми генератором 30 тактовых импульсов,В режиме умножения одного записываемого числа на другое на шину б управления поступает сигнал задания операции . Генератор 30 тактовых импульсов, запускаясь по этому сигналу, обеспечивает совместно с переключателями 31, 32 и 33 в первый такт работы устройства одновременно считывание информации из накопителя 1 по второму адресу, вследствие чего на запоминающем койденсаторе интегрирующего усилителя 8 появляется напряжение О, пропорциональное по величине хранившемуся по второму адресу числу, и коммутацию ключом 29 входного напряжения О на вход интегрирующегО усилителя 7. Режим коммутации элемента 19 стробирования в режиме умножения одного записываемого числа на другое аналогичен режиму коммутации при считывании числа . Во втором такте в выходном устройстве осуществляется умножение одной аналоговой величины О на величину О,и иа выходе устрОйства появляется йапряжение, пропор" циональное О 02. Режим работы выхОД- ного устройства в этом такте аналогичен известному. Начиная со второго такта работы и до окончания процесса записи произведения двух чисел ключ 29 находится в разомкнутом состоянии . Сигнал окончания такта умножения поступает с нуль-органа 11 навторой вход генератора 30 тактовыхимпульсов и он формирует сигнал, пос)тупающий на управляющий вход фиксатора 5 уровня который запоминает и)хранит напряжение, пропорциональноеполученному произведению О 02. Поокончании процесса запоминания происходит сброс напряжения с запоминающих конденсаторов интегрирующих усилителей 7-10 с помощью разрядныхключей 15-18 и напряжение на выходеустройства становится равным нулю,В слЕдукщем такте работы по сиг налупоступающему на управляющий вход бло 1 ф ка 4 записив блоке 4 записи происходит сравнение подаваемой на егопервый вход величины О 02 и величинынапряжения О на выходе устройствавылв этот момент времени. В результате20 сравнения блок 4 записи формируетсигнал записи по первому адресу, пропорциональный О 02-0 ы,где Оэ0 . Вследующем такте работы происходитсчитывание по первому адресу, в ре;-,2 зультате которого на выходе устройства появляется напряжение О О -д; Огде д О - погрешность,возникающаяпри записи в элемент памяти по первому адресу в первом такте записи. Периодический режим считывания по первому адресу обеспечивается генератором 30 тактовых импульсов и переключателями 31, 32 и 33 .Следующий тактР аботы устройства - сравнение выходной величины 0 О -дО с величиной20 0 , хранимой в фиксаторе 5. Сравне-.ние производится в блоке 4 аписи р4 2п ипоступлении на его управляющий входсигнала с генератора 30 тактовых имПульсов и при наличии на его первом46 входе напряжения О 02 с выхода фиксатора 5 уровня, и напряжения О О -д,-дОсчитанного по первому адресу . В ревуэ льтате сравнения блок 4 записи формирует сигнал записи, пропорционалаль 4 йый б О, После второго такта записи,в элементе памяти накопителя 1 попервому адресу накапливается информация 0 О -д О,где д 2 0 - погрешность,возникающая при записи в элементЦиЯ 2-д,памяти по первому адресу во втором такте записи . В дальнейшем режим работыпериодичеи, т,е . происходит счнтыван ие. по первому адресу, сравнение счи- а.таиной Величины с хранимой на фиксторе 5 уровня, запись по первому адфф ресу и т .д . При этом, начиная со Второго такта записи, сброс напряженияс запоминающих конденсаторов интегриРукщих усилителей 9, 10 разряднымиключами 17, 18 с целью подготовки вы 9 ходного устройства к очередному тактусчитывания, производится по заданкомУ фронту импульса записи . Режимзаписи произведения записываемых чисел продолжается до тех пор, покаЯф О в 1-том такте записи не дсстигнет наперед заданной неличины погрешности записи.В предлагаемом устройстве для получения в накопителе 1 произведения одного записываемого числа на другое, находящееся в накопителе, необходимы такт считывания второго числа О, такт умножения О 02, и тактов записи произведения 0 0 с определенной погрешностью. В данном случае для записи произведения записываемых чисел необходимо и+2 тактов работы устройства . Сравнение требуемого количества тактов работы устройства с известным устройством, в котором требуется 2 и 3 тактов, свидетельствует о том, что предлагаемое устрбйство обладает повышенным быстродействием.В режиме деления одного записываемого числа на другое, находящееся в накопителе, на шину б управления поступает сигнал задания опера ции, Генератор 30 тактовых импульсов, запускаясь по этому сигналу, обеспечивает совместно с переключателями 31, 32 и 33 н первый такт работы уст- ройства считывания информации из на копителя 1 по второму адресу, вследствие чего на запоминающем кондей" саторе интегрирующего усилителя 8 появляется напряжение 02,пропорциональное по величине хранившемуся по второму адресу числу, и одновременно коммутацию ключом 29 на вход интег- рирующего усилителя 7 напряжения 04, Режим коммутации элемента 19 стробирования в режиме деления одного записываемого числа на другое анало 35 гичеи известному режиму коммутации при считывании числа, Начиная со второго такта работы и до окончания процесса записи результата деления, ключ 29 находится в разомкнутом сос тояник, Во втором такте работы в выходном устройстве осуществляется деление одной аналоговой величины О на вторую 0 и на выходе устройства появляется напряжение, пропорциональ ное ОО . Режим работы выходного устройства в этбм также аналогичен известному. Сигнал окончания такта деления поступает с нуль-органа 11 на второй вход генератора 30 тактовых щ импульсов, и он формирует сигнал, поступающий на управляющий вход фиксатора 5 уровня, который запоминает и хранит напряжение, пропорциональное полученному частному 0 3, По окончании процесса запоминанйя происк 5 ходит сброс напряжения с запоминающих конденсаторов интегрирующих усилителей 7-10 с помощью разрядных ключей 15-18 и напряжение на выходе устройства равно нулю,В следующем так те работы по сигналу, поступающему на управляющий вход блока 4 записи, происходит сравнение подаваемой на его первый вход величин О /0 и ве 21личины напряжения Оэ,и" нвкпда устТаким образ ройстве при ос но-делительных ваемыми числам ние быстродейсм, н предлагаемом устщестнлении множитель- операций над записыдостигается понЫшевия. зобретени мула оми н ающее уст рой ст -ко пи тель, входы ко -к выходам блокаблок записи, блоки колов алресон,Аналоговое зап о, содержащее на орого подключены ыборки адресов, оочередной выдач ройстна. В результате сравнения блок4 записи Формирует сигнал записи, пропорциональный, О /О О, где О,-О,В следующем такте работы происходитсчитывание по первому адресу, в результате которого на выходе устройства гоявляется напряжение О /О -о 01фгде Ф О-погрешность, возникаю:",ая призаписи в элемент памяти по первомуадресу н первом такте записи . Периодический режим считывания по первомуадресу обеспечивается генератором 30тактовых импульсов и переключателями31, 32 и 33. Следующий такт работыустройства - сравнениевыходной величины ЩО -6 0 с величиной И ,хранимой н Фйксаторе 5 уровня. В результате сравнения блок 4 записи вырабатывает сигнал записи, пропорциональный дО, После нторого такта записи н элементе памяти накопителя 1 попервому адресу накапливается информация О/О -дО,где КО- погрешность,возникающая при запйси в элемент памяти по первому адресу во втором такте записи, В дальнейшем режим работыпериодичен, т.е. происходит считывание по первому адресу, сравнение считанной величины с хранимой на фиксаторе 5 уровня, запись по первому адресу и т,д, При этом, начиная со второго такта записи, сброс напряженияс запоминающих конденсаторов интегрирующих усилителей 9, 10 разряднымиключами 17, 18 с целью подготовки выходного устройства к очередному такту считывания производится по заднему фронту импульса записи,В известном методе для записи частного от деления одного записываемого числа на другое необходимо 2 й +3такта работы устройства. В предлагаемом устройстве для получения в накопителе частного от деления одногозаписываемого числа на другое, хранимое в накопителе, необходимо и+2тактов работы . Сравнение количестватактов работы устройства, необходи-мых для выполнения операции деленияодного записываемого числа на нторое,хранимое в накопителе, позволяет сделать заключение о том, что предлагаемое устройство обладает повышенным быстродействием.первые входы которого соединены синформационными шинами устройства,второй вход блока поочередной выдачи кодов адресов подключен к шинеуправления и к одному из входов генератора тактовых импульсов, первыйвыход которого соединен с третьимвходом блока поочередной выдачи кодов адресов и одним из выходов блокавыборки адресов,другие входы которого соединены с выходами блока поочередной выдачи кодов адресов, че- Отыре элемента стробирования, причемодин из входов первого элемента стробирования соединен со вторым выходомгенератора тактовых импульсов, суммирующий усилитель, выход которогосоединен с выходом устройства, нульорган, шесть ключей, четыре разрядныхключа, четыре интегрирующих усилителя, три переключателя режимов, приэтом одни из входов второго и третье Ого элементов стробирования соединеныс выходом накопителя и через первыйпереключатель режимов с одними извходов первого и четвертого элементов стробнрования, другие входы элементов стробирования соединены стретьими выходами генератора тактовых импульсов, выходы элементов стробкроваиия соединены с одними иэ входов интегрирующих усилителей, другиевходы которых подключены к четвертым 30выходам генератора тактовых импуль"сов, выход первого интегрирующегоусилителя через второй переключательрежимов соединен со входами суммирующего усилителя и выходом второго иитегрирующего усилителя, выход третьего интегрирующего усилителя соединен через нуль-орган со вторым входом генератора тактовых импульсов,выход четвертого интегрирующего уси-лителя через третий переключательрежимов соединен с одним из входов первого ключа, выход которого соединен с третьим входом третьего интегрирующего усилителя и выходом второго ключа, вход второго ключа соединен со входом третьего и четвертогоключей и шиной напряжения первого операнда,входы пятого и шестого ключейсоединены с шиной напряжения второгооперанда, выходы третьего и шестогоключей, соответственно, подсоединенык выходам первого и четвертого элементов стробирования, выходы четвертого и пятого ключей соединены совходами первого и четвертого элементов стробирования, управляющие входыключей соединены с пятыми выходамигенератора тактовых импульсов, о тл и ч а ю щ е е с я тем, что, сцелью повышения быстродействия устройства при выполнении множительноделительных операций, в него введеныФиксатор уровня и седьмой ключ, причем первый вход Фиксатора уровня соединен с выходом устоойства, выход Фиксатора уровня соединен с первым входом блока записи, второй вход которого соединен с выходом устройства,при этом первый вход седьмого ключаявляется аналоговым входом устройства, а выход его подключен к первомувходу блока записи и входу четвертого интегрирующего усилителя, управляеэие же входы Фиксатора уровня, блока записи и седьмого ключа соединеныс шестыми, выходами генератора тактовых импульсов, соответственно. Источники информации,принятые во внимание при экспертизе1 . Авторское свидетельство СССРпо заявке М 2576368/18-24,кл. 8 11 С 27/001978.2. Авторское свидетельство СССРпо заявке Ф 2485267/18-24 (062722),кл. 6 11 С 27/00, 1977 (прототип), 799013799013Вг.гСоставитель О. ОрловРедактор В . Еремеева Техред Т.Маточка КОрректор И . МускаЗаказ 10080 7 е. Тирах 656 ПодписноеВНИИПИ Государственного комитета СССРпо делам иэобретеиий и открытий113035, Москва, Ж, Раушская наб д, 4/54филиал ППП Патент , г . Уагород, ул. Проектная,
СмотретьЗаявка
2739828, 26.03.1979
НОВОСИБИРСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙИНСТИТУТ
ЕМЕЛЬЯНОВ ЮРИЙ ДМИТРИЕВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналоговое, запоминающее
Опубликовано: 23.01.1981
Код ссылки
<a href="https://patents.su/7-799013-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>
Предыдущий патент: Аналоговое запоминающее устройство
Следующий патент: Аналоговое запоминающее устройство
Случайный патент: Машина для резки плодов