ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯ Сефэ Сфаетскик Сфциалистнчкки 1 РкпублнкК АВТОРСКОМУ СВ ВПЛЬСТВУ(2) Заявлено 110479 (21) 2751274/18-24 (51)М. Кл. О 11 С 11/02 с присоединением заявки йо(23) Приоритет 0305.78 Госуяарствениый комитет СССР ио дедам изобретеиий и открытий(088.8) Дата опубликования описания 230181(54) БЛОК ПАМЯТИ Изобретение относится к вычислительной технике и может быть исполь. зовано при построении схем считывания информацииИзвестен блок памяти, который со держит обмотки считывания, разделенные на секции, при этом несколько секций соединяются с входом усилите" ля считывания, например, через коммутируемые разделительные диоды 11,Недостатком такого блока памяти является его низкая надежность.Наиболее близким по технической сущности к предлагаемому изобретению является блок памяти запоминающЕго устройства, ссдержащий ферритовые сердечники, прошитые адресньааи и разрядками шинами, шиной считывания, разделенной на секции, усилители считывания, выходы которых; соединены с входами элемента ИЛЙ 121.Недостатком такого .блока памяти также:являетсянизкая надежность изза возникающих помех в процессе считывания информации.Цель изобретения - повышекие надежностц блока памяти.азанная цела достигается тем, что шины считывания, проходящие через ферритовые сердечники, прошитыа. 2разными адресными и разрядным шинами, соединены параллельно и подключены ко входам соответствующих усилителей считывания.% На чертеже представлена структурная схема блока памяти.Блок памяти содержит ферритовыесердечники 1-64, адресные шины 65-72,разрядные шины 73-80, шины 81-96 10 считывания усилители 97-100 считывания, элемент ИЛИ 101, группы шин102-105 считывания, выходную шину 106.Вины 81, 86, 91, 96 считывания,охватывающие феррктовые сердечники 15 1-4, 21-24, 41"44, 61-64 соответственно, прошитые разньйи группами адресных и разрядных обмоток 65, 66 и 73,74 у 67,68 и 75, 761 69,70 к 77,7871,72 и 79,80 соответственно. соединены параллельно в группу 102 к подключены ко входу усилителя 97 считывания.Аналогичнььс образом соединены вгруппы 103,104,105 шины считывания 25 82,87,92,93; 83,88,89,94) 84,85;90,95 соответственно и подключены кусилителям 93,99,100 считывания соот.ввтственно. Выходы усилителей 97"100считывания соединены со входами эле Мавта ИЛИ 101.Устройство работает следующим образом.При считывании информации подаются полутоки выборки в одну иэ адресных шин 65-72 и в одну из разрядных шин 73-80. Один из сердечников 1-64, в котором суммируются полутоки выборки, выбирается и наводит рабочий сигнал в соответствующей шине считывания одной из групп шин 102-105 считывания, при этом в других шинах этой же группы сигналы помехи не наводятся, так как полувыбранные вердечники не охватываются этими шинами, т.е. эти шины считывания выполняют Функцию шунтирующей нагрузки по отношению к шине,в которой наводится считанный 15 сигнал. Считанный сигнал состоит из рабочего сигнала, сигналов помех от полувыбранных сердечников и емкостных помех от полутоков выборки. Вследствие различной мощности рабо чего сигнала и сигналов помех, помехи шунтируются эффективнее рабочего сигнала, что приводит к увеличению отношения рабочего сигнала к сигналам помех. 25Считанный сигнал усиливается одним из усилителей 97-100 считывания и через элемент ИЛИ 101 подается на выходную шину 106. При этом коэффициент усиления должен быть больше, чем в том случаег когда к одному усилителю подключена одна шина считывания.Возможно параллельное соединение в группы и другого числа шин, начи ная с двух. Введение параллельного соединения шин считывания в группу по предлагаемому принципу позволяет за счет увеличения отношения рабочего сигнала к сигналам помех расширить область работоспособности блока памяти, а также соответственно уменьшить количество Упилителей считывания в блоке памяти;Формула изобретенияБлок памяти, содержащий элементыпамяти на ферритовых сердечниках,прошитые адресными и разрядными шинами во взаимно перпендикулярных направлениях, шины считывания, каждаяиз которых пропущена через группыферритовых сердечников крест-накрести усилители считывания, выходы которых соединены с соответствующими входами элемента ИЛИ, о т л и ч а ю щ ий с я тем, что, с целью.повышенияего надежности, шины считывания, проходящие через ферритовые сердечники,прошитые разныаи адресными и разрядными шинами, соединены параллельнои подключены ко входам соответствующихусилителей считывания,Источники информации,принятые во внимание при экспертизе1. Патент США 9 3487384,кл. 340-174, опублик. 1969. 2. Патент США М 3518640,кл. 340-174, опублик, 1970 (прототип) .799000 едактор Т. Кугрышева Заказ 1007 дписно илиал ППП фПатент, г. Ужгород, Ул. Проектная, 4 ВНИИПИ Госу по делам 13035, МосквСоставитель В. ВакарТехред Т,Маточка Корректор НШвыдка Тираж 656рственного комитета Сзобретений и открытийЖ5, Раушск ая наб.,

Смотреть

Заявка

2751274, 11.04.1979

ПРЕДПРИЯТИЕ ПЯ В-2129

РОСТОВЦЕВ ИГОРЬ КИРИЛЛОВИЧ, НОЗИК ИЗАЯ РАХМИЭЛЕВИЧ, ВАСИЛИШИН СТЕПАН МИХАЙЛОВИЧ

МПК / Метки

МПК: G11C 11/02

Метки: блок, памяти

Опубликовано: 23.01.1981

Код ссылки

<a href="https://patents.su/3-799000-blok-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Блок памяти</a>

Похожие патенты