Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 763970
Автор: Шабанов
Текст
Союз СоветскикСоциапистическикРеспублик ОП ИСАНИЕИЗОБЕИтИНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ои 263920(23) Приоритет по делам изооретений и открытийДата опубликования описания 18.09.80(72) Автор изобретения В К. Шабанов Московский ордена Трудового Красного Знамени электротехнический институт связи(71) Заявитель 1Изобретение относится к цифровой вычислительной технике, технике передачи цискретной информации и телеграфии, а более точно к аппаратуре ввода - ;вывода данных и сопряжения узлов, обладающих разным быстродействием,Известно буферное запоминающее устройство (ЗУ), соцержащее регистры памяти и сдвиговые регистры, соцержащие в каждом разряде каскац на ВЬ триггерах с элементами записи, управляющий каскад на ЯЬ -триггере и четырех элементах совпадения 11 ).Известно также ЗУ, содержащее в каждом каскаде регистр, выполненный на Э - триггерах, управляющий счетный триггер, элемент зацержки 2 ).Общими нецостатками этих устройств являтотся сложность их выполнения и большое количество элементов.Н аиболее близким из известных по технической сущности к предложенному является буферное ЗУ 31, содержащее кодовые регистры, информационные входы 2которых соединены со входами устройства, выходы коцовых регистров подключены к выходам устройства, управляющие вхоцы кодовых регистров соединеныс шиной записи и нулевым входом первоготриггера, единичные выходы триггеров соединены с первыми вхоцами элементовИ-НЕ, нулевой выхоц первого триггерасоединен с шиной сигнала контроля записи числа, шину сигнала стирания затописи, шину сигнала сброса и шину сигнала контроля наличия числа, соединеннуюс выходом последнего элемента И-НЕ,Нецостатком прототипа является сложность схемы, обусловленная применением15управляемых и мпульсных перезаписывающих генераторов.Цепль изобретения - упрощение буферно, го запоминающего устройства.20,Поставленная пель цостигается тем,что в устройстве третьи вхоцы элементов И-НЕ соединены с шиной записи,выход каждого элемента И-НЕ соециненс единичным входом последующего триг(54) БУФЕРНОЕ ЗАПОМИНАЮШЕЕ УСТРОЙСТВО5 10 15 20 25 30 35 40 50 55 гера, нулевым входом предыдушего триг-, гера и четвертым входом предыдущего элемента И-НЕ, четвертый вход пред-, . последнего элемента И-НЕ соединен с нулевым входом послецнего триггера имс шиной сигнала стирания числа. Выход последнего элемента И-НЕ соединен с шиной сигнала контроля наличия числа, нулевой вход первого триггера подключен к шине сигнала контроля записи числа, а вход установки в исходное состояние последнего триггера подключен к шине сигнала сброса.Сушность предлагаемого буферного ЗУ поясняется чертежом,на котором представлена функциональная схема устройства.ЗУ содержит кодовые регистры 1, выполненные на триггерах 2 триггеры 3, элементы И-НЕ 4, шину 5 сигнала контроля записи числа, шину записи 6, шину 7 сигнала стирания записи, шину 8 сигнала сброса, входы 9, шину 10 сигнала контроля наличия числа, входы 11 цля наращивания устройства, выходы 12.ЗУ работает слецуюшим образом. При поступлении импульса записи на шину6 производится запись числа в кодовые регистры 1 первого триггера 2 в результате чего опрокидывается триггер 3 исигнал с его единичного выхода разрешает срабатывание первого элементаИ-НЕ 4, При срабатывании, первогоэлемента 4 производится перезаписьчисла во второй триггер 2, опрокидывание второго триггера 3, возврат висходное состояние первого триггера2 и блокировка входа второго элемента И-НЕ 4. Сигналы с нулевого выхода второго триггера 3 и единичноговыхода первого триггера 3 после их опрокидывания возврашают первый элемент И-НЕ 4 в исходное состояние,При этом сигнал перезаписи заканчивается и разблокируется второй элементИ-НЕ 4. Дальнейшая перезапись числа происходит аналогично до каскада,вход элемента И-НЕ 4 которого заблокирован сигналом с нулевого выходатриггера 3 слецуюшего каскада. Приподаче сигнала стирания на шину 7последнего триггера 3 он опрокиць- вается в исходное состояние и вход прецыаушего элемента И-НЕ 4 блокируется. По окончании сигнала стирания второй элемент И-НЕ 4 разблокируерся и, если в предыдущем триггере 2 записано число, срабатывает. При этом осуществляется перезапись из предпоследнего триггера 2, опрокидывание последнего триггера 3, возврат в исходное состояние второго триггера 3, предпоследнего трыггера 3 и блокируется запись в него числа. Опрокицывание последнего триггера 3 и возврат в исходное состояние;предпоследнего триггера 3 возвращают выхоцными сигналами предпоследний элемент И-НЕ 4 в исходное состояние. При этом оканчивается сигнал перезаписи в последний триггер 2, разблокируется первый элемент И-НЕ 4 и разрешается перезапись в предпоследний триггер 2 и т,ц.При подаче сигнала на шину 8 последнего триггера 3 его триггер 2 опрокицывается в исходное состояние , разрешая перезапись числа из прецыцушего ,триггера 2. Поскольку второй элемент И-НЕ 4 при этом не блокируется, производится последовательный сдвиг в последний триггер 2 и стирание всей информации, хранившейся в ЗУ.Прецложенное соединение элементовпозволило исключить управляемые импульсные перезаписываюшие генераторы, а значит упростить, т.е. выполнить его целиком на интегральных логических элементах. Задержка продвижения числа в устройстве составляет 4 , при длительности импульса записи 3 гце " - время задержки срабатывания логического элемента.Введение дополнительной шины сбросаЗУ упрощает стирание информации во всех его каскадах, В этом случае для очистки устройства необходимо подать потенциальный сигнал на шину 8 вместо формирователя последовательности тактовых импульсов по шине стирания.формула изобретенияБуферное запоминаюшее устройство, соцержашее кодовые регистры, информационные входы которых соецинены со вхоцами устройства, выходы кодовых регистров подключены к выходам устройства, управляющие входы первого кодового регистра соединены с шинойозаписи и единичным входом первого триггера, нулевой выход каждого триггера соединен со вторым входом предыдущего элемента И-НЕ, а единичный выход - со вторым входом последующего элемента И-НЕ, и шины сигнала конт. Орловская Техрец Л. Рейвес Корректор Е ецак по целам изобретен35, Москва, Ж,аз 6292/45 Тираж 662 ВНИИ ПИ Государственного Поцписноекомитета СССР ий и открыт/5 аушская филиал ПЛП "Патент", г. Ужгороц, ул. Проектная, 4 роля записи числа, сигнала стирания числа, сигнала сброса и сигнала контроля наличпя числа, о т л и ч а ю щ ее с я тем, что, с целью упрощенияустройства, в нем третьи входы элементов И-НЕ соецинены с шиной записи, выхоц кажцого элемента И-НЕсоецинен с ециничным вхоцом послецующего триггера, нулевым входомпрецыцущего триггера и четвертымвходом предыдущего элемента И-НЕ,четвертый вхоц прецпослецнего элемента И-НЕ соецинен с нулевым входомпоследнего триггера и с шиной сигналастирания числа, выхоц послецнего элемента И-НЕ соединен с шиной сигнала 70 6контроля наличия числа, нулевой вхоцпервого триггера поцключен к шине сигнала контроля записи числа, а вход установки в исхоцное состояние последнего триггера поцключен к шине сигнала сброса.Источники информации,принятые во внимание при экспертизе1. Заявка ВеликобританииМ 1427993, кл. 6 11 С 19/00,опублик. 1973.2. Патент Франции % 2050467,кл. ( 11 С 19/00, опубл. 1970.З,Авторское свицетельство СССР
СмотретьЗаявка
2505572, 05.07.1977
МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ
ШАБАНОВ ВЛАДИМИР КОНСТАНТИНОВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: буферное, запоминающее
Опубликовано: 15.09.1980
Код ссылки
<a href="https://patents.su/3-763970-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Постоянное запоминающее устройство
Следующий патент: Аналоговое запоминающее устройство
Случайный патент: Устройство для контроля и коррекции информации