Патенты с меткой «запоминающее»

Страница 91

Буферное запоминающее устройство

Загрузка...

Номер патента: 1501167

Опубликовано: 15.08.1989

Авторы: Илясов, Исмагилов, Старцев, Фрадкин

МПК: G11C 19/00

Метки: буферное, запоминающее

...5, на вход Ъ/К" накопителя подается сигнал логической "1" - сигнал записи, выдается ответный сигнал ОЗП 23 во внешнюю среду, после чего возможноснятие входного сигнала ЗЗП. Затемпассивный уровень сигнала ЗЗП запоминается в триггере 3,При этом прекращается запись числа в накопитель 16, наращиваетсясчетчик 13, который теперь указывает на адрес следующегоцикла записи,разблокируется элемент 2.Установленный триггер 5 разрешамент 2 и выдается сигнал на выход25, индицирующий о наличии готовогоблока данных в накопителе 16,В случае поступления импульса34 Т на вход 21 происходит считывайие числа по адресу, определяемомусчетчиком 14. Цикл чтения аналогиченциклу записи, К концу цикла чтениясчетчик 14 наращен; триггер 6 сброшен,вследствие чего...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1501171

Опубликовано: 15.08.1989

Автор: Барашенков

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...- множество (и+1)-разрядных ко 2дов, содержащих единицу илиноль в (и+1) разряде, хотябы две единины (нуля) в разрядах, которым соответствуютвыходы элементов сравнения,связанных вторыми входамитолько с одним из многоразрядных накопительных элементов 3 накопителя 2 и нули (единицы) в остальныхразрядах,В(В, ) множество кодов, содержащихединицу в (п+1) разряде, а(и+1) разряде, а также нулии единицы.в остальных и разрядах, причем количество нулей (единиц) нечетно и меньше и/2.Множества В и В соответствуютмногократным ошибкам при чтении, в15 том числе и четным, информации одного из многоразрядных элементов 3накопителей 1 и 2 соответственно.Множества В,В и (В,В ) соответствуют ошибкам нечетной кратности20 при чтении информации первого...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1501172

Опубликовано: 15.08.1989

Авторы: Бисеров, Иванов, Мусин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...2 и дополнительным кодом адреса с выхода триггеров 12 и 13. По окончании цикла считывания в регистрах 3, 4 и 5 поразрядно устанавливается (при условии исправности блоков 1) одинаковая информация и через мажоритарные элементы 7 передается на выходы 22 устройства, Импульс с выхода 24 может быть использован для контроля окон1501172 чания обращения к устройству, Приотсутствии ошибок, т.е. при одинаковой информации поразрядно с выходов регистров 3, 4, 5 у формирователя 8 сигналов ошибки единица присутствует либо на выходе элемента И16, либо на выходе элемента НЕ-И 17,соответственно на выходе элементаНЕ-И 18 соответствующего разряда 10сигнал ошибки отсутствует,При наличии ошибки происходит несовпадение на входах как элементов И16, так и...

Частотно-селективное оперативное запоминающее устройство

Загрузка...

Номер патента: 1506483

Опубликовано: 07.09.1989

Авторы: Винниченко, Геращенко

МПК: G11C 11/42

Метки: запоминающее, оперативное, частотно-селективное

...отражение электромагнитных волн от замкнутых зеркальных поверхностей полостей 1 и 1 .Устройство работает следующим образом.При записи информации, поступающей пз внешнего устройства в блокуправления, а из блока управления вблок перестройки частоты, последнийФормирует на выходе побитовые сигналы напряжения для каждого слова, которые далее поступают на вход блокачастотно-перестраиваемого источника7 излучения. На выходе этого блокаодновременно формируются оптическиеИмпульсные сигналы фиксированных частот, количество которых равно МИ,собираемые светообъединителем 8 всуммарный оптический сигнал, которыйчерез светоделитель 9 и фокусирующиеобъекты 24 подается на входные оптические затворы 2 каждой из двухполостей накопителей 1....

Запоминающее устройство с контролем

Загрузка...

Номер патента: 1508287

Опубликовано: 15.09.1989

Авторы: Лисицын, Марголин, Туниманов

МПК: G11C 29/00

Метки: запоминающее, контролем

...на выходах дешифраторов 5 отсутствуют и обращение к накопителям группы 1 не происходитПри поступлении на первые управляющие входы дешифраторов 5 сигналаразрешения адреса на выходах дешифратора 5.(п+1) возникает сигнал,разрешающий Формирование сигналов выборки и записи только для выбранногонакопителя блока 1, На выходах остальных дешифраторов 5, соответствующих входам адреса выбранного накопителя, Формируется код адреса,аналогичный коду на вторых управляющихвходах этих дешифраторов. На остальных выходах, соответствующих входамадреса невыбранных накопителей, дешифраторов 5.15,п, потенциалостается неизменным,В режиме записи сигналом с выходаблока 3 ключи блока 2 открыты на прием информации с шины 9. Стробы выборки и записи,...

Оптическое запоминающее устройство

Загрузка...

Номер патента: 1509993

Опубликовано: 23.09.1989

Авторы: Алексашин, Борисов, Петров, Токарь

МПК: G11B 7/00

Метки: запоминающее, оптическое

...появляется сигнал рассогласования, управляющий серводвигателем 10, которыйперемещает каретку 2, При перемещении15095кареткй на выходе лазерного интерферометра 5 появляются сигналы, которыепроходят через блок 6 Формированияимпульсов сложения и вычитания н поступают в счетчик 7 текущего адреса,Состояние счетчика изменяется в соответствии с перемещением каретки, Привыходе на заданную дорожку показаниясчетчика соответствуют значению кодав регистре 20 преобразованного адреса, сигнал рассогласования на выходесхемы сравнения снимается. В устройство управления (УУ) выдается сигнал,указывающий, что каретка вышла назаданную дорожку,2. При наличии сигнала на линии Ьпроизводится коррекция показаний счетчика текущего адреса, На линиях В, Сили В...

Запоминающее устройство

Загрузка...

Номер патента: 1510010

Опубликовано: 23.09.1989

Авторы: Алдабаев, Беседовский, Диденко, Конарев, Прокопенко

МПК: G11C 11/00

Метки: запоминающее

...входу 27 поступает в блок 5,Элемент НЕЧЕТНОСТИ 59 в блоке 5 проверяет поступивший код на наличие ошибки и при ее отсутствии вы0010 Формула и з о б р 5151дает " 1", которая затем инвертируется элементом И-НЕ 61 и через триггер 62 поступает на выход 29 блока.На второй вход элемента И-НЕ 6 1 вэтом случае поступает также "1" снаходящегося в исходном состоянииэлемента НЕЧЕТНОСТИ 60,Таким образом, отсутствию ошибки при чтении соответствует "0" навыходе 29 блока 5. При наличии "1"на выходе 50 матрицы 32 и входе 9устройства реализуется режим записибита в блок 2. Причем запись битав блок 2 производится в два этапа,5 10 15 20 25 30 35 40 45 50 55 На первом этапе байт, в котором ,нужно изменить бит, пересылается из блока 2 в селектор 4 для замены...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1510012

Опубликовано: 23.09.1989

Авторы: Клепиков, Петровский, Шастин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...такимобразом, что при полностью исправном состоянии устройства на выходах блока 5 появится нулевая информация, а при отказе одного из блоков на выходах, .соответствующих искаженным разрядам, появится единичная информация, Локализация искаженных разрядов запоминающего устройства производится дешифратором 6 по информации с выходов блока 5 суммирования по модулю два.Например, при отказе первого основного блока 1 памяти и искажении информации всех его и разрядов едничная информация появляется надах 4 - 4, 5- 5дешифратортак как происходит несравнение имации, считанной с основных блок1, - 1памяти с информацией резного блока 2 памяти и блока 3 паконтрольной информации, При искажнии всех и разрядов второго осного блока 1 памяти единичная...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1510013

Опубликовано: 23.09.1989

Авторы: Скалабан, Штолик

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...в противоположное состояние. На первыхвходах элементов И 42-44 появляютсялогические уровни соответственно логической " 1", логического "0" и логической "1"Далее будут повтореныдействия, которые выполнялись припоступлении первого импульса записи(считывание), а затем действия,которые выполнялись при поступлениивторого импульса записи (запись) ит.д, Совокупность действий, которыевыполняются при поступлении двух импульсов записи (считывание и запись),назовем шагомПосле выполнения определенного числа шагов (после поступления определенного четного чис-,ла импульсов записи на вход 19 устройства) заканчивается первая частьконтроля, которая выполняется приподдержании на входе 22 устройствауровня логической "1",Затем начинается вторая...

Стековое запоминающее устройство

Загрузка...

Номер патента: 1513520

Опубликовано: 07.10.1989

Авторы: Грездов, Лещенко, Лобок, Шумада

МПК: G11C 19/00

Метки: запоминающее, стековое

...3 записи и один из счетчиков 4 или 9 записи, в зависимости отл наличия соответственно сигнала , или с перейдут в следующее состояние.Вход 19 записи устройства имеет приоритет по отношеншо к входу 20 чтения, т.е. при наличии сигнала запи 1513си одновременно с сигналом чтения будет происходить запись поступающей информации, чтобы исключить ее потерю.5Считывание информации, записанной в стек, производится следующим образом. При высоком уровне сигнала "Зались" и низком уровне сигнала "Чтение" на входах устройства блок 2 уп равления анализирует состояние стека, т.еналичие в нем записанной информации (сигнал 1 ) и наличие записанной информации на приоритетном уровне (сигнал 4 ). При наличии запи санной, но не считанной информации в...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1513521

Опубликовано: 07.10.1989

Автор: Чернышев

МПК: G11C 19/00

Метки: буферное, запоминающее

...и-и регистре 2 д (вовремя продвижения информации можетзаноситься в регистр 2 - 2новоеслово). При записи слова в последнийи - й регистр 2происходит следующее; триггер 3 +, устанавливается вединичное состояние, а триггер 3 -в нулевое состояние. Таким образом,низким потенциалом с нулевого выходатриггера 3, блокируется по третьей+1му входу элемент И 4и появляетсяразрешающий потенциал на втором входеэлемента И 4по окончании действия импульса с выхода элемента И 4на первом входе элемента И 4 , появляется также разрешающий потенциалс выхода элемента НЕ 5. При считывании информации на вход 10 подаетсяимпульс чтения, который поступаетна вход элемента НЕ 7 и четвертыйвход элемента И 4 на выходе элемента И 4 д+, появляется импульс...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1513523

Опубликовано: 07.10.1989

Авторы: Анцупов, Балакин, Карпова, Маркин, Финстербуш

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...блок 10 элементов ИЛИ,адресный вход 11 устройства, соответственно первый 12 и второй 13 входырежима работы устройств, вход 14 пуска устройства, информационный вход15, соответственно контрольный 16 иинформационный 17 выходы устройства,Блок 1 управления содержит регистр18 адресапостоянное запоминающееустройство (ПЗУ) 19, регистр 20 команд, дешифратор 21 команд, блок 22Формирования адреса, триггер 23 записи, триггер 24 теста, блок 25 коммутации эталона, триггер 26 ошибки и гене ратор 27 импульсов.Устройство работает следующим образом.Устройство имеет три основных режима работы. 351. "Работа" - осуществляется только запись и чтение информации в режиме пользования памяти.2. "Тест" - осуществляется проверкаработоспособности блоков памяти...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1513526

Опубликовано: 07.10.1989

Авторы: Королев, Николаев

МПК: G11C 29/00

Метки: запоминающее, резервированное

...13 поступает нулевой сигнал, а на вход 14 - единичный. 526 1 ОВ табл. 2 представлены все возможные случаи приема информации. Если в каком-либо слове есть ошибка, то на выходе того узла. сравнения, на который не поступило это слово, будет нуль, а на выходах других узлов сравнения - единица. Проинвертировав информацию с выходов узлов сравнения, получают распределительный код но-мера того слова, в котором была ошибка. Например, при наборе "110"неправильно принято третье слово. При попарном сравнении слов узел сравнения первого и второго слов выдает нуль, а остальные узлы сравнения выдают единицы. Проинвертировав данную информацию, получают код "001", что свидетельствует об ошибке в третьем слове. Аналогично выявляются ошибки и в других...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1517065

Опубликовано: 23.10.1989

Авторы: Зубцовский, Лупиков

МПК: G11C 19/00, G11C 29/00

Метки: буферное, запоминающее

...Прц это. пс положител 1 ному перепаду сигнала на выходе элеепт; 11( 11 срабатывает одновибратор 13, Выходной сигцал которого проходит через элемент ЛИ 7 ц уменьшает Еа )-дшццу соер:кц.ое счетчш(а 5, Псле чего сигнал )а выходе )31 еыента 10 .ацержки перел:сывает код лерг)ого воспроизнодимого идентификатора (тестовой последовательеости), считыгзаемь;:" ц 3 блока 2 па)лтп пО адресур сфсргро 3 цпому на счетч;ке 5 Б счетчик 3 1;.Екик образом, подготавлигзается наальяый ацрес чтсция пернсй цнформапз.о 1 се По(Сдовательиости, Чтение цпфсрмациоццых слои данной последоваесзьпостп ца Выходы 15 гстройстна гэоцзводис под Воздействием сггналов зо Б;)ду 1 упразлецця, Задним фроптсм сцгцала ца Выходе элемента 11 Л 1 6 процзводцтсл модификация...

Запоминающее устройство

Загрузка...

Номер патента: 1520592

Опубликовано: 07.11.1989

Авторы: Галилейский, Корнейчук, Марковский, Михайлюк, Осадчий

МПК: G11C 11/00

Метки: запоминающее

...вблоке 16 памяти не будет найдена ячейка с запоминаемым словом, что свидетельствует о том. что данное словозапоминается впервые. Тогда на неко 1тором и-шаге бинарного поиска, гдеп (1 оВИ+1 , достигается ситуация,когда в регистре 32 и счетчике 37оказываются коды чисел, отличающихсяна единицу (обозначим их соответственно М и М+1), тогда на выходе сум"матора 44 имеют 2 М+1, а на выходе2 М+1 1сдвигающего регистра 45--2=и+ - 1-м 1+ -1- м+Ф- и. врезультате блок 42 сравнения формирует на своем выходе единицу, посту"лающую на вход 51 блока 4 управления. Поступление данного сигнала свидетельствует о необходимости сдвигасодержимого ячеек блока 16 памяти,имеющих адреса от М+1 до Н, на одну ячейку вперед и записи нового запоминаемого слова в...

Способ л. в. гловацкого записи информации в доменное запоминающее устройство и доменное запоминающее устройство

Загрузка...

Номер патента: 1520593

Опубликовано: 07.11.1989

Автор: Гловацкий

МПК: G11C 11/14

Метки: гловацкого, доменное, записи, запоминающее, информации

...и и п, При подаче тока достаточной величины в шине 5 с номерамип и ипроисходит деление магнитного домена в адресном канале с номеромМ- и, после прекращения подачи тока в шину 7, полосовой домен в адресном канале сжимается под аппликацию8 до размеров стабильного зародыше 3 О вого ЦМД, а в магнитостатическихловушках в петлях 10 разрядных шинс номерами и и побразуются двастабильных ЦМД, Далее подают ток втокопроводящую пленку 2, например,35 в направлении стрелки А, достаточныйдля образования под правыми краямиперфорации 3 магнитостатических ловушек, После этого прекращают подачутока в разрядные шины и ЦМД перемеща-.ется в запоминающую ячейку (под правые края перфораций 3), а после прекращения протекания тока в пленке 2домен переМещается...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1520595

Опубликовано: 07.11.1989

Авторы: Александрова, Быстров

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...(" Обучение" ). Перед началом работы необходимо обнулить каждый счетчик 19, для этого на шину 9 поступает отрицательный импульс. 15На шине 5 выставляется и-разрядное слово, соответствующее вектору ф, На шине 6 выставляется ш-разрядное слово, соответствующее вектору А, Каждый 1. - й разряд слова А посредством блока 20 14 сравнения сравнивается с 1-м разрядом слова р(=1,п; д=д,ш). Положительный импульс по шине 7 разрешения записи поступает на соответствующие входы всех элементов 2 памяти, Если сравниваемые сигналы противоположны,то ча выходе элемента И 16 устанавливается низкий уровень, а на выходеэлемента НЕ 18 - высокий уровень, через элемент И 15 проходит положительный импульс, который, инвертируясь,на элементе НЕ 17, возбуждает...

Запоминающее устройство

Загрузка...

Номер патента: 1520596

Опубликовано: 07.11.1989

Авторы: Глыбин, Демченко, Семенов, Трофименко

МПК: G11C 19/00

Метки: запоминающее

...памяти,На информационный вход устройства поступает следующее информационное слово, Результат сравнениясовпадение, т,е, на выходе блокасравнения К-го канала "1", на выходеэлемента 2 "0", Сигнал совпадениячерез и элемент ИПИ 4 поступает навход триггера 5 и устанавливает егов состояние "1", а триггеры остальных блоков управления устанавливаются в состояние О. Так как на прямомвыходе мажоритарного элемента 2,триггера 5 - "1" и результат сравнения - совпадение., то сигнал ТИ 1 поступает на вход триггера 7 и устанавливает его в "1", что позволяет прохождение сигнала ТИ 2 на С-вход сдвигового регистра 1 для записи результата сравнения и установки триггера 5всех каналов устройства в исходноесостояние, а именно, последующего канала в состояние...

Стоковое запоминающее устройство

Загрузка...

Номер патента: 1520597

Опубликовано: 07.11.1989

Авторы: Лещенко, Лобок, Логвиненко

МПК: G11C 19/00

Метки: запоминающее, стоковое

...счетчика 4 сигнал ,д при. наличии информации наприоритетном уровне стека, Послеэтого соответствующий реверсивныйсчетчик устанавливает на адресныхвходах соответствующего блока оперативной памяти (13 или 14) адрес последней записанной информации на данном уровне стека. Дешифратор устанавливает разрешающий сигнал (Ч,или Чнизкого уровня )на управляющем входе выборки данного блока оперативнойпамяти, после чего адрес для считывания информации устанавливается на адресных входах накопителя 1, так какка управляющем входе второго коммутатора 6 присутствует сигнал высокогоуровня (К 2= 1). Для управления внешними устройствами выдается на управляющий выход 21 устройства сигнал"Считывание" низкого уровня (Ч О),В то же время адрес, по...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1520599

Опубликовано: 07.11.1989

Автор: Фролов

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...48коммутируется на контрольный выход26 устройства. При этом при чтениина выходе первого элемента И 6 образуются единичные импульсы, которыепоступают на вход 51 блока 18 кодирования и контроля для опроса схемы41 сравнения.Блок 18 кодирования и контроляосуществляет также кодирование иконтроль адресных и информационныхшин. Для кодирования по нечетностикаждая адресная шина 24 подключенана соответствующий вход блока 39свертки по модулю два, При четнойсумме единиц" на его входах на еговыходе формируется логический "0",а при нечетной сумме входных единицна его выходе образуется логическая"1", Аналогично происходит кодирование информации по шинам 25 данныхс помощью блока 40 свертки по модулюдва. Поскольку при записи информациина управляющих...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1522289

Опубликовано: 15.11.1989

Авторы: Красиков, Селиванов, Семенов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...6 уровень "1",который подается на затвор: элемента5 и стробирующий вход усилителя 8.Элементы 4,5 в состоянии низкой провоОдимости. Элемент 9 оказывается вклю-.ченным в обратную связь усилителя 8и разряжается его входным током и током утечки сток-исток элементов 4,5,Однако за счет того, что на .стоках 45и истоках элементов 4,5 напряжениеравно нулю, ток утечки отсутствует.В момент перехода из режима выборкив режим хранения на затворы элементов 4,5 подается дйфференциальный сиг нал управления, который может черезпроходные емкости затвор-сток элементов 4,5 изменить напряжение на элементе 9, Однако за счет того, что на стоках и истоках элементов 4,5 напряжение равно нулю, проиСходит полная компенсация сигнала управления через емкости...

Оперативное запоминающее устройство с коррекцией ошибок на основе мажоритарного декодирования

Загрузка...

Номер патента: 1522290

Опубликовано: 15.11.1989

Авторы: Березенко, Сушко, Фастов, Эннс

МПК: G11C 29/00

Метки: декодирования, запоминающее, коррекцией, мажоритарного, оперативное, основе, ошибок

...внешнейзаписи, а в режиме внешнего считывания ограничиться только непосредственным выполнением операций считыванияи исправления ошибки. Это позволяетповысить частоту обращений к ОЗУ в,режимах считывания,Как было сказано выше, цикл внешней записи данных в ОЗУ разбивается на последовательность операций считывания, модификации и записи. Счи" танная из блоков 1 и 2 информация поступает на элемент ИСКЛЮЧАЮЦЕЕ ИЛИ 8, и блоки 9 и 10, это позволяет восстанавливать в режиме внешнего. считывания значения выбранных битов в соответствии с уравнениями кодирующей матрицы итеративного кода, а в режиме внешней записи-значения сумм по модулю два этих величин и записываемого бита данных, поступившего на информационный вход 4 устройства. Это достигается...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1522291

Опубликовано: 15.11.1989

Авторы: Григорьев, Поляков, Сушко

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...преобразования данных для случаев записи в информационный разряд бита данных (напомним, что допускается наличие дефекта только в одном элементе памяти пары, в информационном нли в контрольном).По завершении преобразования считанных данных устройство переходит в режим повторной записи, Традиционным решением формирования сигнала на перезапись является использование в блоке синхронизации 18 третьего элемента задержки, задающего длительность этапа считывания. Однако в данном ОЗУ переход в режим перезаписи осуществляется автоматически, при срабатывании усилителя считывания 8 информационного разряда. Так, в отсутствие сигнала уровня "1" на управляющих входах усилителей считывания 8 и 9, иа всех их парафазных выходах поддерживаются...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1522292

Опубликовано: 15.11.1989

Авторы: Жуков, Лебедев, Хавкин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...ИЛИ 58 произведет запись данных в регистр 3 считываемого числа, которые к этому времени установятся на его входах. А через элемент задержки 69 установится на выходе устройства 78 в виде сигнала "Разрешение считывания", Сигнал с пятого выхода распределителя 26 установит триггер 45 в исходное состояние, тем самьи закончится цикл считывания.Записанные в регистр 3 даньые появятся на информационных выходах 76, Одновременно через открь 1 тый элемент И 8 блока 6 (так как триггер 41 находится в состоянии, соответствующем циклу считывания и на втором его выходе "1") они поступят на блок 10 и далее на накопитель, Это необходимо для того, чтобы произвести в первую половину накопителя верного значения данных, так как при первом считывании...

Динамическое запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1522293

Опубликовано: 15.11.1989

Автор: Васильев

МПК: G11C 29/00

Метки: динамическое, запоминающее, коррекцией, ошибок

...регистр 5 числа на информационный выход 16 ус гройства.5При наличии на первом выходе блока 3 формирования синдрома ошибкисигнала неисправимой ошибки он передается через третий коммутатор 8 навыход 21 и на вход признака неисправимой ошибки блока 12 управления.В этом случае считанная информацияне корректируется, а передаетсячерез второй регистр 15 числа наинформационный выход 16 и сопровождается сигналом ошибки на выходе 21.Если битдостоверности имеет единичное значение, то производится прямая передача считанной информациичерез второй коммутатор 7 и регистр 205 числа на информационный выход 16устройства. В случае обнаружения оди.ночной ошибки блоком 14 контроля по,модулю два считанная информация сопровождается сигналом .ошибки на...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1524093

Опубликовано: 23.11.1989

Автор: Уткин

МПК: G11C 19/00

Метки: буферное, запоминающее

...то режим третьего регистра 15 определяется сигналом на втором входе 23 задания режима устройства, При отсутствии сигнала на нем и, следовательно, на выходе элемента ИЛИ 11 третий регистр 15 находится в режиме записи инФормации, поступающей с выходов накопителя 2, а при наличии сигцала в режиме обнуленияПричем запись производится по положительному перепаду.15240С.геггуюггггггг цикл записи начинаетсяпрц поступлении очередного импульсацд вход 20 записи, Причем процессздц;гсзг гцгформации в каждую ячейку накопителя 2 и изменения состояния пер 5ного счетчика 9 аналогичны процессув предыдущем цикле,После поступления на вход синхрогцгзацгцг второго счетчика 1 О числа им 1 Опульсов, соответствующего инверсномукоду числа циклов, на его выходе...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1524094

Опубликовано: 23.11.1989

Авторы: Овчинников, Овчинникова

МПК: G11C 19/00

Метки: буферное, запоминающее

...управляет переключением второго мультиплексора 6 и коммутатора 7.Считывание в прямом направлении, В этом случае через второй мультиплексор 6 ца вход сумматора 5 поступает код числа М 8. На другой входпрсумматора 5 поступает двоичное число с выхода счетчика 3 записи, из которого вычитается код М 8. Результатпрвычитания с выхода сумматора 5 поступает на информационные входы счетчика 4 считывания и определяет первую ячейку блока 1, с которой начинается считывание. Количество бит информации, счцтацное из памяти, определяется числом тактовых импульсов ТИ СЧ. Для считывания в прямом направлении тактовые импульсы ТИ СЧ через коммутатор 7 подаются на вход "+1" счетчи 30 ка 4 считывания, При считывании в прямом направлении сигнал 9 выбран...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1525703

Опубликовано: 30.11.1989

Авторы: Привалов, Трофимов

МПК: G06F 12/16, G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...- это дает возможность работать блоку 2 и дешифратору 24 при напряжении питания нижеминимального значения по ТУ на этимикросхемы, поступая на вход 15 прерывания, переводит блок 2 в режим 20прерывания, поступая через элементИЛИ 16 на управляющий вход 17 переключателя 9, подключает вход источника питания блока 1 к выходу резервного источника 7. Блок 2 осуществляет обработку программы прерывания,заносит обрабатываемую информацию израбочих регистров блока 2, а такжеинформацию о факте выключения основного источника 6 в блок 1 и в концепрограмм обработки прерывания Формирует на соответствующих выходах (например, адресных и управляющих) команду, включающую дешифратор 24. Сигнал с выхода дешифратора 24, поступая через элемент ИЛИ 22,...

Буферное запоминающее устройство на полупроводниковых динамических элементах памяти

Загрузка...

Номер патента: 1525744

Опубликовано: 30.11.1989

Авторы: Гутерман, Колганов

МПК: G11C 11/401

Метки: буферное, динамических, запоминающее, памяти, полупроводниковых, элементах

...адрес) или триггера 25 (еслипоследнее слово имеет нечетный адрес), логическая "1" с выхода Ц, через элемент 2 ИЛИ 30 поступит на входС триггера 21. Поскольку в этомслучае на вход 1 этого триггера свыхода счетчика 20 слов) подаетсялогическая "1", то триггер 21 будетпереведен в состояние "1"Появляющаяся при этом на выходе "Запретзапроса слова" логическая "1" запрешает запрос нового слова, После возвращения триггера 39 в состояние"0" на выходе "Окончание операции"появляется логическая "1", что свидетельствует об окончании обменамассивом информации.Регенерация информации, хранящейся в элементах 64 памяти, осуществляется для каждого адреса строки сигналом БАБ, Адреса строк формируютсяразрядамиО - 71 счетчика 7 адресов регенерации....

Устройство для записи информации в программируемое постоянное запоминающее устройство

Загрузка...

Номер патента: 1529286

Опубликовано: 15.12.1989

Автор: Коган

МПК: G11C 16/08

Метки: записи, запоминающее, информации, постоянное, программируемое

...Уро"вень логической "1" снимается с третьего выхода пульта 11 управления ипоявляется на его втором выходе, нашестом выходе появляется уровень ло 5гического "О", Счетчик 22 сбрасывается, Режим программирования окончен,Если после воздействия на ППЗУ импульсов записи с генератора 8 ППЗУ незапрограммировалось, т,е, равенствопо импульсу с выхода элемента И 9 навыходе блока 1 сравнения не появилосьгенератор 8 запускается вновь и циклпрограммирования повторяется, При возникновении этой ситуации несколькораз подряд (количество определяетсяемкостью счетчика 6) уровень логической "1" с выхода счетчика 6 через элементы И 12 и ИЛИ 14 останавливает работу устройства и индицирует брак.Уровень логической "1" снимается стретьего выхода пульта 11...