Патенты с меткой «запоминающее»
Логическое запоминающее устройство
Номер патента: 1014036
Опубликовано: 23.04.1983
Автор: Кулаковский
МПК: G11C 15/00
Метки: запоминающее, логическое
...третьего регист венно со вторым входом второго эле 1014036мента И и нулевым входом четвертоготриггера и со входом стробированиявторой схеьы сравнения, установочный вход третьего счетчика подклю-,чен к первому входу первого элемента ИЛИ, первый и четвертый входыФормирователя эталонных импульсови входы седьмого регистра являются соответственно управляющим входом,эталонным входом и входами кода длины интервала устройства, выходы первого триггера, четвертого и шестого регистров и третьегр элемента И являются выходами устройства, второй вход второго элемента И является входом установки фазы устройства. 15На чертеже приведена структурная схема .предложенного устройства.Устройство содержит последовательно соединенные первый элемент ИЛИ 1,...
Постоянное запоминающее устройство
Номер патента: 1014037
Опубликовано: 23.04.1983
Автор: Дубовицкий
МПК: G11C 17/00
Метки: запоминающее, постоянное
...авходы соединены с входами регистраадреса старших разрядов и являютсяадресными входами устройства, первый вход блока управления являетсявхоДом устройства, содержит блоксравнения, входы первой и второйгрупп которого соединены соответственно с входами и выходами регистраадреса старших разрядов, а выходблока сравнения соединен с вторымвходом блока управления.На чертеже представлена функциональная схема предлагаемого устройства.Постоянное запоминающее устройство .содержит регистр 1 адреса старших разрядов , регистр 2 адреса65 Если блок 3 сравнения вырабатывает признак сравнения, возможно ускорение выборки из накопителя, З этом случае в регистре 1 хранится младших разрядов, входы которых соединены с входами первой группыблока 3 сравнения...
Запоминающее устройство
Номер патента: 1014038
Опубликовано: 23.04.1983
МПК: G11C 23/00
Метки: запоминающее
...логической "1". Перемещение шариков осуществляется электромагнитамиГБ.Недостатками известного устройства являются неудовлетворительная надежность и сложность конструкции.Рель изобретения - повышение надежности и упрощение устройства,Поставленная цель достигается тем, что в запоминающем устройстве, содержащем носитель информации, вы-" полненный в виде двух коаксиальныхподвижного со сквозными отверстиями для шариков и внутреннего неподвижного с продольной прорезью барабанов, узел записи, включающий группу электромагнитов записи, узел считывания, выполненный в виде фоторезисторов и размещенных внутри барабанов источников света, и узел стирания, включающий размещенные в про дольной прорези планку с отверстиями, диаметр которых...
Аналоговое запоминающее устройство
Номер патента: 1014039
Опубликовано: 23.04.1983
Авторы: Васильев, Покровский, Точиловский
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...ток, тем больше погрешность.,Уменьшение 35зарядного тока приводит к уменьшению быстродействия.Цель изобретения - повышение точности аналогового запоминающего устройства.40Поставленная цель достигается тем, что в АЗУ, содержащее накопительный элемент на конденсаторе, первая Обкладка которого соединена с шиной нулевого поте"циала, первый компаратор, один из входов которо-. го является входом устройства, первый зарядный элемент, первый вход которого соединен с выходом первого компаратора, второй вход первого зарядного элемента соединен с шиной 50 питания, выход первого зарядного элемента соединен с второй обкладкой конденсатора, шину смещения и шину управления, введены второй компаратор, формирователь тока 55 смещения, второй...
Аналоговое запоминающее устройство
Номер патента: 1014040
Опубликовано: 23.04.1983
Авторы: Абрамов, Давимука, Корытный, Лямин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...одна из обкладок которого бОсоединена с вторым входом первогоусилителя и выходом третьего ключа,выход первого усилителя соединен свходом третьего ключа и с одним извыводов первого пассивного элемен та, выполненного на первом резисторе, другой выводкоторого соединен с первым входом второго усилителя и одним из выводов второго пассивного элемента, выполненного на втором резисторе, другой вывод второго резистора соединен с выходом второго ключа и выходом второго усилителя, другая обкладка первого конденсатора соединена с шиной нулевого потенциала, введены второй накопительный элемент, выполненный на втором конденсаторе, четвертый и пятый ключи, входы которых соединены соответствен. но с выходом третьего ключа и выходом первого...
Запоминающее устройство
Номер патента: 1014042
Опубликовано: 23.04.1983
Автор: Конопелько
МПК: G11C 29/00
Метки: запоминающее
...Выходы 33 блока 8 коррекцииошибок, информационные входы 34, информационные выходы 35 и управляющийвыход 36.Блок 11 контроля содержит элементИЛИ 37, элементы И 38-40 и последовательно соединенные сумматоры 41по модулю два.Единичный сигнал на выходе элемента ИЛИ 37 говорит о наличии ошибки в считываемом слове, т,е. о том,что синдром 5 не равен нулю (5 у 0).Единичный сигнал на выходе 22 блокауказывает на то, что в слове произошла ошибка кратности один (с=1)при 5 ь 0, Синдром 540 и нулевой сигнал на выходе 22 указывает на появление ошибки кратности два (с=2)Единичный сигнал ;а выходе элементаИ 39 разрешает выдачу хранимогопризнака в регистре 12 на выход 26при опросе слова, содержащего двойную ошибку (с=2), и с хранимым синдромом первой...
Запоминающее устройство
Номер патента: 1015437
Опубликовано: 30.04.1983
Автор: Махов
МПК: G11C 11/00
Метки: запоминающее
...со вторым входом основного блока считывания, в него введены преобразователь аналог-аналог, дополнительный блок голографической памяти, блок перезаписи, преобразователь код-аналог, генератор кодовых временных отметок и дополнительный блок считывания, первый, выход которого является вторым выходом устройства, третий выход основного блока считывания соединен с входом блока перезаписи, выход которого соединен с первым вхо,цом дополнительного блока голографической памяти, второй и третий вхо,цы которого соединены соответственно с третьим выходом блока. записи и первым выходом преобразователя коданалог, первый вход которого является вторым информационным входом устройства, первый выход генератора ко- довых временных отметок .соединен со...
Буферное запоминающее устройство
Номер патента: 1015443
Опубликовано: 30.04.1983
Авторы: Белоусов, Дронов, Титарев
МПК: G11C 19/00
Метки: буферное, запоминающее
...16-18, триггеры 19 и 20, элемент21 задержки, информационные входы22, .первый и второй синхроиизирующие входы 23 и 24, информационные 35выходы 25, выход 26 "Запрет передачи" устройства, выход 27 "Запретфустройства, а также управляющийвход 28,Устройство работает следующим об Оразом.Перед началом работы устройствоприводится в исходное состояние врезультате чего .все триггеры 2 " - 2ив каждом регистре 1 - 1 , счетчик 81 Пи триггеры 19 и 20 находятся в исход-.ном, нулевом состоянии, в первыйразряд. регистра 7 записана ф 1". После этого устройство готово к работе.Затем на информационные входы 22устройства поступает первое информационное слово, сопровождаемоесинхроимпульсом СИ 1, поступающНм повторому синхронизирующему входу 24,Это...
Аналоговое запоминающее устройство
Номер патента: 1015444
Опубликовано: 30.04.1983
Авторы: Анисимов, Давыдов, Лосев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...клю" чах и шинах положительной и отрицательной полярностей напряжения управления, а также преобразователя напряжения в периодическую знакопере менную функцию.Цель изобретения - упрощение устройства за счет сокращения .Узлов элементов, формирующих эоны захвата и преобразователя. 35Поставленная цель достигается тем, что аналоговое запоминающее устройство, содержащее интегратор, выход. которого соединен с первым входомпреобразователя напряжение - напряжение, вход интегратора соединен с выходом коммутатора, первый вход которого является входом устройства, второй вход коммутатора соединен с шиной управления, второй и третий входы преобразователя напряжение - 45 . напряжение соединены соответственно с шинами питания, выход Интегратора...
Аналоговое запоминающее устройство
Номер патента: 1015445
Опубликовано: 30.04.1983
Автор: Янгиров
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...элемент, один из выводов которого соединен с первым выходом основного блока памяти н с первым входом компаратора, второй итретий входы которого соединены свыходами второго переключателя тока,первый и второй выходы компаратора,соединены с входами усилителя, выхоДкоторого соединен с первым входомтриггера, второй. вход триггера соединен с пятым выходом блока управления, выходы триггера соединены свходаье первого преобразователя напряжение - напряжение, первый входвторого переключателя тока соедннецс выходом генератора задающего токавторой и третий входы второго переключателя тока соединены соответственно с выходами триггера, третИйвыход компаратора соединен с второйшиной напряжения смещения, другойвывод пассивного элемента соединенс...
Аналоговое запоминающее устройство
Номер патента: 1015446
Опубликовано: 30.04.1983
Автор: Хмелевский
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...Формирователя управляющих 35 импульсов, вход распределителяимпульсов соединен с первым входомделителя,частоты " с первым входомФормирователя стробирующих импульсов, с первым входом формирователя р аналогового сигнала й с входомвторого генератора опорного напряжения, информационные входы первого коммутатора соединены с выходами блока считывания, управляющийвход пеРвого коммутаТора соединенс выходом второго компаратора и с.вторым входом формирователя стробирующих импульсов, второй вход второго компаратора является входомустройства, выход Формирователяаналогового сигнала является выходом устройства, второй входФормирователя аналогового сигналасоединен с первым выходом первого,ключа, второй выход.)кжорого сое динен свторым входом...
Запоминающее устройство
Номер патента: 1016832
Опубликовано: 07.05.1983
Автор: Романков
МПК: G11C 11/00
Метки: запоминающее
...команда "Считать",а на вход 4 - код первого адреса.По переднему фронту первого сигналаобращения выполняются следующиедействия.В блоке 3 на основании полученнойкоманды "Считать" дешифратор 59фиг. 5 ) Формирует единичный уровеньна выходе 71 и нулевой уровень навыходе 72,На основании этОго элемента И 60формирует сигнал, который через элемент ИЛИ 66 поступает на выход 68,а через элемент ИЛИ 65 - на выход 4069. По сигналу с выхода 68 устанавливается в нулевое состояние регистр2 (фиг. 1). По сигналу с выхода 69заносится первый адрес в регистр 1.После этого подключается к работе 45дешифратор 7.По заднему фронту первого сигнала обращения, поступающегО по цепи(фиг. 3 ) через элемент. НЕ ЗЗ, в регистрах 23 на основании единичногоуровня на входе...
Запоминающее устройство
Номер патента: 1016834
Опубликовано: 07.05.1983
Авторы: Великовский, Топчан
МПК: G11C 11/40
Метки: запоминающее
...ИЛИ первой и.второй групп соответственно, одноименные выходы дешифраторов тактовых сигналов и дешифраторов сигналов записи-считывания соединены с входами Соответствующих элементов ИЛИ первой и второй групп соответственно, стробирующие входы дешифраторов тактовых сигналов и дешифраторов сигналов.записи-считывания подключены соответственно к вторым и третьим выходам соответствующих генераторов управляющих импульсов, входы дешифраторов тактовых сигналов, дешифраторов сигналов записи-считывания и входы первой группы входов схем сравнения подключены к выходам соответствующих регистров номера строки, входы регистров номера строки и входы второй группы входов схем сравнения подключены к соответствующим выходам регистра адреса,...
Запоминающее устройство
Номер патента: 1018150
Опубликовано: 15.05.1983
Авторы: Васильев, Мокрушина, Петров, Сумский, Суслов
МПК: G11C 19/00
Метки: запоминающее
...7, блок 1 О8 сравнения, формирователь 9 импульсов, блок 3 задания эталонного кодасостоит из регистра 10 и формирователя 11, регистр 2 сдвига выполненна раздельных. регистрах 12 и 13 15сдвига. Кроме того, устройство содержит шину 14 управления.В предложенном устройстве блок8 сравнения пр дназначен для сравнения по абсолютной величине двухкодовыхслов, одно из которых поступает с формирователя 9, а второе.с регистра 10.Блок 8 сравнения срабатывает приусловии равенства или превышениямодуля Функции по абсолютной величи-,не соответствукщего слова, хранящегося в регистре 10.Формирователь 9 представляет собой логический элемент определения,знакового разряда каждого слова, ЗОФормируемого аналого-цифровым пре-.образователем 1, и выделения...
Резервированное запоминающее устройство
Номер патента: 1018152
Опубликовано: 15.05.1983
МПК: G11C 29/00
Метки: запоминающее, резервированное
...подключены к первым входам элементов И первой группы и к одним входам элемента И, одни выходы адресного регистра подключены к одним входам сумматора и к вторым входам элементов И первой группы, выходы которых подключены к первым входам элементов ИЛИ, другие выходы первого регистра подключены к первым входам элементов И второй группы, вторые входы которых подключены к другим выходам адресного регистра, выходы элементов И второй группы подключены к вторым входам элементов ИЛИ, выходы которых подключены к входам дешифратора, выход блока контроля подключен к другому входу элемента И, другие входы сумматора подключены к выходам второго регист 1 эа, входы которого являются управлякщими входами устройства.На чертеже изображена функциональ....
Буферное запоминающее устройство с самоконтролем
Номер патента: 1019492
Опубликовано: 23.05.1983
Авторы: Комаров, Морозов, Трофимов, Филимонков
МПК: G11C 11/00
Метки: буферное, запоминающее, самоконтролем
...ошибки, выход которого соединен с первыми входами формирователей управляющих сигналов, управляющим входом формирователя сигналов считывания и вторым входом элемента ИЛИ, выход которого подключенк входу счетчика, а третий вход элемента ИЛИ - к тактовому выходуформирователя сигналов считывания,информационный выход которого соединен с управляющим входом выходного регистра и вторыми входами формирователей управляющих сигналов,третий вход и другие выходы которыхявляются соответственно управляющими входом и,выходом разрешения записи устройства, информационными входом и выходом разрешения считывания которого являются соответственно четвертый вход переключателя иуправляющий выход формирователясигналов считывания. На фиг. 1 приведена...
Динамическое оперативное запоминающее устройство
Номер патента: 1019493
Опубликовано: 23.05.1983
Автор: Кудреватых
МПК: G11C 11/00
Метки: динамическое, запоминающее, оперативное
...И первой группы соединены соответственно с входами основного и дополнительного счетчиков, выходы элементов И второй группы подключены соответственно к входам записи основного и дополнительного накопителей, выходы каждого из дополнительных счетчиков соединены с одними из входов соответствующего дополнительного мультиплексора, выходы которогоподключены к адресным входам соответствующего дополнительного накопителя, другие входы дополнительных мультиплексоров и совместно с входами дешифратора соединены с другими входами основного мультиплексора являются адресными входами устройства, входы регенерации дополнительных накопителей и вторые входы элементов И первой группы подключены соответственно к выходу и к входу формирователя сигналов...
Запоминающее устройство с защитой памяти
Номер патента: 1019494
Опубликовано: 23.05.1983
Авторы: Борисов, Двоеглазов, Корбашов, Работин, Рыжков, Рязанский
МПК: G11C 11/00
Метки: запоминающее, защитой, памяти
...устройства, выходами которого являются выход элемента НЕ и выходы накопителя, введены группа эле ментов И и элемент И, один из входов которого является управляющим входом устройства, а другой вход подключен к выходам элементов И группы, входы которых соединены с другими выходами регистра адреса, выход элемента И подключен к управляющему входу регистра числа, входы которого .соединены с выходами накопителя.На фиг,1 изображена функциональная схема предложенного устройства, на фиг.2 - то же, наиболее предпочтительного варианта выполнения блока управления.Устройство содержит ( фиг. 1) регистр 1 адреса, имеющий Р разрядов где Р - число разрядов кода адреса, группу элементов И 2 с и входами (где иР - целое число), дешифратор 3 адреса с К...
Буферное запоминающее устройство
Номер патента: 1019495
Опубликовано: 23.05.1983
Авторы: Довгаль, Колесников, Мельниченко
МПК: G11C 19/00
Метки: буферное, запоминающее
...быраспределение информации между модулями БЗУ по мере их заполнения.Целью изобретения является расширение области применения буферногозапоминающего устройства за счет егоотключения от канала обмена даннымипосле заполнения информацией.Поставленная цель достигаетсятем, что в буферное запоминающееустройство, содержащее накопитель,адресные входы которого подключенык выходам первого и второго блоковэлементов И, первый адресный счетчиквыход которого подключен к однимвходам первого блока элементов И иблока сравнения, второй адресныйсчетчик, выходы которого подключены к одним входам второго блока элементов И и к другим входам блока сравнения, выход блока сравнения подключен к одному из входов первого элемента И, другой вход которого...
Аналоговое запоминающее устройство
Номер патента: 1019496
Опубликовано: 23.05.1983
Авторы: Андреев, Бохонко, Давимука, Калынюк
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...что в режиме хранения входнойусилитель устройства имеет перегрузку по входу и при переходе устройства в режим выборки требуется время 15для восстановления входного усилителя от перегрузки и входа в нормальный рабочий режим.Наиболее близким к предлагаемомупо технической сущности является запоминающее устройство, содержащеерезистивный делитель напряжения,первый усилитель, инвертирующий входкоторого является входом устройства,а выход через ключ соединен с входом 25второго усилителя в цепь обратнойсвязи которого включен накопительный. элемент, выход второго усилителя соединен с неинвертирующим входом первого усилителя 2.Недостатком известного устройства З 0является его низкое быстродействие.В режиме хранения первый усилительне оХвачен...
Логическое запоминающее устройство
Номер патента: 1022220
Опубликовано: 07.06.1983
Авторы: Алдабаев, Диденко, Конарев, Перекрестов, Ручинский
МПК: G11C 15/00
Метки: запоминающее, логическое
...элемента ИЛИ, выход которого соединен с первым входом пятогоэлемента И, выход которого подключенк третьему входу первого элементаИЛИ, втооой вход пятого элемента Иявляется входом чтения устройства,входы дешифратора соединены с другими адресными входами блока памяти иявляются адресными входами устройства, выходом которого является выходблока памяти.На чертеже представлена функциональная схема предлагаемого логичес"кого запоминающего устройства.Устройство содержит блок 1 памяти,первый-пятый элементы И 2-6, первыйтретий элементы ИЛИ 7-9, элемент НЕ10, дешифратор 11 с выходами 12 и 13.На чертеже обозначены адресныевходы 14, вход 15 чтения, вход 16записи, информационный вход 17, управляющий вход 18 и выход 19 устройства,а также один из...
Буферное запоминающее устройство
Номер патента: 1022221
Опубликовано: 07.06.1983
Авторы: Качков, Кондратьев, Фирсов
МПК: G11C 19/00
Метки: буферное, запоминающее
...вхоце 49 устройства: устанавливается при записи каналом информации в память. На входе 50 устрой 45 ства устанавливается "1" в случае, если процессор обращается к памяти эа коман цой, а в случае обращения аа операндом устанавливается "0, Сигнал на управляю шем входе 47 запоминается сначала в триггере 14, а затем в триггере 17,Всякий раз, когца на оцном из вхоцных управляющих входов 47-49 устройства появляется "1", в регистр 4 заносится, ацрес колонки накопителя 5 ацресов. Изадресуемой колонки накопителя 5 адресов считывается И адресов, которые соответствуют информации, размещенной в у строках соответствующей колонки пако пителя 1. Затем в блоке 6 сравнения данные й адресов сравнивают с запрашиваемым ацресом, поступающим по...
Запоминающее устройство с автономным контролем
Номер патента: 1022223
Опубликовано: 07.06.1983
Авторы: Бородин, Егорова, Столяров
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...формирователей четности, одни из входов которых и информационные входы блоков памяти объединены и являются информационнымивходами устройства, информационнымивыходами которого являются информационные выходы блоков памяти, соединенные с одними из входов выходныхформирователей четности, введеныгруппы элементов И, ИЛИ и ИЛИ-НЕ,причем входы элементов ИЛИ-НЕ, ИЛИ и од" ни иэ входов элементов И первых группсоединены с информационными входамиустройства, другие входы входных формироеателей четности подключены соот-ветственно к выходам элементов ИЛИ-НЕпервой группы и элементов ИЛИ второйгруппы, входы которых соединены соответственно с выходами элементов ИЛИ-НЕпервой группы и элементов И первойгруппы, другие входы которых соединены с выходами...
Динамическое запоминающее устройство с самоконтролем
Номер патента: 1022224
Опубликовано: 07.06.1983
Авторы: Бруевич, Воробьев, Куликов
МПК: G11C 29/00
Метки: динамическое, запоминающее, самоконтролем
...на . 10001. В результате на входе элемей=та ИЛИ 24 окажется высокий уровеньнапряжения, на его выходе такжевысокий уровень, и устройство перейдет в режим считывания. Одновременноразрешается работа комапаратора 18путем подачи низкого потенциала наего управляющий вход. Таким образомв следующем цикле регенерации произойдет считывание нулевой ячейкинакопителя,б, содержимое которойчерез регистр 9 поступает на входыкомпаратора 18, а на другие входыподается истинное значение содержимого нулевой ячейки со счетчиков4 и 5. Комапаратор 18 производитпоразрядное сравнение информации и,если ошибки нет сигналы на еговыходах отсутствуют. Затем происходит считывание всех остальных ячеек накопителя 6 довыдачи импульсапереноса со счетчика 5,...
Запоминающее устройство
Номер патента: 1023393
Опубликовано: 15.06.1983
Авторы: Балахонов, Розанов, Цурпал
МПК: G11C 11/00
Метки: запоминающее
...через коммутаторы 4 и 5 подаются на адресныевходы накопителя 1, с которого поадресным шинам передаются на входынагрузочных элементов 2 и 3 соответственно.При подаче на входы 35 кода адреса, содержащего четное число единиц,происходит выборка одной из строкнакопителя 1, подключенных к ключамб (если нечетное, то выбирается одна из строк, подключенных к ключам 1)При подаче на входи 36 кода адреса, содержащего четное число единиц,происходит выборка одного из столбцовнакопителя, подключенных к ключам 14если нечетное, то внбирается столбец, подключенный к ключам 19) .При подаче на входы 35 и 36 кодаадреса, содержацего четное число еди"ниц, на входе 32 Формируется уровеньлогического нуля, при нечетном числеединиц - единичный уровень...
Двухканальное запоминающее устройство
Номер патента: 1023394
Опубликовано: 15.06.1983
Автор: Соколов
МПК: G11C 11/00
Метки: двухканальное, запоминающее
...блоки контроля, первый элемент И и блоки памяти, каждый из которых состоит 60 из накопителя, дешифратора адреса и регистра адреса, причем адресные входы первого и второго накопителей подключены соответственно к выходам первого и второго дешифраторов адреса, входы которых соединены соответственно с выходами первого регистра адреса и с выходами второго регистра адреса, управляющие входы первого и второго регистров адреса являются соответственно первым и вторым адресными входами устройства, введены второй элемент И, коммутаторы и элементы НЕ, причем выходы первого коммутатора подключены к входам первого регистра адресаа первый и второй входы - соответственно к второму и к первому входам второго коммутатора, выходы которого...
Буферное запоминающее устройство
Номер патента: 1024984
Опубликовано: 23.06.1983
Авторы: Гриц, Лупиков, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...управляющие выходы накопителейподключены ко входам третьей группы регистра состояния, выходы первой группы которых подключены ктретьим входам соответствующихблоков управления и ко входам элемента ИЛИ, выходы второй группырегистра состояния подключены кчетвертым входам соответствующихблоков управления, пятые и шестыевходы которых объединены и являются соответственно первыми н вторыми управляющими входами устройства, выходы третьей группы регистрасостояния подключены к входам второго блока приоритета, выходы которого подключены к седьмым входамсоответствующих блоков управления,восьмые входы блоков управленияподключены к другим выходам информационного регистра и являютсядругими информационными входами устройства, восьмые входы блоков...
Логическое запоминающее устройство
Номер патента: 1024988
Опубликовано: 23.06.1983
МПК: G11C 15/00
Метки: запоминающее, логическое
...Формирователя, четвертым и пятым входами и выходом которого являютсясоответственно второй и третийвходы и выход седьмого элемента И. н третью группу элементов И, первые входы которых попарно объединены и являются одним из управляющих входов устройства, другим управ. -ляющим входом которого являетсяпервый вход формирователя сигналовпереноса, второй вход которого подключен к пряьым выходам накопителей,а третий вход - к прямому выходувторого регистра числа и вторымвходам первого и четвертого элементов И третьей группы, вторые .входывторого, третьего, пятого и шестого элементов И третьей группы сое-динены с инверсным выходом второгорегистра числа, первые, вторые итретьи входы элементов ИЛИ подключены соответственно к выходам элементов...
Магазинное запоминающее устройство
Номер патента: 1026164
Опубликовано: 30.06.1983
МПК: G11C 19/00
Метки: запоминающее, магазинное
...,параллельного обмена данных между ;регистрами. увеличивает быстродействие многих алгоритмов обработки данных, записанных в магазинном запоминающем устройстве, которое ведет за собой широкое: применение магазинных запоминающих устройств в про" ектировании боЛьших, малых и микро- цифровых вычислительных машин.На череже представлена блок-схема магазинного запоминающего устройства.Устройство состоит из И по М-разрядных регистров и вентилей для парафазного соединения регистров, каждыйиз которых состоит из 2 И параллельно соединенных логических элементов И причем разрешающие входы регистров 2 с второго по предпоследнийсоединены с входами следующего попорядку возрастания номеров регистрасоединены с первым управляющим входом 3 устройства и...
Запоминающее устройство с автономным контролем
Номер патента: 1026165
Опубликовано: 30.06.1983
Автор: Урбанович
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...входами первого блока 7 считывания и первыми управляющими входами выходного блока 18, а также с вторыми входами третьих вентилей 19, первые входы которых соединены с выходами третьего сум матора 13 по модулю два, Выходы третьих вентилей 19 соединены с вторыми 20 входами регистра 21, первые. входы 22 которого подключены к первым выходам первого блока 7 считывания, 5 вторым входам вторых сумматоров 23по модулю два, второй выход 24 первого блока 7 считывания связан с вторым входом третьего сумматора 13по модулю два. Выходы регистра 21являются входами блока 14 кодирования. Выходы второго блока 9 считывания соединены с первыми входамипервых сумматоров 15 по модулю два,выходами связанных с входами 25 .блока 26 анализа отказов. Выходы 27...