Буферное запоминающее устройство

Номер патента: 1513521

Автор: Чернышев

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 51)4 С 11 С 19/ ЕТ И по ус ЬР ОСУДАРСТВЕННЫИ НОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМРИ ГКНТ СССР ОПИСАНИЕ ИЗ А ВТОРСНОМУ СВИДЕТЕПЬСТ(56) Авторское свидетельство СССР Р 974411, кл, С 11 С 19/00, 1980.Авторское свидетельство СССР В 551702, кл, С 11 С 19/00, 1975. (54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВ (57) Изобретение относится к вычислительной технике и может быть ис 2льзовано в буферных запоминающих тройствах в аппаратуре обмена дискретной информацией. Цель изобретения - повышение быстродействия устройства. Устройство содержит входной регистр 1, и регистров 2, п+2 триггеров 3, и+1 элементов И 4, и+1 элементов НЕ 5, (и+2)-й 6 и (и+3)-й 7 элементы НЕ, блок 8 элементов И, вход записи 9, вход чтения 10, первый 11 и второй 12 выходы готовности устройства. 1 ил.Изобретение относится к вычислительной технике и может быть использовано в буферных запоминающих устройствах в аппаратуре обмена дискрет 5 ной информацией.Цель изобретения - повышение быстродействия устройства.На чертеже представлена блок-схема буферного запоминающего устройства.Устройство содержит входной регистр 1, и регистров 2, (и+2) триггеров 3, (и+1) элементов И 4, (и+1) элементов НЕ 5(п+2)-й элемент 15 НЕ б, (и+3)-й элемент НЕ 7, блок элементов И 8, вход 9 записи, вход 10 чтения, первый 11 и второй 12 выходы готовности устройства.Устройство работает следующим О образом.Перед началом работы на шину сброса (не показано) (и+2) триггеров поступает импульс сброса и устанавливает их в нулевое состояние. Для запи си информации на вход 9 поступает импульс записи, по которому первое слово записывается во входной регистрВысокий потенциал открывает по первому входу элемент И 4, на выходе О которого появляется положительный ими л пульс длительностью с = с,+ ь т.е. длительностью, определяемой задержкой срабатывания элемента И 4, и триггера 31. Если длительность импульса записи о, +ьзто происходит установ триггера 3 в единичное состояние, что приводит к блокировке элемента И 4, если ьь +то триггер 3, будет в нулевом состоянии вви;ду того, что на его Нулевом входе установится единичный потенциал с выхода элемента НЕ б.Положительный импульс с выхода элемента И 4, поступает (кроме единичного входа триггера 3) на вход синхронизации регистра 2, и единичный вход триггера 3. Происходит перепись слова с входного регистра 1 в регистр 21 и установ триггера 3 в еди 0 ничное состояние. По окончании действия импульса с выхода элемента И 4 на первом входе элемента И 4 с выхода элемента НЕ 5 появляется разрешающий потенциал, срабатывает элемент И 45 на его выходе появляется положительл л ный импульс длительностью 1 = ь + с который поступает на вход синхронизации регистра 2, вход элемента НЕ 5 , нулевой вход триггера 3 и единичный вход триггера 3. Происходитперепись слова из регистра 2, в регистр 2, установ триггера 3 в нулевое состояние, а триггера 3 , вединичное состояние. Дальнейшее продвижение информации из регистра в регистр осуществляется аналогично. Обратная связь между элементами И 4,И 4 +, и НЕ 5 - НЕ 5 , компенсирует временной "разброс" параметров цепей записи регистров 2 - 2и временную последовательность сигналов записи с выходов элементов И 4,И 4 + , обеспечивая надежную перезапись информации из регистра в регистр.Очевидно, что продвижение информации осуществляется до тех пор, покапоступившая информация не расположится в последнем и-и регистре 2 д (вовремя продвижения информации можетзаноситься в регистр 2 - 2новоеслово). При записи слова в последнийи - й регистр 2происходит следующее; триггер 3 +, устанавливается вединичное состояние, а триггер 3 -в нулевое состояние. Таким образом,низким потенциалом с нулевого выходатриггера 3, блокируется по третьей+1му входу элемент И 4и появляетсяразрешающий потенциал на втором входеэлемента И 4по окончании действия импульса с выхода элемента И 4на первом входе элемента И 4 , появляется также разрешающий потенциалс выхода элемента НЕ 5. При считывании информации на вход 10 подаетсяимпульс чтения, который поступаетна вход элемента НЕ 7 и четвертыйвход элемента И 4 на выходе элемента И 4 д+, появляется импульс длительностью С =24 +ь 5, поступающий на входы второй группы блока элементов И 8, вход элемента НЕ 5 ,единичный. вход триггера 3и нулевой вход триггера 3 и по окончании действия импульса с выхода элемента И 4 д появляется с выхода НЕ5 разрешающий потенциал на четвертом входе элемента И 4, происходит перепись последнего слова изрегистра 2 , в регистр 2,Далее произойдет продвижение информации изпредыдущих регистров впоследующие до. тех пор, пока последнее слово из регистра 2 перепишетсяв регистр 2. Если длительность сиг5нала "Чтение" 1 ) ьФ , + с 5 пто происходит установ триггера .3 + в . единичное состояние, что приведет к блокировке элемента И 4 если с с С 4 , + 1 то триггер 3будет в нулевом состоянии ввиду того, что на его нулевом входе установится единичный потенциал с выхода элемента НЕ 7. 15 Формула из обретения Составитель Ю.СычевТехред Л.Олийнык Корректор Н.Король Редактор Г.Гербер Заказ 6088/52 Тираж 558 ПодписноеВНИИПИ Государственного. комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 Буферное запоминающее устройство, содержащее п регистров (и - информационная емкость, и = 2,4,6 п 0), входной регистр, (и+1) триггеров, (и/2+1) основных элементов НЕ, (и+1) элементов И, блок элементов И, причем одноименные разряды регистров соединены последовательно, выходы и-го регистра соединены с входами первой группы блока элементов И, входы синхронизации регистров соединены с выходами соответствующих элементов И, информационные входы входного регистра являются информационными входами устройства, выходы блока элементов И являются информационными выходами устройства, выход х-го элемента И ( = 2,3..п+1) подключен к входу установки в "0" -го триггера и входу установки в "1" (д+1)-го тригге-ра, выход (и+1)-го элемента И соединен с входами второй группы блока элементов И, прямой выход -го триггера подключен к второму входу соответствующего элемента И, инверсный выход -го триггера подключен к тре" 13321 6тьему входу (+1)-го элемента И,вход синхронизации входного регистра является входом записи устройства, 5четвертый вход (и+1)-го элемента Иявляется входом чтения устройства,о т л и ч а ю щ е е с я тем, что,с целью повьппения быстродействия устройства, в него введены (и+2)-йтриггер, (п/2+2) дополнительных элементов НЕ, входы элементов НЕ соединены с соответствующими выходами элементов И, выход первого элемента Исоединен с входом установки в "1" 15 первого триггера, инверсный выходкоторого соединен с вторым входомпервого элемента И и является первымвыходом готовности устройства, выходх-го элемента НЕ подключен к четвер тому входу (1+1)-го элемента И и первому входу (1-1)-го элемента И, выходпервого элемента НЕ подключен к первому входу второго элемента И, выход (и+1)-го элемента НЕ соединен с 25 четвертым входом и-го элемента И,выход (и+1)-го элемента И соединенс входом установки в "1" (и+2)-готриггера, инверсный выход которогосоединен с третьим входом (и+1)-го 30 элемента И и является вторым выходомготовности устройства, вход записиустройства соединен с первым входомпервого элемента И и входом (и+2)-гоэлемента НЕ, выход которого соединен 35с входом установки в 0 первого триггера, вход чтения устройства соединен с входом (п+3)-го элемента НЕвыход которого соединен с входомустановки в "0" (и+2)-го триггера.

Смотреть

Заявка

4183092, 14.01.1987

ПРЕДПРИЯТИЕ ПЯ А-7418

ЧЕРНЫШЕВ ВАЛЕРИЙ СЕМЕНОВИЧ

МПК / Метки

МПК: G11C 19/00

Метки: буферное, запоминающее

Опубликовано: 07.10.1989

Код ссылки

<a href="https://patents.su/3-1513521-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты