Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 1319078
Опубликовано: 23.06.1987
Авторы: Александров, Кокаев, Коновалов, Слепышева
МПК: G11C 15/00, G11C 19/00
Метки: запоминающее
...2) управляющего чтением информации из триг 1319078Формула изобретения 45 50 55 гера 24, так и его обнулением, поступая навход элемента ИЛИ 25.Обнуление триггера 30 элемента памятиосуществляется после того, как будет считана информация из всех элементов 8 памяти данной строки матрицы и происходитих обнуление, элемент И 14 по сигналам свыходов элементов 8 памяти данной строкиматрицы сформирует высокий сигнал, покоторому элемент ИЛИ 31 устанавливает 10в нуль триггер 30. Формирователи 10 обнуляются по сигналу, сформированному элементами ИЛИ 18 после того, как осуществлено чтение информации из разрядов соответствующей строки.Формирователи 11 обнуляются по сигналу на шине 20, который формируетсяэлементом И 17 после того, как все...
Буферное запоминающее устройство
Номер патента: 1320846
Опубликовано: 30.06.1987
Авторы: Крупецкая, Мосиенко, Фураш
МПК: G06F 13/00
Метки: буферное, запоминающее
....1 - 1. М производится в режиме первый вошел - первый вышел и в режиме первый вошел - последний вышел.В первом режиме на первом выходе триггера 14 устанавливается единичный сигнал 1, который поступает на первые входы элементов 2 И - ИЛИ и совместно с сигналами НИ) о наличии информации с выходов триггеров 3,1 регистров 1 подготавливает элементы И 5 для выработки сигнала управления считыванием, Этот сигнал вырабатывается при поступлении сигнала считывания 2на вход 16 устройства и разрешает выдачу информации из соответствующего регистра 1 на информационные выходы 19 устройства.При каждом появлении сигналов НИ и НИ на соответствующих входах блока 13 индикации свободных регистров реверсивный счетчик 22 вычитает или прибавляет единицу к своему...
Аналоговое запоминающее устройство
Номер патента: 1320847
Опубликовано: 30.06.1987
Автор: Строцкий
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...В том же такте неинвертирующий вход ДУ 8 через второй замкнутый ключ коммутатора 4 подключен к шине нулевого потенциала, а выход через второй ключ коммутатора 3 - к его инвертирующему входу и конденсатору 11. При этом на конденсаторе 11 устанавливается напряжение, равное напряжению смещения нуля ДУ 8, т,е. Ду 8 в первом такте находится в.режиме самокоррекции.47 4 3 13208 ся местами (см.фиг.2). Запомненное на конденсаторе 10 (12) напряжение коррекции смещения нуля ДУ 7 (ДУ 9) в последующих после коррекции тактах изменяется с постоянной времени (=(К+ К ) С где С,о - емкость конденсатора 10. Однако постоянную времени разряда Ф можно сдеГлать достаточно малой поскольку при К , = 10 кОм величина (К. + К ) 10 составляет 1 МОм, а емкость...
Модульное запоминающее устройство с коррекцией ошибок
Номер патента: 1320848
Опубликовано: 30.06.1987
Автор: Корженевский
МПК: G11C 29/00
Метки: запоминающее, коррекцией, модульное, ошибок
...49 производит подключение отказавших разрядов к соответствующим разрядам регистра 30 числа, где производится их коррекция При этом на первый контрольный выход устройства 57 подается с выхода элемента 47 ИС"ЛЮЧАЮЩЕЕ ИЛИ сигнал одиночной модульной ошибки.При возникновении двойных модульных ошибок с любой разрядностью и в любых сочетаниях в информационных и контрольных разрядах устройством производится их обнаружение и формируется сигнал некорректируемой двойной модульной ошибки. При этом можетбыть несколько типов двойных модульных ошибок. Например, возникшая ошибка вызвала появление сигналов несравНения на одном или нескольких выходах первой и. второй. группы выходов блока 29 сравнения. В этом случае на выходе второго элемента 47...
Ассоциативное запоминающее устройство для дисплея
Номер патента: 1322375
Опубликовано: 07.07.1987
МПК: G11C 15/00
Метки: ассоциативное, дисплея, запоминающее
...формироваться путем увеличения на 1 значения счетчи. ка 3 адреса по счетному входу сигналом на выходе 14 блокаО. Таким образом, осуществляется запись информации в блок 1.В режиме чтения информации на выход 16 блока 10 формируется единичнь)й сигнал, и на выходы коммутатора 2 адреса подключаются выходы счетчика 4 адреса и (К+1)(Г - и+к)-е разряды счетчика 3. В (Г+1)-м разряле формируегся 1, д тдк как в исхолном состоянии счетчики 3 иадреса сброшены, в остальных разрялдх формируется 0, т.е. происходит выбор адреса первой (нулевой) ячейки маркерной (%+1) -й области блока 1 опердтив)ой памяти, в которой находится первое мдркерное слово, характеризующее первук область основного дисплейного файла (фиг. 6). Маркерное слово считывается из блока...
Постоянное запоминающее устройство
Номер патента: 1322376
Опубликовано: 07.07.1987
Авторы: Виглин, Клепиков, Петровский, Шастин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...6 памяти. Регистр 1 выполнен стробируемым, поэтомл ц цем хранится код модуля 6 памяти, к которому было обращение ц предыдущем цикле. Колы адресов модулей памяти предыдущего обращения и настоя. пгего поступают на входы блока 3 сравнения, на выходе которого вырабатывается признак сравнения или несравнеция, поступающий в блок 9 управления. Если вырабатываегся признак цесравцения, то это означает, что производится обрацсецие к другому модулю 6 памяти, блок 9 управления, вырабатываег импульс записи нового ксда адреса старших разрядов в регистр 1 Этот код через дешифратор 4 ссузцсств.зяет включение соответствую щго ключа из блока 7 ключей ц сгсуществляег ра решеццс выборки с ссптнстствуюцгсчс модуля 6 па 2мяти. Блок 9 управления стробирует...
Запоминающее устройство с обнаружением модульных ошибок
Номер патента: 1322377
Опубликовано: 07.07.1987
МПК: G11C 29/00
Метки: запоминающее, модульных, обнаружением, ошибок
...появляются сигналы несовпадения (на всех трех сразу, только на лнух из трех и,и нд одном из трех), коОрые поступдюг нд входы блоков 25 и 26.4 В блокдх 25 и 26 произволится выработкаНОМсРД (Н УНИтаРНОМ КОДЕ) ОтКДЗаНШЕГО МО- дуля 21- 2 о памяти, Затем по )кончании переходных процессов и к приходу сигнала строба на вход 31, в блоке 27 осу цест вл я я сравне Р си на Ов, поступив с б 0 кон 25 и 26, и н случае и.х несонпаления ид выходе блока 27 вырабатывается сигнал, например Лог. 0, наличия отказов, например, в двух модулях, который блокирует рдботу блока 29. В случае Отказа Одного из50 модулей 212 о н блоках 25 и 26 вцрзбатынзк)тся олинаковые номера отказавших моду.)ей и сигнал несовпадения на выхоле блока 27 не вырабатывается. Сигналы с...
Запоминающее устройство с самоконтролем
Номер патента: 1322379
Опубликовано: 07.07.1987
Автор: Урбанович
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...чр 1 с(н)тв( гстцук)пи( коч ау 11 Орь(, И чп р нс)5 к)ии( цхо. которых по и;1), и;ирич(р, сиг)ш, ,101 икой (.11 и)п(1. (1 Орх)1 рс)ц) 11 и 1 1 и 12 но сфорхроц)нн/ и /, прит(т- Н Ь Ч ( И Х 1 ВО 1) Ч Ц Ь) )И (,151 Н00 Г Н( Т("Гвц Н 0г, контро,ьныхицо,Ов. (.форчиронзнны( ткич обр;1 Оч колоныь с.инз 1 Ии(ьв)Кт(я 00 аса на и нкопит(ли 13 и 14Е р(.жи м( сиынь)ни 5 и нфорл( Ии ннакопите;151 1 Ор(ироц 1(, п),) 1 ) вновь осуп(л вляк) г форч проц;)ни, кдк и ц - жиче (циси, н;ьриных н снга гс Нун- иИх нч контро,)н)ых сичала 11 ри по;Нлснии опИбок л чеи нны( 1;)рь (нга гс Н(н иих копгрольны, и п)( и )Иых бигоц бу.ч ллицться ЕэОк) 21,асс,)н;)ц)иц;)нл истинное нзачпп ц;ри)( ных пмво,нц 40 В блокдх 23 и 21 спц,(ния проци г;1 нныконтро,)ьнь)( ихцо,...
Ассоциативное запоминающее устройство
Номер патента: 1324070
Опубликовано: 15.07.1987
Автор: Уланов
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...требуемой информации. 1 при С)А0 при С(А уПри В(А 0 при В- А где В - значение слова, хранимого в регистре 1.40Блоки 6 формируют выходные сигналы 2, удовлетворяющие соотношению 1 при В 1) С .О при В ( С Формула изобретения Сигналы выборки 1-го слова Ю формируется логическим блоком 7 в соответствии с нулевой функцией1 Л=ХУ/ХЪ/УЪ.Блок 8 анализа ответа в зависимости от 50 результата поиска формирует на выходе 18 сигнал, который поступает на входы коммутаторов 14 и 15. Одновременно значение поискового аргумента А подается на входы сумматоров 1 О, 12 и 15. Поисковый аргумент С подается на входы сум матора 10, коммутатора 14 и сумматора 13.С выхода сумматора 10 снимается разность величин поисковых аргументов, значение коИзобретение...
Ассоциативное оперативное запоминающее устройство
Номер патента: 1324071
Опубликовано: 15.07.1987
Авторы: Дичка, Зеебауэр, Иванец, Корнейчук, Марковский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, оперативное
...7 по входам 8, - 8 п и 13 в 1 подаются коды, хранящиеся на регистрах соответственно 1 и 16, На выходах 9. (1(г формируются потенциалы нулевого уровня, так как на выходах элементов ИЛИ 38, И 37 соответствующих узлов 30 г формируется потенциал нулевого уровня. На выходе 9 единичный сигнал формируется только в том случае, если на вход 8 подан сигнал единичного потенциала, т.е, если в устройстве хранится число, совпадающее с заданным, которое и является ближайшим большим, код его формируется на выходе 11 устройства, а сигнал на выходе 21 свидетельствует о том, что ближайшее слово найдено. Если на вход 8 подается нулевой потенциал (заданное слово не хранится в устройстве), то на выходах элемента и 37 и ИЛИ 38 узла 30, формируется единичный...
Запоминающее устройство
Номер патента: 1325564
Опубликовано: 23.07.1987
Авторы: Алешин, Барковский, Белов, Гуров, Ефимов, Устинов
МПК: G11C 17/00
Метки: запоминающее
...регистр 3 информация не записывается.При поступлении 1-го импульса 28 (Фиг, 3) на тактовые входы регистров 1 и 2, блока 10 памяти и счетные/входы счетчиков 8 и 9 происходит следующее. В блоках 1 О и 11 памяти эа 1 прещается выборка ячеек памяти. В регистр 1 записывается значение статис" тики хпоступающей на его информационнйй вход, Значение статистики Б 1; с выхода сумматора 7 записывает-.1 чся в регистр 2, Счетчик 8 переходит в У; -е состояние и определяет адрес У =3-1-й ячейки памяти блока 10 памяти. Счетчик 9 переходит в Е -е состояние и определяет адрес Е =1+1-йячейки памяти блока 11 памяти.При пропадании 1-го импульса 28 (Фиг. 3) на информационный вход регистра 1 поступает статистика х "1 ф 1 3+1-го элемента разрешения по времени,...
Буферное запоминающее устройство
Номер патента: 1325565
Опубликовано: 23.07.1987
Автор: Галкин
МПК: G11C 19/00
Метки: буферное, запоминающее
...устройства.На чертеже приведена структурнаясхема предлагаемого устройства.Устройство содержит накопитель 1,счетчик 2 адресов, блок 3 сравнения,вход 4 записи, вход 5 чтения, счетчик б адресов, элемент И-ИЛИ 7, элемент И 8, одновибратор 9, тактовыйвход 10, информационные выходы 1 иинформационные входы 12,Устройство работает следующим образом.Перед началом записи информациисчетчики 2 и б адресов устанавливаются в исходное состояние (цепи установки в исходное состояние перед режимом записи не показаны).При выполнении режима записи (на-,личие сигнала на входе 4 записи) импульсы записи с тактового входа 10устройства через элементы И 8 и ИИЛИ 7 поступают на тактовые входысчетчиков 2 и 6 адресов, Информация,поступающая на информационные...
Аналоговое запоминающее устройство
Номер патента: 1325566
Опубликовано: 23.07.1987
Авторы: Равер, Тимкин, Хильченко
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...режиме с общей базой и практически не влияют на быстродействие устройства, Таким образом, любое несоответствие напряжения на выходе18 напряжению на входе 16 (с учетомуказанного коэффициента передачи)приводит в первый момент к появлению сигнала на инвертирующем входе усилителя 1, который передается через каскады на транзисторах 11, 13 и 28 и 12, 14 и 26 на конденсатор 8, т.е. на вход повторителя 7, а в следующий момент точность установки выходного напряжения на выходе 18 определяется качественными характеристиками усилителя 1.Использование конденсаторов 9 и 1 О в цепи между входом усилителя 1 и входом каскадной схемы позволяет в Формула изобретения 1. Аналоговое запоминающее .устройство, содержащее повторитель напряжения, выход которого...
Аналоговое запоминающее устройство
Номер патента: 1325567
Опубликовано: 23.07.1987
Авторы: Иноземцев, Капранов, Равер, Тимкин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...11 и 12 комплементарными обеспечива-. ет симметричность передачи напряжений различных. полярностей, что ведет к повьппению быстродействия всего устройства и не требует дополнительных корректирующих элементов,Появление на входе 2 положительного напряжения переводит устройство в исходное состояние.,4 тя повьппевия точности в режиме хранения повторитель 3 может быть выполнен с использованием МОП-транзистора, Транзистор 29 генератора 8 тока должен иметь большой коэФФициент передачи по току.Повьннеьие быстродействия устройства обеспечивается за счет использованная двух (комплеменгарных) диФФеренциальных усилителей, балансного построения коммутатора 1 и за счет использования генератора 10 тока для компенсапии паразитного прохокдения...
Динамическое запоминающее устройство с коррекцией ошибок
Номер патента: 1325569
Опубликовано: 23.07.1987
Автор: Урбанович
МПК: G11C 29/00
Метки: динамическое, запоминающее, коррекцией, ошибок
...65 (фиг,4) и таким образом устанавливается местоположение ошибки, В сумматорах 64 ошибка корректируется. При поступлении следующего тактового сигнала скорректированное кодовое слово поступает в регистр 25, а синдром ошибки - на входы накопителя 14, Эта информация по единичным сигналам на выходах 5 и 8 блока 1 записывается по тому же адресу в накопители 10 и 14.Если в считанном из накопителя слове нет ошибок, а на выходах 36 - сигналы, отличные от нулевого (ошиб-, 25 ка из-за сбоя элемента памяти обнару" жена и скорректирована при предыдущем обращении к этой ячейке), то изменения информационных символов не происходит, а в соответствующие разрыды накопителя 14 записываются нулевыесимволы.В случае появления в считанномслове двух ошибок...
Запоминающее устройство с автономным контролем
Номер патента: 1325570
Опубликовано: 23.07.1987
Автор: Корженевский
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...15-17 эти сигналы сравниваются с сигналами С, -С и в результате получаются следующие значения. 55сигналов сравнения (несравнения)81 Б =О Бр=О Бш=11 Бя-=18=0. На выходах блока 18 сигналыБ =1. В блоке 40 производится срав,4 нение сигналов Би Я ,Б и Я Бо ф Б н БЭначения этих сигналов ф в рассматриваемом примере совпадаюти на выходе блока 40 формируется сигнал, указывающий, что ошибка произошла в блоке 1 памяти. Этот сигнал поступает на входы элементов И21, 22, соответствующих разрядамблока 1 памяти. На другие входы этих же элементов И 21, 22 поступают сигналы Б -Б, и сигнал ошибки с выхода 25 блока 20, т,е. на их входах присутствуют по три единичных сигнала. С выходов этих элементов И 21 единичные сигналы поступают на соответствующие...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1325571
Опубликовано: 23.07.1987
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...6 - адресными входами(1 О) устройства, вторая группа входов (и+З-гоп + ш + 2-го разрядов)счетчика 6 - входами (11) данных устройства, Синхровход счетчика 6 соединен с выходом генератора 12, Управляющий вход (" Счет/Установка ) счетчика 6 соединен с первым входом генератора 12 и является входом (13)Контроль/Работа" устройства. Входсброса счетчика 6 соединен Б-входомустановки первого триггера 14 и выходом блока 15 сброса, Выход старшегоразряда счетчика соединен с синхровходом первого триггера 14. Р-входвторого триггера 7 соединен с выходом блока 3 сравнения.Одновибратор 17 своим входом соединен с выходом сумматора 4 по модулюдва, а выходом - с третьим входом генератора 12 и синхровходом второготриггера 7, Одновибратор 17 осуществляет...
Запоминающее устройство с одновременной выборкой информации из нескольких ячеек
Номер патента: 1327182
Опубликовано: 30.07.1987
Авторы: Николаев, Раев, Храпко, Шакин, Шпаков
МПК: G11C 11/00
Метки: выборкой, запоминающее, информации, нескольких, одновременной, ячеек
...работает следующим образом,Генератор 3 вырабатывает последовательность тактовых импульсов Г(Фиг.2), поступающих на счетный входсчетчика 4, Информационные сигналыСТ 1 и СТ 2 с выхода счетчика 4 поступают на дешифратор 5 и управляющиевходы мультиплексоров 7 и 8. Дешифратор 5 Формирует четыре последовательности тактовых сигналов ТОТЗ,сдвинутые один относительно другогона один период импульсов Г, СигналыТОТЗ поступают на четыре тактовыхвхода Формирователей 6.Каждый формирователь 6 (Фиг.З)осуществляет привязку переднего изаднего Фронтов разрешающего сигналак передним Фронтам тактовых импульсов с помощью инвертора 13 и трехтриггеров: фиксирующего 14, Формирующего 15 и буферного 16 (Фиг.4).Сигналы СТ 1 и СТ 2, управляющие работой...
Последовательное буферное запоминающее устройство
Номер патента: 1332383
Опубликовано: 23.08.1987
Авторы: Горбель, Околотенко, Петренко, Семененко, Сидоренко
МПК: G11C 19/00
Метки: буферное, запоминающее, последовательное
...такое, что счетчик 13 под воздействием многократных тактовых импульсов достигает своего конечного состояния - на выходах всех его разрядов устанавливаются логические единицы, то элемент И 18 открывается и на его выходе появляется уровень логической единицы, который, поступая на вход А ) .В второго блока 8 сравнения, вызывает появление на его выходе сигнала логической единицы. Этот сигнал блокирует элемент И 19 и открывает элемент И 22, в результате чего последующий синхроимпульс записи через элементы И 22 и ИЛИ 24 поступает на счетный вход регистра 5 адреса, который Формирует новый адрес для записи слова входной информации.Далее .устройство выполняет запись информации с выходов регистра 4 в основные, а состояния счетчика 13 - в...
Буферное запоминающее устройство
Номер патента: 1332384
Опубликовано: 23.08.1987
МПК: G11C 19/00
Метки: буферное, запоминающее
..."1" на входе 14устройства разрешает запись логической "1" в триггер 31. Так как на остальных входах элемента И 23 имеетсяуровень логической , сигнал загрузки поступает через элементы И 23,ИЛИ 27 на вход элемента ЗЗ задержки.Задержанный сигнал осуществляет запись логической "1" в триггер 31,триггер запоминает признак операциизагрузки. Сигнал логической "1" через элементы И 5, ИЛИ 3 поступает напервый вход задания режима регистра2, что соответствует (таблица) режиму "сдвиг влево" регистра 2 управленияСигнал логической "1" с выходатриггера .3 поступает через элементИЛИ 28 и элемент 34 задержки на входсинхронизации регистра 2, Регистр 2 производит сдвиг логической "1" с входа 19 в последний разряд, переключая тем самым последний...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1332386
Опубликовано: 23.08.1987
Авторы: Березин, Маринчук, Онищенко, Сушко
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...частоты, построенного на триггере 20 и переключаемого по заднему фронту импульсагенератора 19. Формирование однократной ошибки в слове, записываемом в накопитель 4, выполняет инверторы 6 и 7 под управление. сигнала уровня "1" с выхода соответствующего разряда регистра 22, Исправление ошибки при считывании этого слова иэ накопителя 4 осуществпяет блок 9 коррекции. Факт исправления ошибки устанавливает схема 26 сравнения, причем сравнение разрешено только в режимесчитывания во время действия импульса генератора 17 (это обеспечивает достоверность считанных данных). Смена ошибочного бита происходит при сдвиге "1" в регистре 1 8 по заднему фронту импульса на выходе триггера 20, а переход к новому информационному слову (смена состояний...
Аналоговое запоминающее устройство
Номер патента: 1334181
Опубликовано: 30.08.1987
Авторы: Андреев, Андрух, Бохонко, Давимука, Калынюк
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...резисто 7ров 8 и 7 в делителе 4напряжения,"До этой же величины зарядится иконденсатор 11. 25 30 35 40 45 50 55 При переключении в режим хранения напряжение на конденсаторе 11 и на выходе устройства сохраняется на прежнем уровне, Средний вывод делителя 4 заземляется через замкнутый ключ 9, в результате чего разрываетсяобратная связь с выхода ВЫХ на вход ОУ 2 через делитель 4 и ОУ 1.Быстродействие устройства в режиме слежения определяется быстродействием ОУ и глубиной отрицательной обратной связи (ООС). При выбранных ОУ максимальное быстродействие обеспечивается при коэффициенте усиления, равном единице, т,е. при равных сопротивлениях резисторов 7 и 8 в делителе 4 напряженияС увеличением коэффициента усиления глубина ООС,. охватывающей...
Модуль для занесения информации в программируемое постоянное запоминающее устройство
Номер патента: 1336100
Опубликовано: 07.09.1987
Автор: Денискин
МПК: G11C 7/00
Метки: занесения, запоминающее, информации, модуль, постоянное, программируемое
...импульсапрограммирующего напряжения с первоговхода-выхода а блока 8 на второй входвыход в блока 8 и далее на соответствующий вход-выход адаптера 6. Происходит (или не происходит) запись в соответствующий разряд выбранной ячейкиППЗУ,Далее в формирователь 2 импульсовзаносится код, формирующий импульсы контролирующих напряжений. Эти импульсы свторого выхода блока 5 коммутации поступают на входы адаптера 6. Код с входавыхода адаптера 6 поступает на второйвход-выход в блока 8, на входе которогосохраняется код с выхода регистра 11 записи. 20 25 30 35 40 45 50 55 При совпадении сигналов на входе и втором входе-выходе в блока 8 на его первом входе-выходе а формируется сигнал прерывания, который через шину 9 прерывания поступает в блок 4...
Запоминающее устройство
Номер патента: 1336102
Опубликовано: 07.09.1987
Авторы: Ковалев, Лапаухов, Попкова, Сурженко, Чернов
МПК: G11C 11/00
Метки: запоминающее
...эле 40 мент И - ИЛИ 31 таким образом, что на еговыходе сигнал считывания появится задержанным на один цикл обращения к накопителю 4.Кроме того, сигналы с выходов эле 45мента ИЛИ 30 поступают на элементИЛИ - НЕ 23, выход которого являетсявыходом 24 готовности запоминающего устройства. При обнаружении конфликта на выходе 24 готовности устанавливается низкийуровень, который запрещает обращение от50 абонентов-источников на один цикл обращения к накопителю 4,Таким образом, в конфликтной ситуацииобращение на запись в накопителе 4 проходит без задержки, а обращение насчитывание и разрешение обращений от або 5 нентов-источников задерживается на одинцикл обращения к накопителю 4. Выходэлемента И в И 31 откроет соответствующий дешифратор...
Доменное запоминающее устройство
Номер патента: 1336105
Опубликовано: 07.09.1987
Авторы: Захарян, Красовский, Кузнецов, Леонтьев, Матвеев, Прохоров, Раев, Шотов
МПК: G11C 11/14
Метки: доменное, запоминающее
...адреса подпрограммы применительно к микропроцессорному комплекту К 1804 следующий. Если код микроинструкции равен О 01, два старших бита адреса подпрограммы поступают на схему 35 формирования адреса микрокоманды 40 из регистра 28 режима, в противномслучае - из регистра 24 микрокоманд.Содержимое регистра 28 режима передается через мультиплексор 33 по сигналу,формируемому с выхода логических схемИ 29, 30, 31 и НЕ 32. Схема 35 формирования адреса микрокоманды формирует адрес подпрограммы обслуживания того типа ДИМ, который используется в накопителе. Выполняется чтение текущего адреса в блоке 15 ДИМ. Управляющая информа ция, задающая временную диаграмму работы конкретного типа ДИМ, поступает от блока 37 микропроцессорных секций по группе...
Запоминающее устройство с многоформатным доступом к данным
Номер патента: 1336108
Опубликовано: 07.09.1987
Авторы: Аноприенко, Башков, Кухтин, Сербиненко
МПК: G11C 11/34
Метки: данным, доступом, запоминающее, многоформатным
...собой сигнал, инициирующий режим записи и считывания устройства. Если сигнал на пятом входе устройства имеет низкий уровень, то устройство находится в режиме записи. При этом на шестой вход устройства должны поступать синхроимпульсы записи. Низкий уровень сигнала на пятом входе устройства, имитирующий режим записи, поступает на четвертый вход блока 8 мультиплексоров кода адреса. Этот вход является управляющим. При низком уровне сигнала на управляющем входе блока 8 мультиплексоров кода адреса он переключается на прием информации с первого входа, который подключен к выходу блока 5 регистров. Таким образом, адреса в элементах памяти с выхода блока 5 регистров поступают на первый вход блока 2 памяти, так как выход блока 8 мультиплексоров...
Запоминающее устройство с многоформатным доступом к данным
Номер патента: 1336109
Опубликовано: 07.09.1987
Авторы: Аноприенко, Башков
МПК: G06T 1/00, G11C 11/34
Метки: данным, доступом, запоминающее, многоформатным
...значение формата, то при Г=2 запись производится в дополнительный блок 17 памяти, при Р=п+ 1 запись производится в дополнительный блок 17 памяти. При этом чем больше значение Р, тем большему числу ячеек присваивается записываемое значение слова данных. Для записи данных в первый регистр 1 формата записывается значение Г формата записи, в регистр 2 адреса заносится адрес ячейки, в которую производится запись, при Г) 1 соответствующее количество младших разрядов адреса при записи учитываться не будет. В первый регистр 3 данных заносится записываемое значение слова данных, после чего в устройство поступает сигнал Запись, по которому в соответствующий блок памяти заносится записываемое значение. При чтении данных из запоминающего устройства...
Запоминающее устройство на моп-транзисторах
Номер патента: 1336112
Опубликовано: 07.09.1987
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/40
Метки: запоминающее, моп-транзисторах
...входах 19 и 20 устройства, совпадает с ранее записанной в ячейку 1, то изменения состояния последней не происходит, и после того, как на выходе элементов 12 и 14 появится высокий потенциал, на выходе элемента 13 появится низкий потенциал, а затем на выходе инвертора 15 и выходе 21 устройства - высокий потенциал, что является признаком завершения переходных процессов. Если же информация, установленная на информационных входах 19 и 20 устройства, противоположна ранее записанной в ячейку 1, то происходит переключение последней. При этом, несмотря на высокий потенциал на выходе элементов 12 и 14, переключения элемента 13 не произойдет до тех пор, пока в ячейке 1 не установится требуемое состояние. В этом случае сначала на обеих шинах 16 и...
Буферное запоминающее устройство
Номер патента: 1336118
Опубликовано: 07.09.1987
Автор: Невский
МПК: G11C 19/00
Метки: буферное, запоминающее
...Слово записывается по данномуадресу, Код адреса записи первогослова 1-го направления с выходовблока 121 элементов И поступает навторые входы счетчика 41 с адреса считывания и входы блока 14 элементовНЕ, С выходов блока 141 элементовНЕ обратный код адреса записи поступает на вторые входы счетчика 61слов.Таким образом, в счетчике 4 Е адре.са считывания будет зафиксированадрес первого слова, предназначенного для 1-го направления (в данномслучае 001010), а в счетчике 61 с -слов количество слов, среди которыхМОжет оказаться информация 1-го напранления (в данном случае 110101).Среди ранее. записанных (до появления первого слова 1-го направления)5слов информации 1-го направлениябыть не может. Сигнал с выхода элемента 131 задержки поступает...
Аналоговое запоминающее устройство
Номер патента: 1336119
Опубликовано: 07.09.1987
МПК: G11C 27/00, H03K 17/00
Метки: аналоговое, запоминающее
...от источника напряжения -Е. В момент времени С, когда напряжение на выходе операционного усилителя 6 достигает значения наименьшего из оставшихся канальных напряжений (на фиг3 это напряжение У), срабатывает компаратор 17 четвертого канала. Элемент И 18 четвертого канала формирует аналогичным образом импульс, устанавливающий в единичное состояние КЯ-триггер 19 четвертого канала, закрывающий этот элемент И, Короткий импульс с выхода элемента И 18 четвертого канала через второй элемент ИЛИ 12 запускают в очередной раз первый формирователь 9 импульсов и триггер 15 сбрасывается в нулевое состояние, Ключ 4 эакрывается и завершается заряд конденсатора 5, что свидетельствует об окончании очередного процесса выборки дискретного значения...