Патенты с меткой «запоминающее»

Страница 98

Запоминающее устройство с тестовым самоконтролем

Загрузка...

Номер патента: 1695394

Опубликовано: 30.11.1991

Автор: Ермолин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем, тестовым

...из накопителя,3 в триггер9, с помощь 1 о положительного импульса, поступающего на вход 17, запись кода в регистр 5 и далее в накопитель 3,Таким образом, происходит считывание/запись (регенерация) ранее записанной информации - всех 1.При этом с помощью блока 7 контроляпроисходит контроль считанной информации. Режим "Считывание-запись "1" происходит до переброса в "О" К-разрядарегистра 2.5, После переброса в "0" К-разряда прекращается выработка импульсов элементомИ-НЕ 1 О, устанавливающих в "0" триггер 9,и он начинает работать как счетчик-сумматор по модулю 2 значений предыдущего ипоследующего состояний кодов накопителя3, генерируя проверочные последовательности, с помощью усилителей 4 и регистра5. Эти последовательности в виде...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1695395

Опубликовано: 30.11.1991

Авторы: Грибалев, Евстафьев, Кузьмин, Маслов

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

..."Разблокировка", который передается на вход коммутатора 4, разрешающего передачу сигналов адреса и управления в накопитель 6, Одновременно сигнал "1" с выхода формирователя 1 блокировки поступает на управляющий вход переключателя 3 и соединяет шину гарантированного питания с основным блоком 6 питания, который соединяется с накопителем 5 через ограничитель 8 тока.При поступлении запроса к блоку питания в коммутатор 4 поступает сигнал "Выбор кристалла", который подается на вход ограничителя 8 тока, внутречнее сопротивление которого уменьшается, при этом блок 6 питания подключается к входу "Питание" накопителя 5.При снижении напряжения и блока 6 питания ниже 4,5 В формир 1 на выходе формирует сигнал "0", к1695395 Составитель...

Оптико-механическое запоминающее устройство

Загрузка...

Номер патента: 1702428

Опубликовано: 30.12.1991

Авторы: Антонов, Борисов, Петров, Токарь

МПК: G11C 11/42

Метки: запоминающее, оптико-механическое

...носителей вокруг своих осей. Оптический блок записи-чтения может быть размещен внутри транспортного блока. 1 з,п, ф-лы, 1 ил,образующеи цилиндрическими носителями 3 информции. Блок 1 предназначен для записи и считывания лнформации, расположенной на боковой поверхчости носителя информации, и может быть выполнен по известной схеме, например как в устройстве- аналоге,Для уменьшения габаритов устройства блок 1 может быть расположен внутри роторного транспортного блока.Устройство работает следующим образом, Носители информации 3 приводятся во вращение приводом, расположенным в транспортном блоке 2 (на чертеже не показан), Привод, расположенный вне транспортного блока, устанавливает выбранный носитель информации под оптическую...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1702431

Опубликовано: 30.12.1991

Авторы: Гайворонский, Миронычев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...введением в устройство последовательно соединенных дифференциатора, пикового детектора, тактового генератора и распределителя. Для достижения сокращения времени записи на низкоскоростной терминал без потери информации записи оптимизируют, для чего количество временных интервалов, на которые разбивают период входного сигнала, устанавливают в соответствии с величиной максимальной производной входного сигнала, 2 ил. устанавливается частота следования тактовых импульсов генератора 5. Тем самым устанавливается требуемая разрешающая способность преобразования. При этом период входного сигнала разбивается на п дискретных отрезков. отстоящих друг от друга на период следования частоты тактового генератора 5, Начиная с второго периода...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1702432

Опубликовано: 30.12.1991

Автор: Семенов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...26 поступают на вход усилителя 4который обеспечивает компенсацию потерьсигналов в цепях устройства. С выхода усилителя 4.усиленный сигнал поступает на информационный вход накопительного элемента 5, соответственно на элемент 10 задержки, обеспечивающий зацержку сигнала на время 12 (поз.27), равное временному интервалу между вторым и третьим импульсами селектируемой входной кодовой группы 23. С выхода элемента 10 задержки сигнал, задержанный на время 12, поступает одновременно на информационный вход первого демодулятора 6 и на вход элемента 17 задержки, на выходе которого формируется сигнал 28, задержанйый на время 11 относительно переднего фронта, сформированного элементом 10 задержки первого импульса селектируемой кодовой группы(г 1...

Магнитное запоминающее устройство

Загрузка...

Номер патента: 1702433

Опубликовано: 30.12.1991

Автор: Ермолин

МПК: G11C 29/00

Метки: запоминающее, магнитное

...количество и место сбоя. Составитель С.Королев Редактор М.Кобылянская Техред М,Моргентал Корректор О,КравцоваЗаказ 4547 Тираж Подписное ВНИИПИ Государственного комитета по изобоетениям и открытиям при ГКНТ СССР 113035, Москва, К. Раушская наб 4/5 Производственно-издательский комбинат Патент", г. Ужгород, ул.Гагарина, 101 Изобретение относится к вычислительной технике, а точнее к запоминающим устройствам, и может использоваться вчмагнитных полупостоянных запоминающихустройствах. 5Цель изобретения - повышение надежности запоминающего устройства,, На чертеже изображена структурная схема устройства.Устройство содержит блок 1 памяти, 10блок 2 контроля, выполненный на одноразрядных счетчиках 3, вход 4 сброса, тактовыйвход 5, выходы б...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1705870

Опубликовано: 15.01.1992

Авторы: Бородавко, Уханов

МПК: G11C 11/00

Метки: запоминающее, оперативное

...1(к 30 о,М), Код старше(1 части 2 адресного,".агистра 1 делится на две части по Кразрядов /Одна часть соотетствует л;падшей, а другая - стаощей части разрядовкода/. В преобразователе 12 код с выхода 25млады а,т части 3 адоесного рагистрз 1 суммируется с суммой двух частей старшей части 2 адоесного регистра 1,зависимости От значения преоэразОванного кода младшей части е реса осуществляетсч перераспределение данных ипреобра; овъч 0 ад)есов сташ-.т части 2Эд)ее с ГО регистоа 1 спеди нахОГ( (тслей 10Кроме ого, при считывании инфср(ивциипод воздействи;", (рео,разо,н.ого кода 35млад,".;( Части ).реса производится перераспрс.(: ление вь(хоцн(.(х донных с выхоомнакопителет 1 л(огкду вхсдал( регистрав ы ход( (ь(х да н г ь х3 табл. ....

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1709396

Опубликовано: 30.01.1992

Авторы: Березин, Маринчук, Поплевин, Сушко, Трошин, Чекмазов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...и пропуском через первый мультиплексор 13 сигналов со входов 7 устройства, Гсли затем устройство Переводится в режим считывания, то при отсутствии коррекции ошибок (сигналов логического "0" на входе 10) через второй мультиплексор 2 на информационные входы блока 4 управляемых инверторов поступают 4-разрядный код контрольных разрядов слова и 4-разрядный код синдрома. Так как сигнал на входе 10 переводит все выходные сигналы д:шифратора 12 в состояние "0", то блок 4 уп,1 авляемых инверторов пропускает на вых;,ды устройства 11 сигналы с выходов мультиплексора 2 без изменения, Т.е. при такой последовательности циклов работы ОЗУ производится прямая проверка работоспособности ЭГ контрольных разрядов накопителя 1, что делает их проверку...

Оперативное запоминающее устройство с коррекцией ошибок и резервированием

Загрузка...

Номер патента: 1709397

Опубликовано: 30.01.1992

Авторы: Березин, Маринчук, Поплевин, Трошин, Чекмазов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок, резервированием

...избежать влияния информации, хранимой в запоминающих элементах 38 БПП 2, на результаты резервирования.Режим пережигания плавких перемычек, В данном режиме на входы 15 и 18 подаются сигналы "1". При этом адресный сигнал строки или столбца со входов 14 (в зависимости от того, строка или столбец резервируются) поступают на входы запоминающих элементов с плавкими перемычками 37 ПЗЭ 20 (ПЗЭ 21-23). ПЗЭ выбираются блоком управления резервированием 8, а резервирование осуществляется путем пережигания плавкой перемычки импульсами тока, При пережигании на выходе мультиплексора 27 установлен инверсный сигнал с ЗЭ 38 ПЗЭ 22. который на результат резервирования не влияет. Более того, после пережигания перемычек информация, записанная в ЗЭ 37...

Запоминающее устройство

Загрузка...

Номер патента: 1711229

Опубликовано: 07.02.1992

Авторы: Дидук, Махиборода, Яковлев

МПК: G11C 11/00

Метки: запоминающее

...24, подтверждая тем самым на этом входе значение сигнала "1".Одновременно (или с соответствующим сдвигом во времени) на вход 40 подают код опроса имени второго операнда, который через входы 39 опроса имени накопителя 1 поступает параллельно (по столбцу) на вторые входы блоков 19 сравнения всех ячеек 2 памяти хранения пакетов, На первые входы этих же блоков 19 сравнения поступают коды имени операндов, находящихся в соответствующихрегистрах 15 ячеек 2 памяти, обеспечивая считывание кода пакета и пе- В той ячейке памяти, где код имени на пер- редачу его на выходы 31 - 36 накопителя 1 и вых входах блоков 19 совпадает с кодом далее через выходной регистр 9 данных на имени на ее вторых входах, на выходе блока выходы 10 (фиг.1). Сигнал с...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1711233

Опубликовано: 07.02.1992

Авторы: Веселовский, Темнышев

МПК: G11C 19/00

Метки: буферное, запоминающее

...по входу43, Дальнейшая работа БЗУ осуществляется так же, как и в первом режиме.Разница заключается в том, что сигнал разрешения на выходе элемента ИЛИ 111 формируется при совпадении сигналовна выходах блоков 5 и 7 сравненияи при установленных в единичное состояние триггера 12 и в нулевое состояние триггера 13.2 оСигнал на выходе блока 5 сравненияпоявляется при совпадении старших разрядов регистров 1 и 3. Сигнал на выходе блока 7 сравнения появляется присовпадении кодов, поступающих на него 25с мультиплексоров 6 и 8, Мультиплексо-ры 6, 8 управляются кодом, поступающим из регистра 4 объема окна.1 а фиг,. 2 в качестве примера принято, что минимальный размер окнасоставляет 128 слов, максимальный -2048 слов, В мультиплексорах 6 и 8на фиг,...

Резервированное запоминающее устройство с байтовой записью

Загрузка...

Номер патента: 1711236

Опубликовано: 07.02.1992

Авторы: Карева, Нифонтов, Рогов, Сафронов

МПК: G11C 29/00

Метки: байтовой, записью, запоминающее, резервированное

...37 регистров 35 11 - 18 подается высокий потенциал, в результате чего эти регистры находятся в режиме высокого выходного сопротивления, и. значение сигналов на управляющих входах33 и 34 коммутаторов 19-26 не играет роли.40 Ь-разрядные сетки блоков памяти такжеразбиваются пополам, причем в одни их части записываются симвОлы кодового полуслова первого байта, а в другие их части - символы кодового полуслова второго байта.45 Например, в первой части дополнительногоблока 29 памяти записан третий-символ кодового полуслова первого байта, а во второй его части - третий символ кодового полуслова второго байта.50 При записи только одного байта процедура разбивается на два этапа - предварительное считывание из блоков памяти и последующая запись в...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1711237

Опубликовано: 07.02.1992

Авторы: Коляда, Корнейчук, Нгуен, Яблуновский

МПК: G11C 29/00

Метки: запоминающее, резервированное

...а, а на управляющий выход выдается единичный сиг нал, Таким образом, на информационных выходах 14 устройстваустанавливается истинное значение а.В третьем случае устройство работает аналогично второму случаю, т.е. информа ция с выходов блока 61 памяти на мажоритарный элемент 111 не поступает. В четвертом случае на входы мажоритарного элемента 111 поступает три различные величины (ошибочная информация подвум входам не совпадает, если ошибкапроизошла хотя бы в одном разноименномразряде). На управляющем выходе мажоритарного элемента 11 выдается нулевой сигнал (нет. совпадения входных величин).Поэтому на выходе элемента И 131 формируется нулевой сигнал и истинная информация с выходов основного блока 6 памятипоступает на информационные...

Ассоциативное оперативное запоминающее устройство

Загрузка...

Номер патента: 1714682

Опубликовано: 23.02.1992

Авторы: Бардис, Корнейчук, Марковский, Сиала

МПК: G11C 15/00

Метки: ассоциативное, запоминающее, оперативное

...единицу содержимого реверсивного счетчика 13 и 10 сдвига содержимого регистра 15 признакаопроса.Если при увеличении содержимого реверсивного счетчика 13 возникает сигнал переполнения, который поступает навход 15 25 блока 24 управления, то операция записизаканчивается. В противном случае в следующей зоне записывается по адресу вводимого слова бит р присутствия и текущий разряд признака опроса в бит а. Для этого 20 блок 24 управления формирует коД 11 навыходах 39, код 01 на выходах 41 и единичные сигналы на выходах 47,48,44,50; которые обесйечивают запись по адресу из регистра 8 числа единицы в маркерный битф 25 (с выхода 48) и бита текущего разряда записываемого слова в регистре.16 в маркерный бит а(через элемент 17 неравнозначности, на...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1714684

Опубликовано: 23.02.1992

Автор: Невский

МПК: G11C 19/00

Метки: буферное, запоминающее

...фиксируется единичным уровнем, который поступает с прямого выхода соответствующего триггера 4 первой группы на вход одноименного элемента И 5 второй группы. Зто обеспечивает. при считывании возможность: обращения только к регистрам; в которые уже зайесена информация.1 При чтении информации на вход 16 поступает сигнал чтения. С приходом сигнала чтения сигнал единичного уровня появляется на вЫходе первого элемента И 5 второй группы, так. как остальные элементы И 5 второй группы блокированы нулевыми уровнями, поступающими с прямых выходов предшествующих триггеров 6 второй группы, Сигнал единичного уровня с выхода первого элемента И 5 второй группы поступает на управляющие входы элементов И первого блока 2 и через элемент 14 задержки на...

Запоминающее устройство

Загрузка...

Номер патента: 1716570

Опубликовано: 28.02.1992

Авторы: Брик, Крупский

МПК: G11C 17/00

Метки: запоминающее

...1.При состояниях 1 - 3 сигнал 5 равен нулю, что указывает на исправность устройства в целом (несмотря на наличие одиночных ошибок при состояниях 2 и 3), При состояниях 4- 7 сигнал й равей единице, что указывает на неисправность устройства, В этих случаях по сигналам 1 производится останов и последующий ремонт устройства. Поэтому более сложные ошибки (тройные и т,д,) в первых семи состояниях в таблице не указаны и могут не рассматриваться, Предполагается, что сложные ошибки в т,ч, и двойные) возникают в результате постепенного накопления одиночных ошибок запоминающих.элементов накопителей, т.е, что состояниям 4 или 5 предшествовало состояние 2 или 3, состоянйю 6 - состояние 2, состоянию 7 - состояние 3. При состоянии 7 на выход...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1716572

Опубликовано: 28.02.1992

Авторы: Асадчев, Исаев

МПК: G11C 29/00

Метки: запоминающее, резервированное

...и средств самоконтроля, Следовательно, данное техническое решение соответствует критерию "существенные отличия". На фиг,1 изображена схема резервированного запоминающего устройства; на фиг.2 - пример реализации блока управления коммутатором.Устройство (фиг.1) содержит дешифратор 1, первый и второй модули памяти 2,3, блок управления д коммутатором, коммутатор 5, первый и второй блоки контроля 6,7, входную информационную, адресную и управляющую шину записи - чтения 8, первый 9 и второй 10 входы управления режимами работы, первый - четвертый 11-14 выходы дешифратора, выходные шины 15,16 первого и второго модулей. памяти, выходы 17,18 первого и второго блоков контроля, первый и второй выходы 19,20 блока управления коммутатором,...

Многопортовое запоминающее устройство

Загрузка...

Номер патента: 1718270

Опубликовано: 07.03.1992

Авторы: Гришаков, Лекае, Подлесный

МПК: G11C 11/40, G11C 7/00

Метки: запоминающее, многопортовое

...его критерию "новизна". При изучении других известных технических решений в данной области техники признаки, отличающие изобретение от прототипа, не выявлены, потому они обеспечивают заявляемому техническому решению соответствие критерию "существенные отличия".На фиг. 1 представлена функциональная электрическая схема многопортового запоминающего устройства; на фиг, 2 - принципиальная электрическая схема дешифратора,Многопортовое запоминающее устройство содержит бистабильный элемент 1 хранения й портов 2 записи, буферный дифференциальный усилитель 3, М портов 4 считывания, дешифраторы 5-15-й записи строк, дешифраторы 6-16-й записи столбцов, дешифраторы 7-17 М считывания строк, дешифраторы 8-18-М считывания столбцов,Бистабильный элемент...

Запоминающее устройство

Загрузка...

Номер патента: 1718272

Опубликовано: 07.03.1992

Авторы: Балабанов, Вильсон, Курмаев, Кустов, Шкляев, Шустов

МПК: G11C 11/00

Метки: запоминающее

...входом блока, Дешифратор 12 адресагруппа входов-выходов регистра 2 данных реализует логическую функцию, заданнуюсоединена с информационными входами- табл.2,выходами накопителя 4. Второй выход реги- Выходы элементов ИЛИ 16-19 являютсястра 3 команд и состояния связан с входом первым, вторым, третьим и четвертымвыхозадания режима блока 6 управления, вход дами блока соответственно.10 20 25 30 35 40 50 55 Блок 6 управления (фиг.З) содержит генератор 20 тактовых импульсов, выход которого соединен с входом синхронизации сдвигового регистра 21, делитель 22 частоты, вход которого подключен к второму выходу сдвигового регистра 21. Третий выход последнего подключен к входу синхронизации триггера 23, четвертый выход - к первому входу элемента И-НЕ...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1718274

Опубликовано: 07.03.1992

Авторы: Борисов, Исаев, Константиновский, Огнев

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...14, вход 37 сброса в "0" регистров опроса и маскирования блока 14, вход 38 - первый вход задания режима управлений сигналом стробирования отработанной и выборки следующей активной линии анализатором 17, а также выдачи первым шифратором 19 на первую группу адресных выходов 27 устройства адреса активной линии, вход 39 - второй вход задания режима, управляемый сигнал стробирования отработанной и выборки следующей активной линии анализатором 18, а также выдачи вторым шифратором 20 на вторую группу адресных выходов 23 устройства адреса активной линии.На фиг. 2 приведен пример реализации элемента 2 памяти, состоящего из триггера 40 и элементов И-НЕ с первого 41 по шестой 46, На фиг. 2 также представлены не показанные на фиг, 1...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1718276

Опубликовано: 07.03.1992

Авторы: Акопов, Чахоян

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...32 либо предварительно пройдя элемент И 43. Поступление этого сигнала возвращает триггер 44 в исходное нулевое состояние, что прекращает подачу импульсов на вход распределителя 29. Элемент И 42 формирует длительность импульса, необходимого для записи информации в блоки 6 и 15 памяти. Триггер 45 является счетным и принимает сигналы по счетному входу только при наличии разрешающего уровня (единичного) на его установочном входе, поступающие из генератора 31.Элемент сложения по модулю два 46 формирует сигналы разрешения передачи информации (уровень логической единицы) для передатчиков 26.1,26.п и 27,127.К блока 3 в зависимости от режима работы ЗУ (режим обращения ЭВМ при чтении либо режима ВИ при записи). Селектор ЗЗ выполняет передачу...

Многоканальное буферное запоминающее устройство

Загрузка...

Номер патента: 1721631

Опубликовано: 23.03.1992

Авторы: Друз, Рукоданов, Сметанин

МПК: G11C 14/00

Метки: буферное, запоминающее, многоканальное

...от логического значения бита сигналом запроса, поступающим одновременно по входу 28-.При опросе триггера 1-1 на выходе мультиплексора б формируется сигнал, который че рез элемент Н Е 8 запрещает счет импульсовв счетчике 4 и снимает сигнал сброса с нулевого входа распределителя 11, На выходах счетчика 4 устанавливается адрес 1-го передающего канала. Выход триггера 3-1 че рез мультиплексор 7 подключается к информационному входу блока 10 регистров накопления байтов. После снятия сигнала сброса распределитель 11 включается и формирует один цикл распределенных уп равляющих сигналов. Первый импульс распределителя 11 поступает на демультиплексор 13, группа выходов которого, соответствующая зоне адресов передающих каналов, подключена...

Голографическое постоянное запоминающее устройство

Загрузка...

Номер патента: 1725258

Опубликовано: 07.04.1992

Авторы: Дытынко, Севостьянов, Федякина

МПК: G11C 11/42

Метки: голографическое, запоминающее, постоянное

..."Пуск" реверсивный счетчик 20 начинает прямой счет тактовых импульсов. С третьего выхода блока 5 управления (с прямого выхода триггера 41) подается сигнал на запуск блока 10 накачки и включается лазерный излучатель 1. Коллимированный считывающий пучок, формируемый в блоке 1 излучения, освещает голограмму на носителе 2 голограмм, и восстановленное с голограммы изображение проецируется на фотоматрицу 3 (фиг, 2), Прошедшая через голограмму (недифрагированная голограммой) часть излучения считывающего пучка дифрагирует на голографической дифракционной решетке 11, Дифрагированный на решетке 11 пучок представляет собой суперпозицию плоских волн с длинами в диапазоне 4 р.+ЬА/2 распространяющихся под углами О+ ЛО, где ЬЯ, - ширина спектра...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1725259

Опубликовано: 07.04.1992

Авторы: Авраменко, Дроботов

МПК: G11C 17/00

Метки: запоминающее, постоянное

...сдвигающих регистров 11 и элементов И 13.Таким образом, си гнал ы (им пул ьсы), идущие с выхода элементов 12 задержки и поступающие на первые входы элементов И 13, а также сигнал, приходящий на первый вход элемента И 13, образуют несколько синхросерий соответственно числу элементов И 13. Одноименные синхроимпульсы "соседних" синхросерий сдвинуты один относительно другого на интервал времени, определяемый временем задержки элемента задержки и числом этих элементов.С выходов 8 элементов И 13 поступает по одному одноименному синхроимпульсу от каждой синхросерии, Следовательно, после поступления первого сигнала первой синхросерии на первый элемент.И 13 второй сигнал этой же серии приходит, когда на остальные соответствующие элементы И...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1725261

Опубликовано: 07.04.1992

Авторы: Лойка, Урбанович

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...разряд строки в соответствии с кодом. адреса на входах дешифратора адреса разряда, На входы блока управления подаются сигналы выборки кристалла (СЯ) и записи/чтения (ВИ/ВО) (на вход блока может подаваться также входной информационный символ), Выходной блок может представлять собой обыкновенн ый уп равляем ый вентил ь. Блок кодирования осуществляет вычисление г проверочных символов кодового слова в соответствии с проволочной матрицей кода, Блок вычисления синдрома состоит из г сумматоров по модулю два, соединенных между собой стандартным образом, характерным для блоков вычисления синдрома. Назначение остальных логических элементов - общепринятое,Устройство работает следующим образом.В режиме записи информации на входы дешифратора 4...

Запоминающее устройство

Загрузка...

Номер патента: 1727174

Опубликовано: 15.04.1992

Авторы: Иерусалимов, Подолынный, Юрченко

МПК: G11C 11/14

Метки: запоминающее

...6, узел записи ВБЛ и узел считывания в виде групп 7 и 8 проводников, расположенных вблизи верхушек полосовых доменов,Устройство работает следующим образом.Генератор 5 создает необходимую для записи информации кодовую последовательность ЦМД, которые по каналу продвижения 6 подаются к верхушкам ПД 3, ЦМД располагаются напротив верхушек ПД и с помощью группы 7, 8 проводников производится преобразование наличия ЦМД в наличие ВБЛ в верхушках ПД. Далее ВБЛ продвигаются по доменным границам ПД,которые стабилизируются элементами стабилизации 2, Для считывания информации используют преобразование наличия ВБЛ в наличие ЦМД, которое осуществляется узлом считывания. Надежная стабилизация ВБЛ осуществляется за счет разницы на 5 10 15 20 25 4...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1730683

Опубликовано: 30.04.1992

Автор: Водеников

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...напряжения, но его выход отключается от выходной шины 20 и подключается к резистору 5,на котором поддерживается напряжение,запомненное на конденсаторе 2, В то же55 время на конденсаторе 1 режим выборкивходного напряжения не меняется,При повторной выдаче сигнала единичного уровня на вход 24 триггер 21 переключается в "нулевое" состояние, Единичныеуровни с инверсного выхода триггера 20 и с25 30 35 нужен многоканальный коммутатор, который имеет довольно существенные погрешности, а также задержки включения и 45 50 входа 24 поступают на входы элементаИ 23, на выходе которого также появляется единичный уровень, поступающий на управляющие входы переключателей 10 - 13, В этом случае на вход 20 с помощью операционного усилителя 16 выдается...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1732382

Опубликовано: 07.05.1992

Авторы: Минаева, Полубабкин, Равер, Солодимов, Тимкин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...дифферен циального усилителя, первый выход которого через первый резистор 19 соединен с первой шиной 20 питания устройства и непосредственно с коллектором второго транзистора 18, эмиттер которого соединен через второй резистор 21 с второй шиной 22 питания устройства и непосредственно с вторым выходом дифференциального усилителя и эмиттером первого транзистора 17, коллектор которого соединен с третьим выходом дифференциального усилителя. Каждцй инизменяется и компенсирует прямое прохождение входного сигнала на шину 6 (через резисторы 12 и 7 и паразитные емкостные связи), Токи транзисторов 17 и 18 усилителя 10 (аналогично и усилителя 11) приблизительно равны между собой, а их величина определяется величиной резистора 21 и источника...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1734123

Опубликовано: 15.05.1992

Авторы: Паламарчук, Тараканов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...элемента, а инвертирующий вход объединен с его выходом, подключен к второму входу сумматора и является первым выводом переменного резистора четвертого пассивного элемента, второй вывод которого подключен к первому выводу резистора третьего пассивного элемента, информационный вход второго ключевого элемента и второй вывод резистора третьего пассивного элемента подключены к шине нулевого потенциала устройства,Предлагаемое включение элементов аналогового запоминающего устройства приводит к снятию жестких требований к величине соотношения накопительных конденсаторов по отношению к прототипу, повышает технологичность, так как величина "пролезания" управляющего сигнала легко устраняется изменением соотношения резистивного делителя на входе...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1735907

Опубликовано: 23.05.1992

Авторы: Карякин, Федосов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...соединены с выходами всех модулей, соответствующими входу "Стирание",Существенные признаки, отличающие предлагаемое ассоциативное запоминаю 1735907пользуются в этом режиме для контроля заполнения запоминающего массива,В режиме стирания счетчик 7 адреса сбрасывается в нулевое состояние, в регистр 9 числа заносится слово с нулевым кодом, счетчик 17 установлен низким уровнем на входе 4 в режим "Суммирование", осуществляется режим записи установленного слова без изменения кода адреса, затем инициируется вход 4 "Стирание", высокий уровень на котором устанавливает счетчик 17 в режим "Вычитание", инициируется вход 5 "Запись-считывание", на котором формируется уровень записи, на выходах 61 - бп распределителя 3 записи последовательно...